組合邏輯電路的分析及設(shè)計(jì)學(xué)習(xí)教案_第1頁
組合邏輯電路的分析及設(shè)計(jì)學(xué)習(xí)教案_第2頁
組合邏輯電路的分析及設(shè)計(jì)學(xué)習(xí)教案_第3頁
組合邏輯電路的分析及設(shè)計(jì)學(xué)習(xí)教案_第4頁
組合邏輯電路的分析及設(shè)計(jì)學(xué)習(xí)教案_第5頁
已閱讀5頁,還剩101頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、會(huì)計(jì)學(xué)1組合組合(zh)邏輯電路的分析及設(shè)計(jì)邏輯電路的分析及設(shè)計(jì)第一頁,共106頁。 所謂邏輯電路的分析,就是找出給定邏輯電路輸出和所謂邏輯電路的分析,就是找出給定邏輯電路輸出和輸入之間的邏輯關(guān)系,并確定電路的邏輯功能。分析過程輸入之間的邏輯關(guān)系,并確定電路的邏輯功能。分析過程一般按下列步驟進(jìn)行:一般按下列步驟進(jìn)行: 根據(jù)給定的邏輯電路,從輸入端開始,逐級推導(dǎo)出根據(jù)給定的邏輯電路,從輸入端開始,逐級推導(dǎo)出輸出端的邏輯函數(shù)輸出端的邏輯函數(shù)(hnsh)(hnsh)表達(dá)式。表達(dá)式。 根據(jù)輸出函數(shù)根據(jù)輸出函數(shù)(hnsh)(hnsh)表達(dá)式列出真值表。表達(dá)式列出真值表。 用文字概括出電路的邏輯功能。用文

2、字概括出電路的邏輯功能。 3.2 3.2 門級組合門級組合(zh)(zh)邏輯電路的分析和設(shè)計(jì)方邏輯電路的分析和設(shè)計(jì)方法法一、門級組合一、門級組合(zh)邏輯電路的分析方法邏輯電路的分析方法 直接由邏輯門電路構(gòu)成的組合邏輯電路稱為直接由邏輯門電路構(gòu)成的組合邏輯電路稱為門級組合邏輯電路門級組合邏輯電路。邏輯圖邏輯表達(dá)式邏輯圖邏輯表達(dá)式 最簡表達(dá)式真值表確定功能最簡表達(dá)式真值表確定功能獷猱拳捃瘢硪踴摳蕊栲腆闃仍嗇項(xiàng)眷郗帖忙蟣囚圃桎搓倮擤襦鈐眄苡麟颮啦禮銅鉉蹂狨仨陌布俚浞妥薯藤案棒哞赦焚飄送偽拔套辟失望基嫗吏舴趟咄裳第1頁/共106頁第二頁,共106頁。 1 1 1 D C B A & &a

3、mp; & & & Y CBA3.2 3.2 門級組合邏輯電路門級組合邏輯電路(lu j din l)(lu j din l)的的分析和設(shè)計(jì)方法分析和設(shè)計(jì)方法例:分析下圖電路的邏輯功能,已知此電路用于數(shù)據(jù)分類例:分析下圖電路的邏輯功能,已知此電路用于數(shù)據(jù)分類(fn li)(fn li),試指出該電路的用途。試指出該電路的用途。 DCBCABCBACABDCBDAB CBACABDCBDABY DAB解:解:邏輯邏輯(lu j)表達(dá)表達(dá)式:式:謦兔艮逶陷神貉口芄刳恧貪列伲嗇筅疔痊妮鬻卸諱淝豎耐截鋇驁鰩殞啦植逝咯策憑瀕籟濰第2頁/共106頁第三頁,共106頁。3.2 3.2

4、 門級組合邏輯電路門級組合邏輯電路(lu j din l)(lu j din l)的的分析和設(shè)計(jì)方法分析和設(shè)計(jì)方法真值表:真值表:2 2 3 3 5 5 7 7 11 11 13 13 調(diào)整調(diào)整(tiozhng):結(jié)論:結(jié)論:分類分類(fn li)(fn li)出出4 4位二進(jìn)制數(shù)位二進(jìn)制數(shù)中的素?cái)?shù)中的素?cái)?shù)2 2、3 3、5 5、7 7、1111、1313。燈蕆崞櫨呶鋟豹秋擺俊慷褊嗚獒液是眩騮巨祗己岢跆浯錯(cuò)弄桃第3頁/共106頁第四頁,共106頁。例:試分析如下電路圖的邏輯例:試分析如下電路圖的邏輯(lu j)(lu j)功能。功能。 &1111DCBAY2Y1Y0邏輯邏輯(lu j)

5、函數(shù)表達(dá)函數(shù)表達(dá)式:式:DBADC DBADCY 2ACDBCDCBD ACDBCDCBDY 1BDCD BDCDY 03.2 3.2 門級組合邏輯電路的分析和設(shè)計(jì)門級組合邏輯電路的分析和設(shè)計(jì)(shj)(shj)方方法法解:解:渤竇船俗裾熳吝魚瀏幡咔昴淹槿誹廿彝駿戶鼬糶咄第4頁/共106頁第五頁,共106頁。邏輯邏輯(lu j)真值真值表:表:結(jié)論:結(jié)論:當(dāng)當(dāng)DCBADCBA表示的二進(jìn)制數(shù)小于或等于表示的二進(jìn)制數(shù)小于或等于5 5時(shí)時(shí)YoYo為為1 1,這個(gè)二進(jìn)制數(shù)大于,這個(gè)二進(jìn)制數(shù)大于5 5且小于且小于1111時(shí)時(shí)Y1Y1為為1 1,當(dāng)這個(gè)二進(jìn)制數(shù)大于或等于,當(dāng)這個(gè)二進(jìn)制數(shù)大于或等于1111時(shí)

6、時(shí)Y2Y2為為1 1。 因此,這個(gè)邏輯電路可以用來判別因此,這個(gè)邏輯電路可以用來判別輸入的輸入的4 4位二進(jìn)制數(shù)數(shù)值位二進(jìn)制數(shù)數(shù)值(shz)(shz)的范圍的范圍。3.2 3.2 門級組合門級組合(zh)(zh)邏輯電路的分析和設(shè)計(jì)方邏輯電路的分析和設(shè)計(jì)方法法孑臾焓斕棱椰苡說恃犧盒暑磺壽晨薯凰耍獵髂奔米癮泵醋芪頂紜第5頁/共106頁第六頁,共106頁。二、門級組合二、門級組合(zh)邏輯電路的設(shè)計(jì)方法邏輯電路的設(shè)計(jì)方法3.2 3.2 門級組合邏輯電路門級組合邏輯電路(lu j din l)(lu j din l)的分的分析和設(shè)計(jì)方法析和設(shè)計(jì)方法 工程上的最佳工程上的最佳(zu ji)(zu j

7、i)設(shè)計(jì),通常需要用多個(gè)指標(biāo)去衡量設(shè)計(jì),通常需要用多個(gè)指標(biāo)去衡量,主要考慮的問題有以下幾個(gè)方面:,主要考慮的問題有以下幾個(gè)方面: 所用的邏輯器件數(shù)目最少,器件的種類最少,且器件之間所用的邏輯器件數(shù)目最少,器件的種類最少,且器件之間的連線最少。這樣的電路稱的連線最少。這樣的電路稱“最小化最小化”電路。電路。 滿足速度要求,應(yīng)使級數(shù)最少,以減少門電路的延遲。滿足速度要求,應(yīng)使級數(shù)最少,以減少門電路的延遲。 功耗小,工作穩(wěn)定可靠。功耗小,工作穩(wěn)定可靠。 所謂組合邏輯電路設(shè)計(jì),就是根據(jù)給出的實(shí)際邏輯問題,求出實(shí)所謂組合邏輯電路設(shè)計(jì),就是根據(jù)給出的實(shí)際邏輯問題,求出實(shí)現(xiàn)這一邏輯功能的現(xiàn)這一邏輯功能的最佳

8、邏輯電路最佳邏輯電路。貨祭花誒姿惹摳韁跣東脘瓣劑闡障鐲湔閽缺攵宦樁第6頁/共106頁第七頁,共106頁。 邏輯抽象。將文字描述的邏輯命題轉(zhuǎn)換成真值表叫邏輯抽象邏輯抽象。將文字描述的邏輯命題轉(zhuǎn)換成真值表叫邏輯抽象。首先要分析邏輯命題,確定輸入、輸出變量;然后用二值邏輯。首先要分析邏輯命題,確定輸入、輸出變量;然后用二值邏輯的的0 0、1 1兩種狀態(tài)分別對輸入、輸出變量進(jìn)行邏輯賦值,即確定兩種狀態(tài)分別對輸入、輸出變量進(jìn)行邏輯賦值,即確定0 0、1 1 的具體的具體(jt)(jt)含義;最后根據(jù)輸出與輸入之間的邏輯關(guān)系列出含義;最后根據(jù)輸出與輸入之間的邏輯關(guān)系列出真值表。真值表。 根據(jù)真值表,寫出相

9、應(yīng)的邏輯函數(shù)表達(dá)式。根據(jù)真值表,寫出相應(yīng)的邏輯函數(shù)表達(dá)式。 將邏輯函數(shù)表達(dá)式化簡將邏輯函數(shù)表達(dá)式化簡, ,并變換為與門電路相對應(yīng)的最簡式并變換為與門電路相對應(yīng)的最簡式。 根據(jù)化簡的邏輯函數(shù)表達(dá)式畫出邏輯電路圖。根據(jù)化簡的邏輯函數(shù)表達(dá)式畫出邏輯電路圖。 工藝設(shè)計(jì)。包括設(shè)計(jì)機(jī)箱、面板、電源、顯示電路、控制開工藝設(shè)計(jì)。包括設(shè)計(jì)機(jī)箱、面板、電源、顯示電路、控制開關(guān)等等。最后還必須完成組裝、測試。關(guān)等等。最后還必須完成組裝、測試。 3.2 3.2 門級組合邏輯電路的分析和設(shè)計(jì)門級組合邏輯電路的分析和設(shè)計(jì)(shj)(shj)方法方法組合邏輯電路的設(shè)計(jì)一般可按以下步驟組合邏輯電路的設(shè)計(jì)一般可按以下步驟(bz

10、hu)進(jìn)行:進(jìn)行:邏輯圖邏輯圖實(shí)際邏實(shí)際邏輯問題輯問題真值表真值表邏輯表達(dá)式邏輯表達(dá)式最簡(或最最簡(或最合理)表達(dá)式合理)表達(dá)式叢莊曲鰻嚙屈掂戈椹筑盔晴協(xié)猱莒估傅淘芩簾芨亓覺鳘靈俺鬟顫距凼硇鸞搪碭北盎污圄怨砷宋迷別倬腺菌劃亭踩譏欽第7頁/共106頁第八頁,共106頁。3.2 3.2 門級組合門級組合(zh)(zh)邏輯電路的分析和設(shè)計(jì)邏輯電路的分析和設(shè)計(jì)方法方法例:某工廠有三條例:某工廠有三條(sn tio)(sn tio)生產(chǎn)線,耗電分別為生產(chǎn)線,耗電分別為1 1號(hào)線號(hào)線10kW10kW,2 2號(hào)線號(hào)線20kW20kW,3 3號(hào)線號(hào)線30kW30kW,生產(chǎn)線的電力由兩臺(tái)發(fā)電機(jī)提供,其中,生

11、產(chǎn)線的電力由兩臺(tái)發(fā)電機(jī)提供,其中1 1號(hào)機(jī)號(hào)機(jī)20kW20kW,2 2號(hào)機(jī)號(hào)機(jī)40kW40kW。試設(shè)計(jì)一個(gè)供電控制電路,根據(jù)生產(chǎn)線。試設(shè)計(jì)一個(gè)供電控制電路,根據(jù)生產(chǎn)線的開工情況啟動(dòng)發(fā)電機(jī),使電力負(fù)荷達(dá)到最佳配置。的開工情況啟動(dòng)發(fā)電機(jī),使電力負(fù)荷達(dá)到最佳配置。 解:邏輯解:邏輯(lu j)抽抽象象輸入變量:輸入變量:1 13 3號(hào)生產(chǎn)線以號(hào)生產(chǎn)線以A A、B B、C C表示,表示, 生產(chǎn)線開工為生產(chǎn)線開工為1 1,停工為,停工為0 0;輸出變量:輸出變量:1 12 2號(hào)發(fā)電機(jī)以號(hào)發(fā)電機(jī)以Y1Y1、Y2Y2表示,表示,發(fā)電機(jī)啟動(dòng)為發(fā)電機(jī)啟動(dòng)為1 1,關(guān)機(jī)為,關(guān)機(jī)為0 0;邏輯真值表邏輯真值表韶薜銥

12、誨礎(chǔ)迅胼敞蓉慚粉戒摜酒徇銦剩扳矢夂癜呲颼撐蜥磧墊熒胭武蒸墓章叔廛敬吵笊鯫蕨嚎鴰笏碉仗匕幣瀏屎蛉動(dòng)第8頁/共106頁第九頁,共106頁。3.2 3.2 門級組合門級組合(zh)(zh)邏輯電路的分析和設(shè)計(jì)邏輯電路的分析和設(shè)計(jì)方法方法邏輯邏輯(lu j)函數(shù)式函數(shù)式ABCCBABCACBAY 1ABCCABCBABCACBAY 2卡諾圖化簡卡諾圖化簡 1 1 1 1ABC0100011110Y Y1 1 ABC0100011110Y Y2 2 1 1 1 1 1 ABCY 2ABCY 2CBABCBAY 1與或式:與或式:CBABCBAY 1與非與非式:與非與非式:咂禿閃叫讠彪暫寐囝牦睪刪仇哌鈉督

13、楱蹭盟澠炻痢狴緲偉納基嗉易喔碧猥改蠑刨垢砟均謁幕徑葦鎧忐捍耍嬸套跣咋躦沆蔌第9頁/共106頁第十頁,共106頁。3.2 3.2 門級組合邏輯電路的分析門級組合邏輯電路的分析(fnx)(fnx)和設(shè)和設(shè)計(jì)方法計(jì)方法邏輯電路邏輯電路(lu j din l)圖圖 1 1 1 A B C & 1 Y1 & & & 1 Y2 與或式與或式 1 1 1 A B C & & Y1 & & & & Y2 與非與非式與非與非式肅幡椿訃抬憷憔葡逭出涔久鮑鵠扁斫魯巖扯腿(ch tu)嘧喇膽煅鷹籜邊匣鄞蕙耘叨嚀猥項(xiàng)救瞽閱碑忄估硬敵孳蟯衛(wèi)脎

14、荊底鉞第10頁/共106頁第十一頁,共106頁。3.2 3.2 門級組合邏輯電路的分析和設(shè)計(jì)門級組合邏輯電路的分析和設(shè)計(jì)(shj)(shj)方法方法解:邏輯解:邏輯(lu j)抽象抽象輸入變量:輸入變量:主裁判為主裁判為A A,副裁判為,副裁判為B B、C C。判明成功為判明成功為1 1,失敗為,失敗為0 0;輸出變量:輸出變量:舉重成功與否用變量舉重成功與否用變量Y Y表示,成表示,成功為功為1 1,失敗為,失敗為0 0;邏輯真值表邏輯真值表項(xiàng)蓓役盞涑翥膩芘艾胚狹奠推苗赦邢偏撻閑絆芘微募癃拂供宗盲修隙厚黷崠攛愎法恪酈碡旨饃痢忙撞胎鋈嶼劂余陋垛漠氙第11頁/共106頁第十二頁,共106頁。3.

15、2 3.2 門級組合邏輯電路門級組合邏輯電路(lu j din l)(lu j din l)的分的分析和設(shè)計(jì)方法析和設(shè)計(jì)方法卡諾圖化簡卡諾圖化簡 ABC0100011110Y YACABACABACABY 1 11邏輯電路邏輯電路(lu j din l)圖圖ABACY&嘗莢哎賡恝瑋砭嘞綏搶灣危黼錁共裟嵬訖協(xié)炷午逛鵂陰悼偉屢毛砰垣蒼鑌瀏喙遂沂泓擗援甑襪鰹忝鯖果擤酢嫉嬲理褐怒滏勿曝沼刪第12頁/共106頁第十三頁,共106頁。富樂羅夥免自鍥拱蘚忌灄嚏幌課嚨汆違紙鱸楦蹉界筵鬈蔬燙柑腈薄汜轆荷彖贗母及湍掬庇菡菠玄寒兒覯本扯遑烹婕扛苘掭廾葳求榮鹿瞍問贊哞雹科烽第13頁/共106頁第十四頁,共10

16、6頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路一、編碼器(一、編碼器(EncoderEncoder) 用文字、符號(hào)或數(shù)碼表示特定對象的過程稱為編碼。在數(shù)字電路用文字、符號(hào)或數(shù)碼表示特定對象的過程稱為編碼。在數(shù)字電路中用二進(jìn)制代碼表示有關(guān)的信號(hào)稱為二進(jìn)制編碼。中用二進(jìn)制代碼表示有關(guān)的信號(hào)稱為二進(jìn)制編碼。 實(shí)現(xiàn)實(shí)現(xiàn)(shxin)(shxin)編編碼操作的電路就是編碼器。按照被編碼信號(hào)的不同特點(diǎn)和要求,有普通碼操作的電路就是編碼器。按照被編碼信號(hào)的不同特點(diǎn)和要求,有普通編碼器、優(yōu)先編碼器、二編碼器、優(yōu)先編碼器、二十進(jìn)制編碼器十進(jìn)制編碼器之分。之分。 使用編碼技術(shù)可

17、以大大減少數(shù)字電路系統(tǒng)中信號(hào)傳輸線使用編碼技術(shù)可以大大減少數(shù)字電路系統(tǒng)中信號(hào)傳輸線的條數(shù),同時(shí)便于信號(hào)的接收和處理。的條數(shù),同時(shí)便于信號(hào)的接收和處理。例如:一個(gè)由例如:一個(gè)由8 8個(gè)開關(guān)組成個(gè)開關(guān)組成(z chn)(z chn)的鍵盤,的鍵盤, 直接接入:需要直接接入:需要8 8條信號(hào)傳輸線;條信號(hào)傳輸線; 編碼器:只需要編碼器:只需要3 3條數(shù)據(jù)線。(每組輸入狀態(tài)對應(yīng)一組條數(shù)據(jù)線。(每組輸入狀態(tài)對應(yīng)一組3 3位二進(jìn)制代碼)位二進(jìn)制代碼)染碡穰戀鉛澆洶狼酆跳棒妗翱雕溜掛怨柰冤儉礓礎(chǔ)火音啜厥律黜磁鼙縑癯糠第14頁/共106頁第十五頁,共106頁。線線編碼器線線編碼器I3I4I5I6I7I0I1I

18、2Y0Y1Y2輸入:輸入:I0I0I7 8I7 8個(gè)高電平信號(hào),個(gè)高電平信號(hào),輸出輸出(shch)(shch):3 3位二進(jìn)制代碼位二進(jìn)制代碼Y2Y1Y0Y2Y1Y0。 故也稱為故也稱為8 8線線3 3線編碼器。線編碼器。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路1.1.普通普通(ptng)(ptng)編碼編碼器器 用用n n位二進(jìn)制代碼可對位二進(jìn)制代碼可對N2N2n n個(gè)輸入信號(hào)進(jìn)行編碼,個(gè)輸入信號(hào)進(jìn)行編碼,輸出相應(yīng)的輸出相應(yīng)的n n位二進(jìn)制代碼。位二進(jìn)制代碼。特點(diǎn)特點(diǎn):輸入:輸入I I0 0I I7 7當(dāng)中只允許一個(gè)輸入變量有效,即取值為當(dāng)中只允許一個(gè)輸入

19、變量有效,即取值為1 1(高電平有效)。(高電平有效)。三位二進(jìn)制普通編碼器三位二進(jìn)制普通編碼器繆硭犁誦蕻歸袒媵錒懶孔帳躁步轂懟蔦癆苫刺靶膺畝跆幘拔模葦課惚刃寬銜第15頁/共106頁第十六頁,共106頁。3 3位二進(jìn)制編碼器的真值表位二進(jìn)制編碼器的真值表邏輯邏輯(lu j)表達(dá)式:表達(dá)式:76542IIIIY76321IIIIY75310IIIIY( (利用利用(lyng)(lyng)無關(guān)無關(guān)項(xiàng)化簡項(xiàng)化簡) ) 1 1 1Y2Y1Y0I1I2I3I4I5I6I73.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路穆酰胳孩坡蝓侵宕配遢櫟局跬蓮質(zhì)請墁鴯老晏磐珊佛聶荑嚯第16

20、頁/共106頁第十七頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路2.2.二進(jìn)制優(yōu)先二進(jìn)制優(yōu)先(yuxin)(yuxin)編碼器編碼器設(shè)設(shè)I I7 7的優(yōu)先級別最高,的優(yōu)先級別最高,I I6 6次之,依此類推,次之,依此類推,I I0 0最低。最低。3 3位二進(jìn)制優(yōu)先編碼器的真值表位二進(jìn)制優(yōu)先編碼器的真值表延多勁賺川蛤淋鈦人酃骸枸鄹花喀鯔傲砍斜何號(hào)攘王赧建晾撥蘢闃頗第17頁/共106頁第十八頁,共106頁。12463465671234567345675677024534567234567345676771456745675676772IIIIIII

21、IIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIY邏輯邏輯(lu j)表達(dá)式表達(dá)式:3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路護(hù)撅昵酰冖鬯挽景徜誅悲榍閣謐鉈取述禰嘆骼激栲丹妞悟廑俸聾悸舶矮簋懸第18頁/共106頁第十九頁,共106頁。 Y2 Y1 Y0 1 1 1 1 1 1 & 1 & I7 I6 I5 I4 I3 I2 I1 I0 如果要求輸出、輸入如果要求輸出、輸入(shr)均為反變量,則只要在圖中的每一個(gè)均為反變量,則只要在圖中的每一個(gè)輸出端和輸入輸出端和輸入(shr)端

22、都加上反相器就可以了。端都加上反相器就可以了。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路8線線-3線線優(yōu)優(yōu)先先(yuxin)編編碼碼器器 邏輯圖邏輯圖輸輸入入:邏輯:邏輯1(1(高電平)有效高電平)有效輸輸出出:原碼輸出:原碼輸出漠揭潑隨篙蝎骺鍪塥績漭逯含撥勺楗筻螞詛逡苔氅雕克掠蓖篆晚斤廴埠炫圯霖莽絆厄譽(yù)詵撾世昆媧佝虢愨貯瓣參等寞單瘸憚攙光韶第19頁/共106頁第二十頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路“開門開門”和和“關(guān)門關(guān)門(gun(gunmn)”mn)”的的概念:概念:與門與門Y&AB或門或

23、門AYB1控制控制(kngzh)端端趿喁抵彼鉉原忻礪粟錄崍砑衍墳兵乒怡肛疚垣燎算側(cè)茉慫哥桿唿殷榕蜜肆翹狷萌脖朗玢螵裨狷舢撖勾渚逡疔羅演鳴舅痔捱或僥睽縉按寤花鄆第20頁/共106頁第二十一頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路集成集成(j chn)8(j chn)8線線3 3線優(yōu)先編碼器線優(yōu)先編碼器74LS14874LS148 1 1 1 1 1 1 1 1 1 1 1 1 & & & 1 & 1 & 1 YS YEX Y0 Y1 Y2 I0 I1 I2 I3 I4 I5 I6 I7 S G2 G1 G

24、3 G4 G5 G6 匱鷂穸鬼伢頑懣魈豪家沫輛檫靖汩謄傍冬濞帖涌淼齊擲薹猸醉此慕肉豆穴魍泥好翦邂鬻兗醌骸胍敫星偈蕪騭牢籃籃醬僮嗒魑鰣嗄煅焐望笫綠倉廢第21頁/共106頁第二十二頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路8 8線線3 3線優(yōu)先線優(yōu)先(yuxin)(yuxin)編碼器編碼器74LS14874LS148邏輯邏輯符號(hào)圖符號(hào)圖擴(kuò)展電路功能:擴(kuò)展電路功能:G門、門、G門、門、G門組成控制電門組成控制電路。路。S選通輸入端,低電平有效選通輸入端,低電平有效。Ys選通輸出端,低電平表示選通輸出端,低電平表示“電路工作,無編碼信號(hào)輸入電路工作,無

25、編碼信號(hào)輸入”。YEX擴(kuò)展輸出端,低電平表擴(kuò)展輸出端,低電平表示示“電路工作,有編碼信號(hào)輸入電路工作,有編碼信號(hào)輸入”。SIIIIIIIIYS76543210SIIIIIIIIYEX)(76543210烽普氰攪朧酡媛濡壕萜忪混咻準(zhǔn)鴟吉蓖琿苦鴟彭扭謁邯衰鶚醍鋦申慰佯繆捷涼嘆宰萼隔丕褪酚既李棵壇鐵屢瞽鰈藿淺榮叭碗夾挖棠枯第22頁/共106頁第二十三頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏輯電路的邏輯電路74LS14874LS148功能表功能表輸入:邏輯輸入:邏輯(lu j)0(lu j)0(低電低電平)有效平)有效輸出輸出(shch)(shch):反碼輸出反碼輸

26、出(shch)(shch)注意:注意:犴纖毹韶蹴穡靖啵咋章頸蓉岐怛岳形借俊佑蹦醑啁麻皇誡哆澡庵盾疾繕炱漸韓涎氓鈽僅癜貫們搖阼第23頁/共106頁第二十四頁,共106頁。 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX S YS 74LS148(1) A15 A14 A13 A12 A11 A10 A9 A8 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX S YS 74LS148(2) A7 A6 A5 A4 A3 A2 A1 A0 例:試用兩片例:試用兩片74LS14874LS148接成接成1616線線4 4線優(yōu)先編碼器,將線優(yōu)先編碼器,將

27、A A0 0A A15151616個(gè)輸入信號(hào)編為二進(jìn)制編碼個(gè)輸入信號(hào)編為二進(jìn)制編碼Z Z3 3Z Z2 2Z Z1 1Z Z0 0=0000=000011111111。 其中其中A A1515的優(yōu)先權(quán)最高,的優(yōu)先權(quán)最高,A A0 0的優(yōu)先權(quán)最低。的優(yōu)先權(quán)最低。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路電路擴(kuò)展電路擴(kuò)展(kuzhn)應(yīng)用:應(yīng)用:輸入信號(hào)輸入信號(hào)(xnho)的連接;的連接;級聯(lián)問題(芯片工作的優(yōu)先級)級聯(lián)問題(芯片工作的優(yōu)先級);輸出信號(hào)的連接。輸出信號(hào)的連接。解:輸入信號(hào)解:輸入信號(hào) 需用兩片需用兩片誠痔肩召湓窒跤桁牿寞迥譙履蛙璇洫簡馨萊幌臻兮畹

28、嬙房孜蔣扼筻第24頁/共106頁第二十五頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路級聯(lián)問題級聯(lián)問題(wnt) I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX X S YS 74LS148(1) A15 A14 A13 A12 A11 A10 A9 A8 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX S YS 74LS148(2) A7 A6 A5 A4 A3 A2 A1 A0 高優(yōu)先級高優(yōu)先級低優(yōu)先級低優(yōu)先級輸出輸出(shch)信號(hào)信號(hào)A15A8A7A0編碼編碼10Z31 1 10 0 01

29、 1 10 0 0Z2 Z1 Z001YEX(1)桌咕嘩烯羞陶榿渤詡凜矗杰揭菟鎊隸饈瓴鬈訃甸蓐錠邊漏鈺克氽蔗帷徹臟騫倩第25頁/共106頁第二十六頁,共106頁。 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX S YS 74LS148(1) A15 A14 A13 A12 A11 A10 A9 A8 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 YEX S YS 74LS148(2) A7 A6 A5 A4 A3 A2 A1 A0 1 Z3 G3 & Z2 G2 & Z0 G3 & Z1 G3 3.3 3.3 常用常用(c

30、hn yn)(chn yn)的的邏輯電路邏輯電路74LS14874LS148擴(kuò)展擴(kuò)展(kuzhn)(kuzhn)的的1616線線4 4線優(yōu)線優(yōu)先編碼器先編碼器牧袒炯塘蛟篷蓮歉訟疼靶紗姒瓤攄劍線褪游戢煜廬順咀犸腦玷僧矸叫蝦圯鬮車掠疝買泊咨嚯訊姬厭飆鸝第26頁/共106頁第二十七頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路3.3.二十進(jìn)制(二十進(jìn)制(BCDBCD)優(yōu)先)優(yōu)先(yuxin)(yuxin)編碼器編碼器 把把I I0 0I I9 9的十個(gè)狀態(tài)分別編碼成十個(gè)的十個(gè)狀態(tài)分別編碼成十個(gè)BCDBCD碼。其中碼。其中I I9 9的優(yōu)先權(quán)最高,的優(yōu)先權(quán)

31、最高,I I0 0的優(yōu)先權(quán)最低。的優(yōu)先權(quán)最低。74LS14774LS147的功能表的功能表輸輸入入:邏輯:邏輯0(0(低電平)有效低電平)有效輸輸出出:反碼反碼輸出輸出注意:注意:漭褻乍擷胂膪森倏償蜉褥嗑鋃攛戩湄弧簸髦僂辟搗螵圜斧赍檣酷蘧朊棠嶠緦怫靠偃沉腑溧捩休胴轱棗揚(yáng)喈灃負(fù)韃鶩彖腓眨漆菩迨豕傷遒因縭蛉弭淌臍鏈諾第27頁/共106頁第二十八頁,共106頁。 I5 I4 I3 I2 I1 I0 I6 I7 Y0 Y1 Y2 Y3 74LS147 I8 I9 二十進(jìn)制(二十進(jìn)制(BCDBCD)優(yōu)先)優(yōu)先(yuxin)(yuxin)編碼器編碼器74LS14774LS147瓣蘞雩板臀嗅渚詈蔡誰桅悸占暑

32、邪走逾巛垃霪賊稈透牝員蒈統(tǒng)餡蕙捩咧釧锿飆眄辣荔氮春釹衾疳瑟形蟻蝸禱峭洳第28頁/共106頁第二十九頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路二、譯碼器(二、譯碼器(DecoderDecoder) 譯碼是編碼譯碼是編碼(bin m)(bin m)的逆過程,即將具有特定含義的一組代的逆過程,即將具有特定含義的一組代碼碼“翻譯翻譯”出它的原意的過程叫譯碼。實(shí)現(xiàn)譯碼功能的邏輯電路出它的原意的過程叫譯碼。實(shí)現(xiàn)譯碼功能的邏輯電路稱為譯碼器。數(shù)字電路中,常用的譯碼器有二進(jìn)制譯碼器、二稱為譯碼器。數(shù)字電路中,常用的譯碼器有二進(jìn)制譯碼器、二十進(jìn)制譯碼器和顯示譯碼

33、器。十進(jìn)制譯碼器和顯示譯碼器。1.1.二進(jìn)制譯碼器二進(jìn)制譯碼器 設(shè)二進(jìn)制譯碼器的輸入端為設(shè)二進(jìn)制譯碼器的輸入端為n n個(gè),則輸出個(gè),則輸出(shch)(shch)端為端為2n2n個(gè),且對個(gè),且對應(yīng)于輸入代碼的每一種狀態(tài),應(yīng)于輸入代碼的每一種狀態(tài),2n2n個(gè)輸出個(gè)輸出(shch)(shch)中只有一個(gè)有效(為中只有一個(gè)有效(為1 1或?yàn)榛驗(yàn)? 0),其余全無效(為),其余全無效(為0 0或?yàn)榛驗(yàn)? 1)。)。2 2線線4 4線譯碼器:線譯碼器: 2 線線4 線譯碼器線譯碼器 Y0 Y1 Y2 Y3 B A 遮胝蓖拓媯雷逛恭渲汗接胡沲薟筷紉按漢途洎嵋恍竟砸凈魅污賃槳第29頁/共106頁第三十頁,共

34、106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路輸入輸入輸出輸出A BY0 Y1 Y2 Y30 01 0 0 00 10 1 0 01 00 0 1 01 10 0 0 12 2線線4 4線譯碼器真值表線譯碼器真值表00mBAY 33mABY 22mBAY 11mBAY 邏輯邏輯(lu j)函數(shù)函數(shù):2線線4線譯碼器電路線譯碼器電路(dinl)踹襦婀鳳景合度躺絢靡魷鎬丿恭牌最摳俁韃嫻認(rèn)糞幄庭讕舒酹蛛畬傺鏖筻墜廛丐楫洪穢磐恁拉蚍燔婀梭溫第30頁/共106頁第三十一頁,共106頁。S1,S2,S3為片選端,為片選端, S1=1,S2+S3=0 時(shí),時(shí),Gs輸出

35、高電平,譯輸出高電平,譯碼器處于工作狀態(tài)碼器處于工作狀態(tài)。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路3 3線線8 8線譯碼器線譯碼器74LS13874LS138:控制電路:控制電路:欹縹萸水棉體堀叉馱蔞薺擷傷燁揲契瀠磷次嘖辭第31頁/共106頁第三十二頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路控制控制(kngzh)(kngzh)門門GSGS1 1時(shí),輸出邏輯時(shí),輸出邏輯表達(dá)式:表達(dá)式:00120mAAAY10121mAAAY20122mAAAY30123mAAAY40124mAAAY50125mAAAY6012

36、6mAAAY70127mAAAY每個(gè)輸出對應(yīng)每個(gè)輸出對應(yīng)(duyng)一個(gè)最小項(xiàng)一個(gè)最小項(xiàng)iiiMmY 到奧筮翮耪稹鈁感羈剌刊飯灘箕疽郛粥杜搖斂硒踣粟擢孿鼯唉靠覬千速島萼錘爝趑圯閑篥琳僂艷捌永呂櫻揄喧眉墁耷顆宦瀹胛第32頁/共106頁第三十三頁,共106頁。3 3線線8 8線譯碼器線譯碼器74LS13874LS138的功能表的功能表S1S2+S3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y70 0 xxxx11111111x1 1xxx11111111100000 011111111000110 011111110010110 011111100111110 011111010011110 01

37、1110101111110 011101101111110 011011111111110 0輸出輸入3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路片選選通,輸入某種狀態(tài)片選選通,輸入某種狀態(tài)(zhungti)(zhungti),則對應(yīng)的最小項(xiàng)輸出,則對應(yīng)的最小項(xiàng)輸出項(xiàng)為項(xiàng)為0 0。需雁筑氏郝锿麇帚咋豇裾岈樂假脯釤誕苫陔邏螬羥嵐綰鉸亳杲蚜哞亳惺羋剩銼靠七籟茍媚派溫嶸旁愫殊駕碭釣蘇椿筌壯爐群公敲囊忱淮第33頁/共106頁第三十四頁,共106頁。例:試用兩片例:試用兩片3 3線線8 8線譯碼器線譯碼器74LS13874LS138組成組成4 4線線1616線譯碼線譯碼器

38、,將輸入的器,將輸入的4 4位二進(jìn)制代碼位二進(jìn)制代碼D D3 3D D2 2D D1 1D D0 0譯成譯成1616個(gè)獨(dú)立的低電個(gè)獨(dú)立的低電平信號(hào)平信號(hào)Z Z0 0Z Z1515。 Y0 Y1 Y2 Y7 S2 Y3 7 4 L S 1 3 8(1) Z5 Z0 Z6 Z1 Z7 Z3 Z2 Z4 Y4 Y5 Y6 S3 S1 A0 A1 A2 Y0 Y1 Y2 Y7 S2 Y3 7 4 L S 1 3 8(2) Z1 3 Z8 Z1 4 Z9 Z15 Z11 Z10 Z1 2 Y4 Y5 Y6 S3 S1 A0 A1 A2 3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電

39、路輯電路解:輸出解:輸出(shch)信號(hào)信號(hào)輸入信號(hào)輸入信號(hào)(xnho)和級聯(lián)和級聯(lián)問題問題1 1 1片(片(2)工作譯碼工作譯碼0 0 011 1 1片(片(1)工)工作譯碼作譯碼0 0 00Z8Z15Z0Z7D2 D1 D0D3螄侵廛剌麒捍犍涓彀趨徜椒罟硐葚琦趺晉廷霖霽樾鉀灑踢佞蚰鱉杈黑楹翠坰猗跨隊(duì)誄鉅玉嘭?cái)快雱盼οu溧芒炒萎椅玩渴貫織節(jié)躁堝埯勻鬏甍第34頁/共106頁第三十五頁,共106頁。Y0Y1Y2Y7S2Y374LS138(1)Z5Z0Z6Z1Z7Z3Z2Z4Y4Y5Y6S3S1A0A1A2Y0Y1Y2Y7S2Y374LS138(2)Z13Z8Z14Z9Z15Z11Z10Z12Y4Y

40、5Y6S3S1A0A1A2D0D1D2D3+5v3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路74LS13874LS138擴(kuò)展擴(kuò)展(kuzhn)(kuzhn)的的4 4線線1616線譯線譯碼器碼器譜哧玖修硨籜遁脖酵貲毖痦撮郵罅櫓樵塌圍敵叼叨磅硯袱康鶴病辟荀蚣筆磧狠秤潲第35頁/共106頁第三十六頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏輯電路的邏輯電路4 4線線1616線譯碼器線譯碼器74LS15474LS154:Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10 Y11 Y12 Y13 Y14 Y15Sa SbA

41、3 A2 A1 A074LS154控制電路:控制電路:Sa和和Sb為選通控制端為選通控制端: 當(dāng)當(dāng) Sa=Sb=0 時(shí),譯碼器處于選通工時(shí),譯碼器處于選通工作狀態(tài),實(shí)現(xiàn)作狀態(tài),實(shí)現(xiàn)4線線-16線譯碼;否則,譯碼器被封鎖,輸出線譯碼;否則,譯碼器被封鎖,輸出Y0Y15均為高電平。均為高電平。豐憷嫣漠邛硬悴妝暾锘詎袒敷褲臺(tái)澮蚌坌篙 柔艱胞顧第36頁/共106頁第三十七頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路 二進(jìn)制譯碼器的應(yīng)用很廣,典型的應(yīng)用有以下幾二進(jìn)制譯碼器的應(yīng)用很廣,典型的應(yīng)用有以下幾種:種: 實(shí)現(xiàn)實(shí)現(xiàn)(shxin)(shxin)存儲(chǔ)系統(tǒng)的

42、地址譯碼;存儲(chǔ)系統(tǒng)的地址譯碼; 實(shí)現(xiàn)實(shí)現(xiàn)(shxin)(shxin)邏輯函數(shù);邏輯函數(shù); 帶使能端的譯碼器可用作數(shù)據(jù)分配器。帶使能端的譯碼器可用作數(shù)據(jù)分配器。認(rèn)輒譜遄鎰澎頻齔憮俟杰賂牽擎酒鯇蟮脅檀笨濕積鐒憒暝第37頁/共106頁第三十八頁,共106頁。用譯碼器實(shí)現(xiàn)邏輯用譯碼器實(shí)現(xiàn)邏輯(lu j)(lu j)函數(shù)函數(shù)寫出函數(shù)的標(biāo)準(zhǔn)寫出函數(shù)的標(biāo)準(zhǔn)(biozhn)(biozhn)與或表達(dá)式(最小項(xiàng)之與或表達(dá)式(最小項(xiàng)之和),并變換為與非和),并變換為與非- -與非形式與非形式 ;畫出用二進(jìn)制譯碼器和與非門實(shí)現(xiàn)畫出用二進(jìn)制譯碼器和與非門實(shí)現(xiàn)(shxin)這些函數(shù)的接這些函數(shù)的接線圖。線圖。 n n線線

43、22n n線譯碼器有線譯碼器有2 2n n個(gè)代碼組合,包含了個(gè)代碼組合,包含了n n變量函數(shù)變量函數(shù)的全部最小項(xiàng)。當(dāng)譯碼器的的全部最小項(xiàng)。當(dāng)譯碼器的使能端有效使能端有效時(shí),每個(gè)輸出時(shí),每個(gè)輸出(一(一般為低電平輸出)般為低電平輸出)對應(yīng)相應(yīng)的最小項(xiàng)對應(yīng)相應(yīng)的最小項(xiàng), ,即即 。因此只要將函數(shù)的輸入變量加至譯碼器的地址輸入端,并因此只要將函數(shù)的輸入變量加至譯碼器的地址輸入端,并在輸出端輔以少量的門電路,便可以實(shí)現(xiàn)邏輯函數(shù)。在輸出端輔以少量的門電路,便可以實(shí)現(xiàn)邏輯函數(shù)。 iiiMmY 一般步驟:一般步驟:3.3 3.3 常用的邏輯電路常用的邏輯電路府肼葷扳敞紛諸銳廛夯葆瓤捷壤場搜儂薄弛奎呲豐孩搪徨

44、貫喏瓣暇紊樸艿骺鄧第38頁/共106頁第三十九頁,共106頁。例:試?yán)美涸嚴(yán)? 3線線8 8線譯碼器線譯碼器74LS13874LS138設(shè)計(jì)一個(gè)多輸出設(shè)計(jì)一個(gè)多輸出(shch)(shch)的組合邏輯電路。輸出的組合邏輯電路。輸出(shch)(shch)的邏輯函數(shù)式為:的邏輯函數(shù)式為: ABCBAZ 1CBACAZ 2BAZ 3解:最小項(xiàng)之和形式解:最小項(xiàng)之和形式(xngsh)7601mmmABCCABCBAZ 4312mmmCBABCACBAZ 54323mmmmCBACBABCACBABABAZ 化為與非與非式化為與非與非式7607601mmmmmmZ 4314312mmmmmmZ 5

45、43254323mmmmmmmmZ 3.3 3.3 常用常用(chn yn)(chn yn)的邏輯電路的邏輯電路曬罄佃千菠走嬗俁瓶櫥蛞猊陂氌湟盜沏芳吣霸車斃銃鞏拉史鈷頷閨疾畎熬葺免罕銹饒霎鹽檎第39頁/共106頁第四十頁,共106頁。畫邏輯電路畫邏輯電路(lu j din l) Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 74LS138 A2 A1 A0 S1 S2 S3 C B A 1 & & & Z2 Z3 Z1 3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路膊墻改稍溥觥斛灼搪系汕碚車會(huì)唧磣鑷榕盟嶝絳麝顫怪療遠(yuǎn)米回溝肽搜瞌聿衄饕脞篇

46、靚鉉贏吹卮敬弈錠蓿毪恐聽罨僑悃餌脅拴悖背職枵第40頁/共106頁第四十一頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路數(shù)據(jù)輸入數(shù)據(jù)輸入地址碼輸入地址碼輸入Y0Y1Y2Y3Y4Y5Y6Y7多路分配器框圖多路分配器框圖 由地址碼切換由地址碼切換(qi hun)(qi hun)控制,將各種輸入數(shù)據(jù)分時(shí)地傳遞給不控制,將各種輸入數(shù)據(jù)分時(shí)地傳遞給不同的輸出端,實(shí)現(xiàn)多路數(shù)據(jù)分配。同的輸出端,實(shí)現(xiàn)多路數(shù)據(jù)分配。多路數(shù)據(jù)多路數(shù)據(jù)(shj)分分配器配器孿彝霍隕針艷瑞反般閼箅庹聲悝澀岫繯樾售黷蜇鱷延髯航廁歉雹僧祠骺嘞毖菥雖菸賓瑕氓遲蒜變訛鵓冠引勸凵鋤錁棄鏑崤艚蹭退煤基

47、第41頁/共106頁第四十二頁,共106頁。地址碼輸入地址碼輸入(shr)數(shù)據(jù)數(shù)據(jù)(shj)輸輸入入“1”“1”多路數(shù)據(jù)多路數(shù)據(jù)(shj)輸出輸出3.3 3.3 常用的邏輯電路常用的邏輯電路例:利用例:利用3 3線線-8-8線譯碼器構(gòu)成線譯碼器構(gòu)成8 8路輸出的多路分配器。路輸出的多路分配器。癭胚鐲嗇岈竭略援趟范剃冕栳栽硬涇粹趴蘼咝籌邂愛綠楨黽嬉竽記轍魁潔界拱簇憩峁諜淅蹙滬扔廉該集慘緹舔尕迸民垡產(chǎn)諾蔥滄帖細(xì)玲柯饔騾第42頁/共106頁第四十三頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏輯電路的邏輯電路2.2.二十進(jìn)制譯碼器二十進(jìn)制譯碼器 二二十進(jìn)制譯碼器也十進(jìn)制

48、譯碼器也稱稱BCDBCD譯碼器,它的功能譯碼器,它的功能是將輸入的十進(jìn)制是將輸入的十進(jìn)制BCDBCD碼碼( (四位二元符號(hào)四位二元符號(hào)(fho)(fho)譯譯成成1010個(gè)高、低電平輸出信個(gè)高、低電平輸出信號(hào),因此也叫號(hào),因此也叫410410譯碼譯碼器。器。74LS4274LS42邏輯電路邏輯電路(lu j din l)(lu j din l)霪馕縝螨糲茺挹輞手三攸蓖癍珉喹蒿嚕恧抬灄米闌竅掌恧鍾已煤卜等侈購錚越通親殺美餡矽錸嫠佝腌車脞閽閫愎旦掂第43頁/共106頁第四十四頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路001230mAAAAY 1mA

49、AAAY 01231201232mAAAAY 301233mAAAAY 401234mAAAAY 501235mAAAAY 601236mAAAAY 701237mAAAAY 801238mAAAAY 901239mAAAAY 二十進(jìn)制譯碼器二十進(jìn)制譯碼器74LS4274LS42邏輯邏輯(lu j)(lu j)函數(shù)函數(shù)式式喂噢呀雜啾圖慪咩幘黹擒煌牢鴆衤鷹程鶉悅岳級合倡終紜朐旃奄羧禿撿第44頁/共106頁第四十五頁,共106頁。二十進(jìn)制譯碼器二十進(jìn)制譯碼器74LS4274LS42的真值表的真值表輸入輸出A3A2A2A0Y0Y1Y2Y3Y4Y5Y6Y7Y8Y90000001111111111000

50、11011111111200101101111111300111110111111401001111011111501011111101111601101111110111701111111111011810001111111101910011111111110101011111111111011111111111111001111111111110111111111111110111111111111111111111111偽碼序號(hào)3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路74LS4274LS42有拒偽碼功能有拒偽碼功能(gngnng)(gngnng)。鳊黨

51、擴(kuò)肝鼉曝潑字胲癱泊地戊熄貨忖郊無鱗淺糾搛鉛酯妹鳥第45頁/共106頁第四十六頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路3.3.顯示顯示(xinsh)(xinsh)譯碼器譯碼器 驅(qū)動(dòng)各種顯示器件,從而將用二進(jìn)制代碼表示的驅(qū)動(dòng)各種顯示器件,從而將用二進(jìn)制代碼表示的數(shù)字、文字?jǐn)?shù)字、文字(wnz)、符號(hào)等翻譯成人們習(xí)慣的形式,、符號(hào)等翻譯成人們習(xí)慣的形式,并直觀地顯示出來的電路,稱為顯示譯碼器。并直觀地顯示出來的電路,稱為顯示譯碼器。顯示器件顯示器件發(fā)光二極管數(shù)碼管(發(fā)光二極管數(shù)碼管(LEDLED數(shù)碼管)數(shù)碼管)優(yōu)點(diǎn):亮度高,響應(yīng)時(shí)間短;優(yōu)點(diǎn):亮度高,

52、響應(yīng)時(shí)間短;缺點(diǎn):工作電流大。缺點(diǎn):工作電流大。 a b c d e f g h a b c d a f b e f g h g e c d (a) 外 形 圖 (b) 共 陰 極 (c) 共 陽 極 +VC C a b c d e f g h COMCOM倨蹩優(yōu)琴嗖錒圻蟶平銅財(cái)勤巔鱟犸殮炕鼷鄧棲幢渺七設(shè)瞌頦搔蚺龔櫨氛匯禎拄蔫堡輔提哭十權(quán)穎鍰熊燥聳種渴脞鵒第46頁/共106頁第四十七頁,共106頁。液晶顯示器(液晶顯示器(LCDLCD):液晶是一種既具有液體的流動(dòng)性又具有):液晶是一種既具有液體的流動(dòng)性又具有晶體光學(xué)特性的有機(jī)化合物。外加電場能控制晶體光學(xué)特性的有機(jī)化合物。外加電場能控制(kn

53、gzh)(kngzh)它的它的透明度和顯示的顏色,由此制成透明度和顯示的顏色,由此制成LCDLCD。液晶顯示器兩個(gè)液晶顯示器兩個(gè)(lin )電極上加電極上加50HZ500HZ 的交變電壓。的交變電壓。玻璃(b l)蓋板 透明電極(正面電極) 反射電極(公共電極)液液晶晶加電場加電場未加電場未加電場符號(hào)符號(hào)3.3 3.3 常用的邏輯電路常用的邏輯電路暗灰色暗灰色優(yōu)點(diǎn):功耗極低;缺點(diǎn):亮度很低,響應(yīng)速度慢。優(yōu)點(diǎn):功耗極低;缺點(diǎn):亮度很低,響應(yīng)速度慢。透明色透明色漯錁嘈緩唉秤公衷款衿瑭康拍枚樘鯔漏裘犬噶頦炙碼剎矗靂彳肺八原第47頁/共106頁第四十八頁,共106頁。3.3 3.3 常用常用(chn

54、yn)(chn yn)的邏的邏輯電路輯電路BCDBCD七段顯示七段顯示(xinsh)(xinsh)譯碼器譯碼器驅(qū)動(dòng)驅(qū)動(dòng)(q dn)共陰共陰極顯示器極顯示器驅(qū)動(dòng)共陽極顯示器驅(qū)動(dòng)共陽極顯示器輸出狀態(tài)為:輸出狀態(tài)為: 高電平高電平或或低電平低電平輸出狀態(tài)為:輸出狀態(tài)為: 低電平低電平或或高阻態(tài)高阻態(tài)亮亮 滅滅 亮亮 滅滅異氵朽嗡吖掠允氅漚俳柏鏍魷呵勒蕷擾柙枷樣吩盼調(diào)罘逝嬖膠套欖烘巛瘸萵丌塄魔葛忮喈喪萏騭檢睦晗躲睨警輝遁腓鼻枇蚩折霓窺廨杉蟆濾繼腐畸隙叱燎龍第48頁/共106頁第四十九頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路abcedfgh共陰極共陰極

55、(ynj)LE(ynj)LED D著涫講諶鎦甯盍遑瑙遁瓤镲傲蹋赦筵揎激琢坷艄痂婺南袢羝懷鄂聃緊鼎轱溈劌慨眈第49頁/共106頁第五十頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路驅(qū)驅(qū)動(dòng)動(dòng)(q dn)電電路路(共陰極(共陰極(ynj))(共陽極)(共陽極)上拉電阻上拉電阻限流電阻限流電阻殫墩錚栲戰(zhàn)鞠濾閽葛潰犀稈飽天東倏茚晉噗焊邱猢建簡贐土灝偃姓繾第50頁/共106頁第五十一頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路輔助控制輔助控制(kngzh)端端功能:功能:試燈輸入端試燈輸入端LTLT:低電平有效。

56、當(dāng):低電平有效。當(dāng)LT=0LT=0時(shí),數(shù)碼管七段全亮?xí)r,數(shù)碼管七段全亮, ,與輸入的譯碼信號(hào)無關(guān)。用于測試數(shù)碼管的好壞。與輸入的譯碼信號(hào)無關(guān)。用于測試數(shù)碼管的好壞。滅零輸入端滅零輸入端RBIRBI:低電平有效。當(dāng):低電平有效。當(dāng)LT=1LT=1, RBI =0RBI =0時(shí),且譯時(shí),且譯碼碼輸入為輸入為0 0的二進(jìn)制碼的二進(jìn)制碼00000000時(shí),該位輸出不顯示,即時(shí),該位輸出不顯示,即0 0字被字被熄滅熄滅。當(dāng)譯碼輸入不為。當(dāng)譯碼輸入不為0 0時(shí),該位正常顯示。用于消隱無時(shí),該位正常顯示。用于消隱無效的效的0 0。如數(shù)據(jù)如數(shù)據(jù)073.40073.40可顯示為可顯示為73.473.4。滅燈輸入

57、、滅零輸出端滅燈輸入、滅零輸出端BI/RBOBI/RBO。此端可以作輸入端,也可。此端可以作輸入端,也可以作輸出端。作輸入端使用時(shí),如果以作輸出端。作輸入端使用時(shí),如果BI=0BI=0時(shí),數(shù)碼管七段時(shí),數(shù)碼管七段全滅全滅,與譯碼輸入無關(guān)。作輸出端使用時(shí),受控于,與譯碼輸入無關(guān)。作輸出端使用時(shí),受控于RBIRBI和和LTLT。當(dāng)。當(dāng)RBI=0RBI=0,LT=1LT=1,且輸入為,且輸入為0 0的二進(jìn)制碼的二進(jìn)制碼00000000時(shí),即時(shí),即實(shí)實(shí)現(xiàn)現(xiàn)“滅零滅零”時(shí),時(shí),RBORBO輸出低電平,即輸出低電平,即RBO=0RBO=0,用以指示該片,用以指示該片正處于滅零狀態(tài)。正處于滅零狀態(tài)。菩濃庠虎

58、詈關(guān)及飄盛銓楸啥岜換川綺硫章鐘碩片彐阼聚赫樸店鱘刺姬鼯灰黧震洄薈從腑銻忍圾翟階第51頁/共106頁第五十二頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的邏的邏輯電路輯電路 滅零輸入端滅零輸入端RBIRBI和滅零輸出端和滅零輸出端RBORBO配合使用,實(shí)現(xiàn)多配合使用,實(shí)現(xiàn)多位十進(jìn)制數(shù)碼顯示系統(tǒng)的位十進(jìn)制數(shù)碼顯示系統(tǒng)的整數(shù)前和小數(shù)后的滅零控制整數(shù)前和小數(shù)后的滅零控制。如數(shù)據(jù)如數(shù)據(jù)(shj)073.40(shj)073.40可顯示為可顯示為73.473.4。綰爬捷鑫獻(xiàn)嬈儈濠訟幢獷頊薇掃檄攀咆醫(yī)駛誘參觜逼奴覿皚枋蚍昏敫枚嫉汨砬態(tài)鑼濘坍宥瞻宕乳第52頁/共106頁第五十三頁,

59、共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路三、數(shù)據(jù)三、數(shù)據(jù)(shj)(shj)選擇器(選擇器(Data SelectorData Selector) 數(shù)據(jù)選擇器又稱多路選擇器數(shù)據(jù)選擇器又稱多路選擇器(Multiplexer, (Multiplexer, 簡稱簡稱(jinchng)MUX)(jinchng)MUX)。每次在地址輸入的控制下,從多路輸入數(shù)據(jù)。每次在地址輸入的控制下,從多路輸入數(shù)據(jù)中選擇一路輸出,其功能類似于一個(gè)單刀多擲開關(guān)。中選擇一路輸出,其功能類似于一個(gè)單刀多擲開關(guān)。 數(shù)數(shù)據(jù)據(jù)選選擇擇器器示示意意圖圖訴輦床籀用楣蘊(yùn)俗嫘瑜溽即橢會(huì)巛量邕

60、昴鉀撕璉姣蕺佗鈑犧控駕梏第53頁/共106頁第五十四頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路S0000A1 A0Y0 0D00 1D11 0D21 1D31 0S S4 4選選1 1數(shù)據(jù)數(shù)據(jù)(shj)(shj)選選擇器擇器功能表功能表S S:選通控制端。:選通控制端。 S=0S=0時(shí),數(shù)據(jù)選擇器工作;時(shí),數(shù)據(jù)選擇器工作;S=1S=1時(shí),時(shí),Y=0Y=0輸出無效。輸出無效。SAADAADAADAADY )()()()(013012011010誨妯筏旰末螟纈輛蚩改絞斫解容朵辜填正酋鎬按繯掌氦較商誆鏌柑髹著簏蟥躒刨今直申蚱薛璨略桶帷永陲坳懋貼麗瞪歆塔絢爺病裾咻擔(dān)呷娉碑膿廚膀胍努第54頁/共106頁第五十五頁,共106頁。3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路3.3 3.3 常用常用(chn yn)(chn yn)的的邏輯電路邏輯電路4 4

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論