版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、12016-2017 2016-2017 學(xué)年學(xué)年 第第 1 1 學(xué)期學(xué)期數(shù)字電路與邏輯設(shè)計(jì)數(shù)字電路與邏輯設(shè)計(jì)5 6 5 6 課時(shí)課時(shí)期期 末末 復(fù)復(fù) 習(xí)習(xí)2 考題形式及分值考題形式及分值 一、一、填空題填空題(本大題共(本大題共20空,每空空,每空1分,共分,共20分)分) 二、簡答題二、簡答題(本大題共(本大題共4小題,每題小題,每題5分,共分,共20分)分)三、分析題三、分析題(本大題共本大題共3小題,每題小題,每題10分,共分,共30分)分)四、設(shè)計(jì)題四、設(shè)計(jì)題(本大題共(本大題共3小題,每題小題,每題10分,共分,共30分)分)3 第第 一一 部部 分分 1.1 第第2章:章:數(shù)制與
2、碼制數(shù)制與碼制 十進(jìn)制、二進(jìn)制、十進(jìn)制、二進(jìn)制、16進(jìn)制、進(jìn)制、8421BCD碼之間的碼之間的相互轉(zhuǎn)換。相互轉(zhuǎn)換。1. (127.625)10 = ( )2 = ( )8。1111111.101177.52. 數(shù)制轉(zhuǎn)換數(shù)制轉(zhuǎn)換:(AF)16 = ( )2 = ( )8。257101011114. ( 896 )10 = ( )余余3BCD碼碼?1011110010013. ( 896 )10 = ( )8421BCD碼碼?10001001011041.2 第第3章:章:邏輯代數(shù)基礎(chǔ)邏輯代數(shù)基礎(chǔ) 邏輯代數(shù)中的三個(gè)規(guī)則及對偶式與反演式的求邏輯代數(shù)中的三個(gè)規(guī)則及對偶式與反演式的求法;最小項(xiàng)和最大項(xiàng)的
3、基本知識。法;最小項(xiàng)和最大項(xiàng)的基本知識。1. 和最小項(xiàng)和最小項(xiàng) 相鄰的最小項(xiàng)的個(gè)數(shù)是相鄰的最小項(xiàng)的個(gè)數(shù)是( )。FGEDCBAiiiiMmmM 2. ) ()7 , 6 , 5 , 3 , 1 (),(MmCBAF3. 0, 2, 47) ()3 , 1 (Mm1, 34. 已知函數(shù)已知函數(shù) )(EADCDBCBAF則對偶函數(shù)則對偶函數(shù) *F則反演函數(shù)則反演函數(shù) F()AB BCCD ADE()AB BCCD ADE51.3 第第5章:章:邏輯門電路邏輯門電路 TTL門電路門電路VOH、VOL、開門電平、開門電平Von、關(guān)門電、關(guān)門電平平Voff 的意義;的意義; CMOS與與TTL邏輯門之間
4、的區(qū)別。邏輯門之間的區(qū)別。1. CMOS門電路最突出的特點(diǎn)是什么?門電路最突出的特點(diǎn)是什么?( )靜態(tài)功耗低靜態(tài)功耗低 2. CMOS門電路多余的輸入端決不能門電路多余的輸入端決不能 ( )。懸空懸空3. CMOS門電路的輸出低電平是門電路的輸出低電平是 V,高電平是,高電平是 。0VDD4. TTL與非門某輸入端接電阻與非門某輸入端接電阻 Ri 時(shí),時(shí), TTL 與非門輸出與非門輸出 電平,通常把該阻值稱為關(guān)門電阻。電平,通常把該阻值稱為關(guān)門電阻。0.91k 3.6V 5. TTL與非門某輸入端接電阻與非門某輸入端接電阻 Ri 時(shí),時(shí),則此時(shí)則此時(shí) 輸入電平因看做是輸入電平因看做是 (填高或
5、低填高或低) 電平。電平。3.2k 高高61.4 第第6章:章:組合邏輯電路組合邏輯電路 了解各種中規(guī)模集成組合邏輯電路輸入與輸出了解各種中規(guī)模集成組合邏輯電路輸入與輸出的對應(yīng)關(guān)系;的對應(yīng)關(guān)系;1. 輸入低電平有效的輸入低電平有效的 8 線線- 3 線優(yōu)先編碼器,若輸入端線優(yōu)先編碼器,若輸入端則輸出端則輸出端 。1111001001234567IIIIIIII012YYY1002. 3線線8線譯碼器線譯碼器74HC138地址輸入端地址輸入端A2A1A0輸入輸入 101時(shí),輸出時(shí),輸出 為為 。1101111101234567YYYYYYYY3. 四選一數(shù)據(jù)選擇器四選一數(shù)據(jù)選擇器 A1A0 為地
6、址信號,為地址信號,D1=0, D2=C, D0=D3=1;當(dāng);當(dāng) A1A0 = 01 時(shí),時(shí),F(xiàn) = 。071.5 第第8章:章:時(shí)序邏輯電路時(shí)序邏輯電路 了解觸發(fā)器個(gè)數(shù)了解觸發(fā)器個(gè)數(shù)n與計(jì)數(shù)最大模值的關(guān)系;與計(jì)數(shù)最大模值的關(guān)系; 了解觸發(fā)器個(gè)數(shù)了解觸發(fā)器個(gè)數(shù)n與環(huán)形、扭環(huán)計(jì)數(shù)模值的關(guān)系;與環(huán)形、扭環(huán)計(jì)數(shù)模值的關(guān)系;1. 觸發(fā)器有觸發(fā)器有 個(gè)穩(wěn)態(tài),存儲個(gè)穩(wěn)態(tài),存儲32位二進(jìn)制信息要位二進(jìn)制信息要 個(gè)個(gè) 觸發(fā)器。觸發(fā)器。232162. 用四個(gè)觸發(fā)器組成的計(jì)數(shù)器最多擁有用四個(gè)觸發(fā)器組成的計(jì)數(shù)器最多擁有 個(gè)有效狀態(tài),個(gè)有效狀態(tài), 它稱為它稱為 進(jìn)制計(jì)數(shù)器;若要構(gòu)成七進(jìn)制計(jì)數(shù)器,最進(jìn)制計(jì)數(shù)器;若要構(gòu)
7、成七進(jìn)制計(jì)數(shù)器,最 少用少用 個(gè)觸發(fā)器,它有個(gè)觸發(fā)器,它有 個(gè)無效狀態(tài)。個(gè)無效狀態(tài)。31613. 8 位移位寄存器,可以實(shí)現(xiàn)最大模值為位移位寄存器,可以實(shí)現(xiàn)最大模值為 的扭環(huán)的扭環(huán) 計(jì)數(shù)和最大模值為計(jì)數(shù)和最大模值為 的環(huán)形計(jì)數(shù)。的環(huán)形計(jì)數(shù)。16881.6 第第10章:章:半導(dǎo)體存儲器半導(dǎo)體存儲器 了解存儲器的基本知識;了解存儲器的基本知識;1. 數(shù)字電路系統(tǒng)如果斷電,系統(tǒng)中數(shù)字電路系統(tǒng)如果斷電,系統(tǒng)中RAM中存儲的數(shù)據(jù)中存儲的數(shù)據(jù) 將將 , ROM中存儲的數(shù)據(jù)將中存儲的數(shù)據(jù)將 。2. 半導(dǎo)體存儲器按照存取方式分可分為半導(dǎo)體存儲器按照存取方式分可分為 、 和和 等三大類。等三大類。3. 欲構(gòu)成欲
8、構(gòu)成4K16位的位的RAM,需要,需要 根數(shù)據(jù)線和根數(shù)據(jù)線和 根根 地址線;若擴(kuò)展為地址線;若擴(kuò)展為64K32位的位的RAM,需要,需要 片片 4K16位的位的RAM。丟失丟失不丟失不丟失SAMRAMROM1612324. 一個(gè)一個(gè) 15 位地址碼、位地址碼、8 位輸出的位輸出的ROM,其存儲容量為,其存儲容量為 。32K8 或或 256K91.7 第第11章:章:數(shù)模和模數(shù)轉(zhuǎn)換器數(shù)模和模數(shù)轉(zhuǎn)換器 了解了解DAC的主要參數(shù)以及的主要參數(shù)以及DAC輸出電壓與輸入輸出電壓與輸入數(shù)字量的數(shù)字量的10進(jìn)制數(shù)值成正比的特征;進(jìn)制數(shù)值成正比的特征; 了解了解ADC的步驟與采樣定理的步驟與采樣定理1. 衡量
9、一個(gè)衡量一個(gè)D/A轉(zhuǎn)換器的性能的主要參數(shù)有轉(zhuǎn)換器的性能的主要參數(shù)有 、轉(zhuǎn)換誤差轉(zhuǎn)換誤差和和 。分辨率分辨率轉(zhuǎn)換時(shí)間轉(zhuǎn)換時(shí)間2. ADC的主要參數(shù)也是的主要參數(shù)也是 、轉(zhuǎn)換轉(zhuǎn)換 和和轉(zhuǎn)換轉(zhuǎn)換 三個(gè)。三個(gè)。分辨率分辨率誤差誤差速率速率3. 數(shù)模轉(zhuǎn)換器的輸出電壓與數(shù)字量的一般關(guān)系式為數(shù)模轉(zhuǎn)換器的輸出電壓與數(shù)字量的一般關(guān)系式為: 0v10(2 )niiikD2REFnVk 104. 最大輸入數(shù)字量時(shí)的最大電壓輸出值最大輸入數(shù)字量時(shí)的最大電壓輸出值用用 表示表示 ,即即 所對應(yīng)的十進(jìn)制值乘以系數(shù)所對應(yīng)的十進(jìn)制值乘以系數(shù)k的結(jié)果的結(jié)果。FSR11115. 4 位二進(jìn)制位二進(jìn)制DAC的數(shù)字量取值是的數(shù)字量取
10、值是 ,若要求輸出,若要求輸出電壓變化范圍為電壓變化范圍為08V,則,則 k = V,LSB = V, FSR= V。0150.50.57. 56. A/ /D轉(zhuǎn)換過程包括轉(zhuǎn)換過程包括 、 、 和和編碼編碼四個(gè)步驟。四個(gè)步驟。 取樣取樣保持保持量化量化7. 根據(jù)取樣定理,取樣頻率根據(jù)取樣定理,取樣頻率 模擬信號中的模擬信號中的最高頻率的最高頻率的 倍。倍。 大于等于大于等于2111.8 第第12章:章:可編程邏輯器件可編程邏輯器件 了解可編程邏輯器件按陣列結(jié)構(gòu)可分為哪幾類;了解可編程邏輯器件按陣列結(jié)構(gòu)可分為哪幾類;PLA、PAL、GAL的特征。的特征。12 PROM 與陣列不可編程,或陣列可編
11、程。與陣列不可編程,或陣列可編程。 PLA 與陣列和或陣列都可編程。與陣列和或陣列都可編程。 PAL 也包含與陣列和或陣列?;蜿嚵胁豢删幊?,只有也包含與陣列和或陣列。或陣列不可編程,只有與陣列可編程。與陣列可編程。 GAL 開始采用開始采用 EEPROM 工藝,從而可以進(jìn)行重復(fù)編工藝,從而可以進(jìn)行重復(fù)編程,克服了上述三種器件只能一次編程的問題。結(jié)構(gòu)上,相程,克服了上述三種器件只能一次編程的問題。結(jié)構(gòu)上,相比于比于 PAL ,GAL 對輸出對輸出 I/O 進(jìn)行了較大的改進(jìn),增加了進(jìn)行了較大的改進(jìn),增加了OL MC (輸出邏輯宏單元輸出邏輯宏單元),為邏輯電路設(shè)計(jì)提供了極大的靈活,為邏輯電路設(shè)計(jì)提
12、供了極大的靈活性。性。 第第 二二 部部 分分 2.1 第第3章:章:邏輯代數(shù)基礎(chǔ)邏輯代數(shù)基礎(chǔ) 用公式法化簡邏輯函數(shù)用公式法化簡邏輯函數(shù) 卡諾圖化簡邏輯函數(shù)(最簡與或式、最簡或與卡諾圖化簡邏輯函數(shù)(最簡與或式、最簡或與式,任意項(xiàng)、約束條件的理解與應(yīng)用)式,任意項(xiàng)、約束條件的理解與應(yīng)用)DEFGEBEFDABDCAABADP)(DEFGEBAEFBDCAABADEFGEBBDCAAEBBDCA1.1314)( )()()(FEDFBFECADBCABAAYDEFFBCEFABDCAABAYDEFFBBDCAAFBBDCA)(FBDBACY)(DBBFACCDBAABCF 2.15)( )(ECD
13、BAECDBAY)(ECDBAECDBABBABA)(EC CE)()(GHFFEEBCDBAABBAF)()(GHFFEBCDBBABBA)(B3.4.013245761213151489111016)12,10, 9 , 2()14,11, 8 , 7 , 5 , 0(),(dmDCBAF1111CDAB000111100001111011BDABADADBF最簡與或式最簡與或式5.17)15,13, 6()14, 9 , 8 , 7 , 1 , 0(),(dMDCBAF01324576121315148911100CDAB000111100001111000000)(CBCBF最簡或與式
14、最簡或與式6.18CDAB0001111000011110DCCBADCACDBAY0 ACBCD111111BADY7.最簡與或式最簡與或式192.2 第第5章:章:邏輯門電路邏輯門電路邏輯門中的三極管工作在開關(guān)狀態(tài)(要么截止、要么邏輯門中的三極管工作在開關(guān)狀態(tài)(要么截止、要么飽和,放大狀態(tài)只是過渡狀態(tài))。飽和,放大狀態(tài)只是過渡狀態(tài))。會識常見邏輯門的邏輯符號會識常見邏輯門的邏輯符號VOH、VOL、開門電平、開門電平Von、關(guān)門電平、關(guān)門電平Voff的意義,低的意義,低電平噪聲容限電平噪聲容限=Voff - -VOL; 高電平噪聲容限高電平噪聲容限=VOH - -Von;CMOS與與TTL邏
15、輯門之間的區(qū)別:邏輯門之間的區(qū)別: CMOS邏輯門輸入端無論接多大的電阻,輸入電平邏輯門輸入端無論接多大的電阻,輸入電平視為低電平,視為低電平,TTL邏輯門輸入端接的電阻邏輯門輸入端接的電阻門開門電門開門電阻阻Ron,輸入端算作高電平,輸入端算作高電平,關(guān)門電阻關(guān)門電阻Roff輸入端算輸入端算作低電平;作低電平;20 TTL輸入端可以懸空輸入端可以懸空(懸空算高電平懸空算高電平),CMOS邏輯邏輯門輸入端不允許懸空。門輸入端不允許懸空。 CMOS邏輯門的高電平就是電源電壓邏輯門的高電平就是電源電壓VCC(或或VDD),低電平就是低電平就是0V。OC門可以接成線與,但必須有上拉電阻到門可以接成線
16、與,但必須有上拉電阻到VCC (或或VDD)才能正常工作。才能正常工作。三態(tài)門接成總線形式,任意一個(gè)時(shí)刻有且僅有一個(gè)三三態(tài)門接成總線形式,任意一個(gè)時(shí)刻有且僅有一個(gè)三態(tài)門處于工作狀態(tài),其他三態(tài)門必須均為高阻態(tài)。態(tài)門處于工作狀態(tài),其他三態(tài)門必須均為高阻態(tài)。1. 下圖各電路能否實(shí)現(xiàn)圖中所給出的邏輯功能?下圖各電路能否實(shí)現(xiàn)圖中所給出的邏輯功能?懸空懸空( )1ABABY TTL邏輯門邏輯門CMOS邏輯門邏輯門懸空懸空( )&ABABY 21接地接地( )1ABABY TTL邏輯門邏輯門CMOS邏輯門邏輯門VDD( )&ABABY 2. 分析右圖電路,畫出輸出端分析右圖電路,畫出輸出端
17、F 的波形。的波形。YABCBACBACYA&BEN&A&BEN&CY1223. 簡述簡述TTL邏輯門與邏輯門與CMOS邏輯門的區(qū)別。邏輯門的區(qū)別。2.3 第第6章:章:組合邏輯電路組合邏輯電路 掌握掌握組合邏輯電路和時(shí)序邏輯電路的異同。組合邏輯電路和時(shí)序邏輯電路的異同。2.4 第第10章:章:半導(dǎo)體存儲器半導(dǎo)體存儲器 掌握半導(dǎo)體存儲器的分類以及各自的特點(diǎn)。掌握半導(dǎo)體存儲器的分類以及各自的特點(diǎn)。 第第 三三 部部 分分 3.1 第第6章:章:組合邏輯電路組合邏輯電路包括考試的后兩道大題:包括考試的后兩道大題: 三、分析題三、分析題(本大題共(本大題共3小題,每題
18、小題,每題10分,共分,共30分)分) 四、設(shè)計(jì)題四、設(shè)計(jì)題(本大題共(本大題共3小題,每題小題,每題10分,共分,共30分)分) 總共總共 6 小題,共小題,共 60 分,最重的部分。分,最重的部分。 其實(shí),分析設(shè)計(jì)就是相反的過程。其實(shí),分析設(shè)計(jì)就是相反的過程。23簡單簡單SSI組合邏輯電路的分析和設(shè)計(jì);組合邏輯電路的分析和設(shè)計(jì);會用譯碼器和數(shù)據(jù)選擇器會用譯碼器和數(shù)據(jù)選擇器(降維法降維法)實(shí)現(xiàn)指定邏輯函數(shù)實(shí)現(xiàn)指定邏輯函數(shù).1. 題題6-2 試分析下圖所示電路的邏輯功能。試分析下圖所示電路的邏輯功能。AC Y0 Y1B&=1&=1CBAABCBAABYC BAY)( )( 10
19、解解:由電路圖可得由電路圖可得由此可得電路的真值表由此可得電路的真值表 AB CY0Y10000000110010100110110010101011100111111 根據(jù)功能表可以看出,電路根據(jù)功能表可以看出,電路的邏輯功能是的邏輯功能是一位二進(jìn)制數(shù)全加一位二進(jìn)制數(shù)全加器器。其中,。其中,A 和和 B 是兩個(gè)加數(shù),是兩個(gè)加數(shù),C 低位的進(jìn)位數(shù),低位的進(jìn)位數(shù),Y0 是和數(shù),是和數(shù),Y1 是向高位的進(jìn)位數(shù)。是向高位的進(jìn)位數(shù)。262. 某一代碼轉(zhuǎn)換電路,其輸入為某一代碼轉(zhuǎn)換電路,其輸入為8421BCD碼碼 A4A3A2A1,輸出為余輸出為余3BCD碼碼 B4B3B2B1 ,要求寫出輸出端,要求寫
20、出輸出端B4、B3、B2、B1邏輯函數(shù)的最簡與或式邏輯函數(shù)的最簡與或式 (方法不限,但需寫出方法不限,但需寫出簡要求解過程,無需畫邏輯電路圖簡要求解過程,無需畫邏輯電路圖)。27解解:根據(jù)題意列出該真值表根據(jù)題意列出該真值表輸輸 入入輸輸 出出A4 A3 A2 A1B4 B3 B2 B10 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 0 再根據(jù)真值表分別再根據(jù)真值表分
21、別填輸出端填輸出端 B4、B3、B2、B1邏輯函數(shù)的四個(gè)卡諾邏輯函數(shù)的四個(gè)卡諾圖如下:圖如下:00 01 11 10000111100101100011A4 A3 A2 A1 B4 231344AAAAAB01234567892800 01 11 10000111101011001100A4 A3 A2 A1 B3 12323133AAAAAAAB00 01 11 10000111101000111001A4 A3 A2 A1 B2 00 01 11 10000111100000111110A4 A3 A2 A1 B1 12122AAAAB11AB 3. 用一片集成用一片集成8選選1數(shù)據(jù)選擇器
22、數(shù)據(jù)選擇器CT74151和必要的門電路和必要的門電路設(shè)計(jì)一個(gè)函數(shù)發(fā)生器,其功能如下表所示。要求采用設(shè)計(jì)一個(gè)函數(shù)發(fā)生器,其功能如下表所示。要求采用降維法并選記圖變量降維法并選記圖變量D??刂菩盘柨刂菩盘朘1 K2輸出輸出F0 00 11 01 1 Y CT74151 D7 D6 D5 D4 D3 D2 D1 D0A2A1A0EN0G7MUXDC DCDC DC 2930解解: 根據(jù)功能表可填出卡如圖如下,再降根據(jù)功能表可填出卡如圖如下,再降 D 。 0 1 0 1 1 1 1 0 1 0 1 0 1 0 0 000 01 11 1000011110K1K2CD0 100011110K1K2CDD
23、D1DDD001236745CK11K2F1 Y CT74151 D7 D6 D5 D4 D3 D2 D1 D0A2A1A0EN0G7MUXD4. 寫出圖寫出圖P6-3所示電路的邏輯表達(dá)式,并化簡為最簡所示電路的邏輯表達(dá)式,并化簡為最簡 與或表達(dá)式。與或表達(dá)式。 1ABCY0Y1Y2Y3Y4Y5Y6A0A1A2STAY7STBSTCF1&F2&F3&31解解2:由電路圖可得填出卡諾圖:由電路圖可得填出卡諾圖ABCBAF1ACCBF3ABCCBACBACBAF201324576BCA000111 10011F101324576BCA000111 1001F20132457
24、6BCA000111 1001F311111111132333.2 第第7章:章:集成觸發(fā)器集成觸發(fā)器 觸發(fā)器的分析與相互轉(zhuǎn)換(用觸發(fā)器的分析與相互轉(zhuǎn)換(用JK觸發(fā)器轉(zhuǎn)換成指觸發(fā)器轉(zhuǎn)換成指定功能的觸發(fā)器);定功能的觸發(fā)器); 觸發(fā)器相關(guān)電路(不超過兩個(gè)觸發(fā)器)畫波形。觸發(fā)器相關(guān)電路(不超過兩個(gè)觸發(fā)器)畫波形。1. 20142015學(xué)年第二學(xué)期學(xué)年第二學(xué)期(A卷卷) 四、四、1. 解解 由電路可得:由電路可得:CPDQn1CPQAAQnnCPACPAQ342. 20142015學(xué)年第二學(xué)期學(xué)年第二學(xué)期(A卷卷) 四、四、2. 解解 對對T觸發(fā)器:觸發(fā)器:CICIQQ 1D=1TCPnn1nQTQ
25、TQnQT對對D觸發(fā)器:觸發(fā)器:DQ1n對比可得:對比可得:nQTD353.3 第第8章:章:時(shí)序邏輯電路時(shí)序邏輯電路 用用JK觸發(fā)器設(shè)計(jì)簡單的時(shí)序邏輯電路;觸發(fā)器設(shè)計(jì)簡單的時(shí)序邏輯電路; 基于基于74L160、161、163計(jì)數(shù)器的分析(不多于兩計(jì)數(shù)器的分析(不多于兩片)和設(shè)計(jì)(只有片)和設(shè)計(jì)(只有1片)。片)。1. 題題8-1 試分析下圖所示時(shí)序邏輯電路的邏輯功能,試分析下圖所示時(shí)序邏輯電路的邏輯功能,列出狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)轉(zhuǎn)換圖。列出狀態(tài)轉(zhuǎn)移真值表,畫出狀態(tài)轉(zhuǎn)換圖。FF1Q0Q11FF0CPXY1J C1 1K1J C1 1K=11&解:電路屬同步時(shí)序電路。分析過程如下:電
26、路屬同步時(shí)序電路。分析過程如下: 寫方程式寫方程式: 輸出方程輸出方程:nnnnQQQQY0101 驅(qū)動方程組驅(qū)動方程組:nQXKJKJ011001 求狀態(tài)方程,列狀態(tài)表、畫狀態(tài)圖。求狀態(tài)方程,列狀態(tài)表、畫狀態(tài)圖。JK觸發(fā)器的特性方程:觸發(fā)器的特性方程:niiniiniQKQJQ1將驅(qū)動方程代入特性方程可得將驅(qū)動方程代入特性方程可得狀態(tài)方程組狀態(tài)方程組:nnnnnnnnnnnQQXQQXQQXQQQQQ1010101100010)( 1 136 根據(jù)狀態(tài)方程組和輸出方程可得根據(jù)狀態(tài)方程組和輸出方程可得狀態(tài)轉(zhuǎn)換真值表狀態(tài)轉(zhuǎn)換真值表:10000011001101000111輸出輸出次次 態(tài)態(tài)現(xiàn)現(xiàn)
27、態(tài)態(tài)輸入輸入nQ0nQ111nQ10nQ00001111XY11000011111001000100 根據(jù)狀態(tài)轉(zhuǎn)換真值表得根據(jù)狀態(tài)轉(zhuǎn)換真值表得狀態(tài)轉(zhuǎn)換圖如下狀態(tài)轉(zhuǎn)換圖如下:/YQ1Q0X0/1100111000/00/00/01/11/01/01/0此電路是一個(gè)此電路是一個(gè)同步模同步模4可逆計(jì)數(shù)器可逆計(jì)數(shù)器。當(dāng)。當(dāng)X=0時(shí),實(shí)現(xiàn)模時(shí),實(shí)現(xiàn)模 4 加法加法計(jì)數(shù),當(dāng)計(jì)數(shù),當(dāng)X=1時(shí),電路進(jìn)行減時(shí),電路進(jìn)行減1計(jì)數(shù),實(shí)現(xiàn)模計(jì)數(shù),實(shí)現(xiàn)模4減法計(jì)數(shù)器。減法計(jì)數(shù)器。37382. 試用一片試用一片CT74161與少量的門電路,利用清零法實(shí)現(xiàn)與少量的門電路,利用清零法實(shí)現(xiàn)模模 9 的計(jì)算器,要求圖中畫出進(jìn)位輸
28、出端的計(jì)算器,要求圖中畫出進(jìn)位輸出端CO。 解解: 9 進(jìn)制計(jì)數(shù)器的進(jìn)制計(jì)數(shù)器的有效工作狀態(tài)表如下有效工作狀態(tài)表如下序號序號 Q3Q2Q1Q0000001000120010300114010050101601107011181000暫態(tài)暫態(tài)1001 用用異步清零異步清零的思路,則有暫態(tài)的思路,則有暫態(tài)反饋清零方程反饋清零方程03QQCR 則電路如下頁右圖則電路如下頁右圖CP11&CO解解 兩片兩片CT74161首先異步級聯(lián)成模首先異步級聯(lián)成模256電路,組成兩電路,組成兩級級16進(jìn)制計(jì)數(shù)器,左邊芯片是低位,右邊芯片是高進(jìn)制計(jì)數(shù)器,左邊芯片是低位,右邊芯片是高位,計(jì)數(shù)范圍位,計(jì)數(shù)范圍(0
29、)16 (FF)16;其次,通過與非門構(gòu)成;其次,通過與非門構(gòu)成反饋回路對兩級反饋回路對兩級CT74161進(jìn)行異步清零,所以計(jì)數(shù)器進(jìn)行異步清零,所以計(jì)數(shù)器的計(jì)數(shù)范圍的計(jì)數(shù)范圍(有效狀態(tài)有效狀態(tài))改為改為(0)16 (55)16,而,而 (56)16為為暫態(tài),即當(dāng)兩片暫態(tài),即當(dāng)兩片CT74161的八個(gè)輸出端從的八個(gè)輸出端從(00000000)2計(jì)數(shù)到計(jì)數(shù)到(01010110)2是異步清零從而開始新一輪計(jì)數(shù)。是異步清零從而開始新一輪計(jì)數(shù)。 該電路的模值該電路的模值 (56)16 = ( 5166 )10= (86)103. 20142015學(xué)年第二學(xué)期學(xué)年第二學(xué)期(A卷卷) 五、五、2. 如果電路
30、中,芯片換成如果電路中,芯片換成 CT74163,則沒有暫態(tài)。,則沒有暫態(tài)。電路的模值電路的模值 (56)16 +1= ( 5166 )10+1= (87)1039403.4 第第9章:章:脈沖產(chǎn)生與整形電路脈沖產(chǎn)生與整形電路 會識用會識用555接成的三種組態(tài)(施密特比較器、單穩(wěn)接成的三種組態(tài)(施密特比較器、單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器)態(tài)觸發(fā)器和多諧振蕩器) 根據(jù)輸入波形會畫施密特比較器的輸出波形;根據(jù)輸入波形會畫施密特比較器的輸出波形; 會求單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器的特征參數(shù);會求單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器的特征參數(shù); 了解二極管的單向?qū)щ娦?、電容電壓不突變以及了解二極管的單向?qū)щ娦?、電容電壓?/p>
31、突變以及簡單簡單RC的充放電特性。的充放電特性。1. 分析計(jì)算題分析計(jì)算題(本小題(本小題10分)分)(a) 該該555定時(shí)器組成什么電路定時(shí)器組成什么電路(2分分);(b) 畫出相應(yīng)的輸出波形畫出相應(yīng)的輸出波形(8分分);(c) 說出本電路的一個(gè)用途說出本電路的一個(gè)用途(2分分)。VCCCC R RD DVSS COCOOUTOUTDTRTRTHTH555555V VCCCCu ui iu u0 00.010.01F Ftui013VCCCC23VCCCCu00t2163458741解:解: 根據(jù)根據(jù)555定時(shí)器定時(shí)器功能,可以畫出功能,可以畫出輸出波形。輸出波形。uIt013VCCCC23
32、VCCCC0tuO波形變換或脈沖波形變換或脈沖整形或脈沖鑒幅整形或脈沖鑒幅。這是一個(gè)施密特這是一個(gè)施密特 觸發(fā)器。觸發(fā)器。42432. 題題9-8 試用試用555定時(shí)器設(shè)計(jì)一個(gè)振蕩頻率為定時(shí)器設(shè)計(jì)一個(gè)振蕩頻率為 10 kHz,占空比為占空比為 25% 的多諧振蕩器。計(jì)算出外接電阻和電容的多諧振蕩器。計(jì)算出外接電阻和電容的值,并畫出電路。設(shè)定時(shí)電阻的值,并畫出電路。設(shè)定時(shí)電阻 R1 = 10k 。解:解:電路如下電路如下vOVCC12345678COOUTVCCGNDDISTH555TRRDCRpR1R2D1D232110101 )(7 . 0CRRT25. 0211RRRq聯(lián)立求解,可得:聯(lián)立
33、求解,可得: pFCkR 3571 30244U0CR 8 476 5552 1 53UCUCCUi3 3. .分析分析/ /設(shè)計(jì)題設(shè)計(jì)題(本小題(本小題1010分)分) 555 定時(shí)器構(gòu)成的電路如圖所示,圖中定時(shí)器構(gòu)成的電路如圖所示,圖中 R = 2.2 k, C = 2200 F。 電路是什么電路?電路是什么電路?(2分分) 計(jì)算相關(guān)時(shí)間參數(shù)并根據(jù)輸入計(jì)算相關(guān)時(shí)間參數(shù)并根據(jù)輸入 波形繪出波形繪出U0、UC的波形圖。的波形圖。Ui0tUCC13T=10s0.0145 解解 單穩(wěn)態(tài)觸發(fā)器;單穩(wěn)態(tài)觸發(fā)器;1.15.324wtRCsUi0tUCC13T=10s0t0tUCU0UCC23wt46v0CR 8 476 5552 1 53VCCvi0.01U0CR 8 476 5552 1 53vcVCCvi0.0
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 【正版授權(quán)】 ISO 21036:2025 EN Plastics piping systems for industrial applications - Unplasticized polyamide (PA-U) - Metric series for specifications for components and system
- 建筑工程水電材料購銷合同(2025年版)2篇
- 二零二五年文化產(chǎn)業(yè)投資合伙協(xié)議3篇
- 長春公積金2025年度業(yè)務(wù)流程優(yōu)化合同3篇
- 2025版企業(yè)停薪留職員工心理疏導(dǎo)服務(wù)協(xié)議3篇
- 2025年度項(xiàng)目管理人員專業(yè)技能培訓(xùn)聘用協(xié)議2篇
- 2025年度醫(yī)療健康領(lǐng)域個(gè)人勞務(wù)派遣管理協(xié)議4篇
- 2025年度窗簾行業(yè)供應(yīng)鏈管理服務(wù)合同2篇
- 2025年度個(gè)性化定制住房建設(shè)合同范本4篇
- 2025年度停車場停車場智能收費(fèi)系統(tǒng)承包合同4篇
- 2023-2024學(xué)年度人教版一年級語文上冊寒假作業(yè)
- 軟件運(yùn)維考核指標(biāo)
- 空氣動力學(xué)仿真技術(shù):格子玻爾茲曼方法(LBM)簡介
- 對表達(dá)方式進(jìn)行選擇與運(yùn)用
- GB/T 18488-2024電動汽車用驅(qū)動電機(jī)系統(tǒng)
- 投資固定分紅協(xié)議
- 高二物理題庫及答案
- 職業(yè)發(fā)展展示園林
- 七年級下冊英語單詞默寫表直接打印
- 2024版醫(yī)療安全不良事件培訓(xùn)講稿
- 中學(xué)英語教學(xué)設(shè)計(jì)PPT完整全套教學(xué)課件
評論
0/150
提交評論