20位單片音頻數(shù)模轉(zhuǎn)換器PCM63P_第1頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、20位單片音頻數(shù)模轉(zhuǎn)換器pcm63p是公司采納獨(dú)特雙共線結(jié)構(gòu)生產(chǎn)的超低失真位精密芯片。該結(jié)構(gòu)可消退有害的數(shù)模感應(yīng)干擾誤差和其它雙極性零點(diǎn)附近的非線性,因此,的噪聲十分低?最大為?同時具有倍的過采樣率和迅速建立時光輸出?階躍時為 。下面是的主要特點(diǎn):是一種共線的位音頻;可近于抱負(fù)地在低電平工作;輸出很多模感應(yīng)干擾;可迅速()電流輸出();帶有工業(yè)標(biāo)準(zhǔn)的串行輸入接口;超低失真,最大(無外部調(diào)節(jié));帶有基準(zhǔn)源;最小為(按加權(quán)方式計(jì)算);具有倍過采樣能力。2 結(jié)構(gòu)功能圖所示是數(shù)模轉(zhuǎn)換芯片的內(nèi)部結(jié)構(gòu)框圖。圖則給出了其引腳羅列,各管腳的功能解釋如下:(腳):伺服去耦接入端;(腳):模擬電源;(腳):基準(zhǔn)去

2、耦電容接入端;(腳):失調(diào)去耦電容端;(腳):雙極性偏置電流輸出端口,典型偏置電流輸出為;(腳):電流輸出;(腳):模擬公共端;(腳): 反饋接入端;(腳): 該腳與腳之間在芯片內(nèi)部接有反饋以用于外部反饋;(腳):數(shù)字電源;(腳):數(shù)字公共端;(腳):數(shù)字電源;(腳):數(shù)據(jù)時鐘輸入;(腳):數(shù)據(jù)鎖存允許;(腳):數(shù)據(jù)輸出; (腳):挑選高位調(diào)節(jié)(); (腳):挑選低位調(diào)節(jié)();(腳): 位調(diào)節(jié)基準(zhǔn)抽頭();(腳):模擬電源;(其它):空腳。3 工作原理3.1 雙共線結(jié)構(gòu)采納的是新型設(shè)計(jì)。它把傳統(tǒng)的優(yōu)點(diǎn)(良好的滿量程性能、高信噪比和用法便利)和優(yōu)秀的低電平性能結(jié)合起來。其內(nèi)部的兩個以互補(bǔ)的方式組

3、合起來,可以產(chǎn)生良好的線性輸出。這兩個分享基準(zhǔn)源和階梯網(wǎng)絡(luò),從而保證了在全部條件下的徹低跟蹤。它們通過交換的個別位和激光校準(zhǔn)的精密電阻來使之間達(dá)到高精度匹配。 采納的這種新的互補(bǔ)線性結(jié)構(gòu)也稱雙共線結(jié)構(gòu),該結(jié)構(gòu)可在兩個方向上以小的階躍離開零點(diǎn),從而避開了任何誤操作或“大”的線性誤差,同時可提供一個肯定值電流輸出。的低電平性能確保了它的位精度,尤其是在臨界的雙極性零點(diǎn)附近。3.2動態(tài)指標(biāo)的一個重要動態(tài)指標(biāo)就是總諧波失真噪聲()?以倍的標(biāo)準(zhǔn)音頻采樣頻率讀入數(shù)字?jǐn)?shù)據(jù),從而實(shí)現(xiàn)的正弦波輸出。其音頻轉(zhuǎn)換的動態(tài)范圍可看作是相對于的有效輸出信號電平下的的測量值。在輸出電平上,對抱負(fù)信號的偏差普通少于。這些性能

4、體現(xiàn)了共線在低噪聲和雙極零點(diǎn)附近臨近抱負(fù)的性能。4 pcm63p的應(yīng)用4.1 數(shù)字輸入能夠接收與兼容的規(guī)律電平。在輸入線上,采納差動電流模式的規(guī)律輸入結(jié)構(gòu)充實(shí)了的抗噪聲干擾能力。的數(shù)據(jù)形式采納的是二進(jìn)制補(bǔ)碼形式,是最高有效位在前的串行數(shù)據(jù)流。位串中的任何數(shù)字都可以在位數(shù)據(jù)前加載,由于在(寄存器使能信號)變低后,惟獨(dú)在它之前的最后位數(shù)據(jù)才干轉(zhuǎn)移到并行寄存器中。在芯片中,的串行數(shù)據(jù)輸入位都在時鐘的升高沿觸發(fā),的串行到并行數(shù)據(jù)的轉(zhuǎn)換是在使能信號的下降沿舉行的。其轉(zhuǎn)換時序圖所示。的典型時鐘速率為。4.2 電源與濾波電容采納內(nèi)部反饋電阻的應(yīng)用電路銜接圖見圖所示,它采納電壓輸出模式。假如不用反饋電阻,的、腳應(yīng)該懸空。采納電源,兩個正電源應(yīng)接于同一點(diǎn),負(fù)電源亦應(yīng)如此。同時應(yīng)在每個電源引腳處加去耦電容,以使電源干擾抑制最大。兩個公共點(diǎn)都應(yīng)連到模擬電平面并應(yīng)盡可能逼近芯片。事實(shí)上,圖電路對去耦電容并沒有特殊的要求,對偏置去耦電容的大小要求也不

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論