單相橋式全控整流電路電阻性負(fù)載_第1頁(yè)
單相橋式全控整流電路電阻性負(fù)載_第2頁(yè)
單相橋式全控整流電路電阻性負(fù)載_第3頁(yè)
單相橋式全控整流電路電阻性負(fù)載_第4頁(yè)
單相橋式全控整流電路電阻性負(fù)載_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1.單相橋式全控整流電路(電阻性負(fù)載)1.1單相橋式全控整流電路電路結(jié)構(gòu)(電阻性負(fù)載)單相橋式全控整流電路用四個(gè)晶閘管,兩只晶閘管接成共陰極,兩只晶閘管接成共陽(yáng)極,每一只晶閘管是一個(gè)橋臂。單相橋式全控整流電路(電阻性負(fù)載)電路圖如圖1所示圖1單相橋式全控整流電路(電阻性負(fù)載)1.2單相橋式全控整流電路工作原理(電阻性負(fù)載)1)在u2正半波的(0a )區(qū)間:晶閘管VT1、VT4承受正壓,但無(wú)觸發(fā)脈沖。四個(gè)晶閘管都不通。假設(shè)四個(gè)晶 閘管的漏電阻相等,M uT1.4= uT2.3=1/2 u2。2)在u2正半波的3 t= a時(shí)刻:觸發(fā)晶閘管VT1、VT4使其導(dǎo)通。電流沿arVT1tRtVT4bTr的

2、二次繞組 ta流通,負(fù)載上有電壓(ud=u2)和電流輸出,兩者波形相位相同且 uT1.4=0c 此時(shí)電源電壓反向施加到晶閘管 VT2、VT3上,使其承受反壓而處丁關(guān)斷狀態(tài), 則uT2.3=1/2 u2。晶閘管VT1、VT4 一直導(dǎo)通到3 t=兀為止,此時(shí)因電源電壓過(guò) 零,晶閘管陽(yáng)極電流下降為零而關(guān)斷。3)在u2負(fù)半波的(兀兀+ a )區(qū)間:晶閘管VT2、VT3承受正壓,因無(wú)觸發(fā)脈沖,VT2、VT3處丁關(guān)斷狀態(tài)。此 時(shí),uT2.3=uT1.4= 1/2 u2。4)在u2負(fù)半波的3 t=兀+ a時(shí)刻:觸發(fā)晶閘管 VT2、VT3,元件導(dǎo)通,電流沿bTVT3tRtVT2taTr的二次 繞組Tb流通,電

3、源電壓沿正半周期的方向施加到負(fù)載電阻上,負(fù)載上有輸出電 壓(ud=-u2)和電流,且波形相位相同。此時(shí)電源電壓反向加到晶閘管VT1、VT4上,使其承受反壓而處丁關(guān)斷狀態(tài)。晶閘管 VT2、VT3 一直要導(dǎo)通到31=2 兀為止,此時(shí)電源電壓再次過(guò)零,晶閘管陽(yáng)極電流也下降為零而關(guān)斷。晶閘管 VT1、VT4和VT2、VT3在對(duì)應(yīng)時(shí)刻不斷周期性交替導(dǎo)通、關(guān)斷。1.3單相橋式全控整流電路仿真模型(電阻性負(fù)載)單相橋式全控整流電路(電阻性負(fù)載)仿真電路圖如圖 2所示:SCEI»PuHiSSS圖2單相橋式全控整流電路(電阻性負(fù)載)仿真電路圖電源參數(shù),頻率50hz,電壓100V,如圖3圖3.單相橋式全

4、控整流電路電源參數(shù)設(shè)置VT1,VT4脈沖參數(shù),振幅3V,周期0.02,占空比10%,時(shí)相延遲a /360*0.02,如圖4圖4.單相橋式全控整流電路脈沖參數(shù)設(shè)置VT2,VT3脈沖參數(shù),振幅 3V,周期0.02,占空比10%,時(shí)相延遲(a +180) /360*0.02,如圖 5嚇 Source Block Parameters: Pulse Generator2Pulse Generator*Output pulses:if Ct >= PhaseDelay) && Pulse is onT(t) = AnplitudeelseYCt) = 0 endPulse type

5、 det ermines the computational technique used.Time-based is recomjaend&d for use with a variable st ep solver, while Sample-based is reconunended for use with a fixed step solver or withm a. disciete portion of a model using; a variable step solver.ParametersPulse type: Tine basedTime (t): Use s

6、iinulat ion t me,Amplitude: 3Period (secs):0.02Pulse Width (% of period):10Phase delay (secs): (30+180)/360*0,02Irrterpret vector parameters as 1-DOKCancel Help圖5.單相橋式全控整流電路脈沖參數(shù)設(shè)置1.4單相橋式全控整流電路仿真參數(shù)設(shè)置(電阻性負(fù)載)設(shè)置觸發(fā)脈沖a分別為30°、60°、90°、120°。與其產(chǎn)生的相應(yīng)波形分別如 圖6、圖7、圖8、圖9。在波形圖中第一列波為流過(guò) VT1的電流波形,第

7、二列 波為流過(guò)VT1的電壓波形,第三列波流過(guò) VT3的電流波形,第四列波為流過(guò) VT3的電壓波形,第五列波為流過(guò)過(guò)負(fù)載電流波形波形, 第六列波為流過(guò)過(guò)負(fù)載 電壓波形波形。(1)當(dāng)延遲角a =30°時(shí),波形圖如圖6所示:圖6 a =30。單相橋式全控整流電路(電阻性負(fù)載)波形圖(2)當(dāng)延遲角a =60°時(shí),波形圖如圖7所示:圖7 a =60。單相橋式全控整流電路(電阻性負(fù)載)波形圖(3)當(dāng)延遲角a =90°時(shí),波形圖如圖8所示:圖8 a =90。單相橋式全控整流電路(電阻性負(fù)載)波形圖(4)當(dāng)延遲角a =120°時(shí),波形圖如圖9所示:圖9 a =120。單相橋式全控整流電路(電阻性負(fù)載)波形圖1.5單相橋式全控整流電路小結(jié)(電阻性負(fù)載)單相橋式全控整流電路(電阻性負(fù)載)一共采用了四個(gè)晶閘管,VT1,VT2兩只晶閘管接成共陽(yáng)極,VT3,VT4兩只晶閘管接成共陰極,當(dāng)u2在(0a )晶 閘管VT1和VT4承受正向電壓,但是沒(méi)有觸發(fā)脈沖晶閘管沒(méi)有導(dǎo)通。在( a 兀)VT1和VT4承受正向電壓,有觸發(fā)脈沖晶閘管VT1 , VT4導(dǎo)通。當(dāng)u2在(兀 兀+ a)閘管VT2和VT3承受正向電壓,但是沒(méi)有觸發(fā)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論