計(jì)算機(jī)組成原理復(fù)習(xí)練習(xí)題_第1頁(yè)
計(jì)算機(jī)組成原理復(fù)習(xí)練習(xí)題_第2頁(yè)
計(jì)算機(jī)組成原理復(fù)習(xí)練習(xí)題_第3頁(yè)
計(jì)算機(jī)組成原理復(fù)習(xí)練習(xí)題_第4頁(yè)
計(jì)算機(jī)組成原理復(fù)習(xí)練習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第一章一、選擇題:1 存儲(chǔ)單元是指_。A 存放一個(gè)二進(jìn)制信息位的存貯元B 存放一個(gè)機(jī)器字的所有存貯元集合C 存放一個(gè)字節(jié)的所有存貯元集合D 存放兩個(gè)字節(jié)的所有存貯元集合;2. 六七十年代,在美國(guó)的_州,出現(xiàn)了一個(gè)地名叫硅谷。該地主要工業(yè)是_它也是_的發(fā)源地。A 馬薩諸塞 ,硅礦產(chǎn)地,通用計(jì)算機(jī)B 加利福尼亞,微電子工業(yè),通用計(jì)算機(jī)C 加利福尼亞,硅生產(chǎn)基地,小型計(jì)算機(jī)和微處理機(jī)D 加利福尼亞,微電子工業(yè),微處理機(jī)3. 對(duì)計(jì)算機(jī)的軟、硬件資源進(jìn)行管理的是_。A 操作系統(tǒng) B 數(shù)據(jù)庫(kù)管理系統(tǒng)C 語(yǔ)言處理系統(tǒng) D 用戶(hù)程序 二、填空題:1存儲(chǔ)._并按._順序執(zhí)行,這是._型計(jì)算機(jī)的工作原理。2. 一

2、般來(lái)講,取指周期中從內(nèi)存讀出的信息流是_;在執(zhí)行周期中從內(nèi)存讀出的信息流是_。3計(jì)算機(jī)軟件一般分為兩大類(lèi):一類(lèi)為_(kāi),另一類(lèi)為_(kāi)。答案:一、1. B 2. D 3. A二、1. 程序 地址 馮·諾依曼2指令流 數(shù)據(jù)流3系統(tǒng)程序 應(yīng)用程序第二章一、選擇題1. 某機(jī)字長(zhǎng)32位,其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則最大正小數(shù)為_(kāi)。A +(1 - ) B +(1 - ) C D 2. 算術(shù) / 邏輯運(yùn)算單元74181ALU可完成_。A 16種算術(shù)運(yùn)算功能B 16種邏輯運(yùn)算功能C 16種算術(shù)運(yùn)算功能和16種邏輯運(yùn)算功能D 4位乘法運(yùn)算和除法運(yùn)算功能3. 若浮點(diǎn)數(shù)用補(bǔ)碼表示,則判斷

3、運(yùn)算結(jié)果是否為規(guī)格化數(shù)的方法是_。A 階符與數(shù)符相同為規(guī)格化數(shù)B 階符與數(shù)符相異為規(guī)格化數(shù)C 數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)D 數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù)4. 定點(diǎn)16位字長(zhǎng)的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是_。A - +(-1) B -( -1)+( -1) C -( + 1)+ D -+ 二、填空題:1移碼表示法主要用于表示._數(shù)的階碼E,以利于比較兩個(gè)._的大小和._操作。2. 為了運(yùn)算器的_,采用了_進(jìn)位,_乘除法流水線(xiàn)等并行措施。3. (26)16(63)16(135)8 的值為_(kāi)。答案:一、1. B 2. C 3. C 4. A二、

4、1浮點(diǎn) 指數(shù) 對(duì)階2. 高速性 先行 陣列3. (58)10第三章例1 設(shè)有32片256K×1位的SRAM芯片。(1) 采用位擴(kuò)展方法可構(gòu)成多大容量的存儲(chǔ)器?(2) 如果采用32位的字編址方式,該存儲(chǔ)器需要多少地址線(xiàn)?(3) 畫(huà)出該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖,設(shè)CPU的接口信號(hào)有地址信號(hào)、數(shù)據(jù)信號(hào) 和控制信號(hào)MREQ#、R/W#。例2 設(shè)有若干片256K×8位的SRAM芯片. (1) 采用字?jǐn)U展方法構(gòu)成2048KB的存儲(chǔ)器需要多少片SRAM芯片? (2) 該存儲(chǔ)器需要多少地址線(xiàn)? (3) 畫(huà)出該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖,設(shè)CPU的接口信號(hào)有地址信號(hào)、數(shù)據(jù)信號(hào)和控制信號(hào)MR

5、EQ#、R/W#。例3 設(shè)有若干片256K×8位的SRAM芯片,請(qǐng)構(gòu)成2048K×32位的存儲(chǔ)器。(1) 需要多少片RAM芯片?(2) 該存儲(chǔ)器需要多少地址線(xiàn)?(3) 畫(huà)出該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖,設(shè)CPU的接口信號(hào)有地址信號(hào)、數(shù)據(jù)信號(hào)和控制信號(hào)MREQ#、R/W#。答案:1、解:(1)32片256K×1位的SRAM芯片可構(gòu)成256K×32位的存儲(chǔ)器。(2)如果采用32位的字編址方式,則需要18條地址線(xiàn),因?yàn)?18=256K。(3)用MREQ#作為芯片選擇信號(hào),R/W#作為讀寫(xiě)控制信號(hào),該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖如圖, 因?yàn)榇鎯?chǔ)容量為256K

6、15;32=1024KB,所以CPU訪(fǎng)存最高地址位為A19(由A0、A1選擇各字節(jié)) 注:在做這類(lèi)題目時(shí),要注意在圖中標(biāo)上各個(gè)信號(hào)的名稱(chēng)。2、解:(1) 該存儲(chǔ)器需要2048K/256K = 8片SRAM芯片; (2) 需要21條地址線(xiàn),因?yàn)?21=2048K,其中高3位用于芯片選擇,低18位作為每個(gè)存儲(chǔ)器芯片的地址輸入。(3) 用MREQ#作為譯碼器芯片的輸出許可信號(hào),譯碼器的輸出作為存儲(chǔ)器芯片的選擇信號(hào), R/W#作為讀寫(xiě)控制信號(hào)。CPU訪(fǎng)存的地址為A20-A0。該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖如下。 (4) 譯碼器的輸出信號(hào)邏輯表達(dá)式為: 3、解:(1)采用字位擴(kuò)展的方法。該存儲(chǔ)器需要(20

7、48K / 256K)×(32 / 8) = 32片SRAM芯片, 其中每4片構(gòu)成一個(gè)字的存儲(chǔ)器芯片組(位擴(kuò)展),8組芯片進(jìn)行字?jǐn)U展。(2)采用字尋址方式,需要21條地址線(xiàn),其中高3位用于芯片選擇,低18位作為每個(gè)存儲(chǔ)器芯片的地址輸入。(3)因?yàn)榇鎯?chǔ)器容量為2048K×32=223KB,所以CPU訪(fǎng)存的字地址為A22-A2。用MREQ#作為譯碼器芯片的輸出許可信號(hào),譯碼器的輸出作為存儲(chǔ)器芯片的選擇信號(hào),R/W#作為讀寫(xiě)控制信號(hào),該存儲(chǔ)器與CPU連接的結(jié)構(gòu)圖如下。4、常用的替換算法為:1 不經(jīng)常使用(LFU)算法:· 方法:每行設(shè)置一個(gè)計(jì)數(shù)器:每訪(fǎng)問(wèn)一次加"

8、;1";替換后清"0"。需替換時(shí),比較各計(jì)數(shù)器值,將最小值的行換出。· 特點(diǎn):這種算法將計(jì)數(shù)周期限定在對(duì)這些特定行兩次替換之間的時(shí)間間隔內(nèi),因 而不能?chē)?yán)格反映近期訪(fǎng)問(wèn)情況。2. 近期最少使用(LRU)算法:· 方法:每行設(shè)置一個(gè)計(jì)數(shù)器,每命中一次清"0",其它計(jì)數(shù)器加"1"。需替換時(shí),比較各計(jì)數(shù)器值,將最大值的行換出。· 特點(diǎn):合理,符合程序訪(fǎng)問(wèn)的局部性理論。是目前使用較多的一種策略,能夠有效的提高命中率。· 例: 在全相聯(lián)方式下,訪(fǎng)問(wèn)存儲(chǔ)器地址序列為2、11、2、9、7、6、4、3時(shí)

9、,采用LRU方式時(shí),Cache內(nèi)容變化情況(見(jiàn)圖10) 5、1有一個(gè)具有20位地址和32位字長(zhǎng)的存儲(chǔ)器,問(wèn):(1) 該存儲(chǔ)器能存儲(chǔ)多少個(gè)字節(jié)的信息?(2) 如果存儲(chǔ)器由512K×8位SRAM芯片組成,需要多少芯片?(3) 需要多少位地址作芯片選擇?解:(1) 220= 1M, 該存儲(chǔ)器能存儲(chǔ)的信息為:1M×32/8=4MB(2)(1000/512)×(32/8)= 8(片)(3) 需要1位地址作為芯片選擇。2. 已知某64位機(jī)主存采用半導(dǎo)體存儲(chǔ)器,其地址碼為26位,若使用256K×16位的DRAM芯片組成該機(jī)所允許的最大主存空間,并選用模塊板結(jié)構(gòu)形式,問(wèn)

10、:(1) 每個(gè)模塊板為1024K×64位,共需幾個(gè)模塊板?(2) 個(gè)模塊板內(nèi)共有多少DRAM芯片?(3)主存共需多少DRAM芯片? CPU如何選擇各模塊板?解:(1).共需模塊板數(shù)為m:m=÷=64 (塊)(2). 每個(gè)模塊板內(nèi)有DRAM芯片數(shù)為n:n=(/) ×(64/16)=16 (片)(3) 主存共需DRAM芯片為:16×64=1024 (片)每個(gè)模塊板有16片DRAM芯片,容量為1024K×64位,需20根地址線(xiàn)(A19A0)完成模塊板內(nèi)存儲(chǔ)單元尋址。一共有64塊模塊板,采用6根高位地址線(xiàn)(A25A20),通過(guò)6:64譯碼器譯碼產(chǎn)生片選

11、信號(hào)對(duì)各模塊板進(jìn)行選擇。3. 主存容量為4MB,虛存容量為1GB,則虛存地址和物理地址各為多少位?如頁(yè)面大小為4KB,則頁(yè)表長(zhǎng)度是多少?解:已知主存容量為4MB,虛存容量為1GB 4M 物理地址為22位又 1G 虛擬地址為30位頁(yè)表長(zhǎng)度為 1GB÷4KB230÷212=218=256K4假設(shè)主存只有a,b,c三個(gè)頁(yè)框,組成a進(jìn)c出的FIFO隊(duì)列,進(jìn)程訪(fǎng)問(wèn)頁(yè)面的序列是0,1,2.4,2,3,0,2,1.3,2號(hào)。用列表法求采用LRU替換策略時(shí)的命中率。解:命中率為5從下列有關(guān)存儲(chǔ)器的描述中,選擇出正確的答案:A 多體交叉存儲(chǔ)主要解決擴(kuò)充容量問(wèn)題;B 訪(fǎng)問(wèn)存儲(chǔ)器的請(qǐng)求是由CPU

12、發(fā)出的;(由邏輯電路)C Cache與主存統(tǒng)一編址,即主存空間的某一部分屬于Cache;D Cache的功能全由硬件實(shí)現(xiàn)。解: D6從下列有關(guān)存儲(chǔ)器的描述中,選擇出正確的答案:A在虛擬存儲(chǔ)器中,外存和主存一相同的方式工作,因此允許程序員用比主存空間大得 多的外存空間編程;B在虛擬存儲(chǔ)器中,邏輯地址轉(zhuǎn)換成物理地址是由硬件實(shí)現(xiàn)的,僅在頁(yè)面失效時(shí)才由操 作系統(tǒng)將被訪(fǎng)問(wèn)頁(yè)面從外存調(diào)到內(nèi)存,必要時(shí)還要先把被淘汰的頁(yè)面內(nèi)容寫(xiě)入外存;C存儲(chǔ)保護(hù)的目的是:在多用戶(hù)環(huán)境中,既要防止一個(gè)用戶(hù)程序出錯(cuò)而破壞系統(tǒng)軟件或 其他用戶(hù)程序,又要防止一個(gè)用戶(hù)訪(fǎng)問(wèn)不是分配給他的主存區(qū),以達(dá)到數(shù)據(jù)安全和保 密的要求。解:C一、選

13、擇題:1計(jì)算機(jī)系統(tǒng)中的存貯器系統(tǒng)是指_。A RAM存貯器B ROM存貯器C 主存貯器D 主存貯器和外存貯器2 相聯(lián)存貯器是按_進(jìn)行尋址的存貯器。A 地址方式 B 堆棧方式 C 內(nèi)容指定方式 D 地址方式與堆棧方式3. 某SRAM芯片,存儲(chǔ)容量為64K×16位,該芯片的地址線(xiàn)和數(shù)據(jù)線(xiàn)數(shù)目為_(kāi)。A 64,16 B 16,64 C 64,8 D 16,16 。4. 交叉存貯器實(shí)質(zhì)上是一種_存貯器,它能_執(zhí)行_獨(dú)立的讀寫(xiě)操作。A 模塊式,并行,多個(gè) B 模塊式串行,多個(gè)C 整體式,并行,一個(gè) D 整體式,串行,多個(gè)二、填空題:1閃速存儲(chǔ)器能提供高性能、低功耗、高可靠性及._能力,為現(xiàn)有的._

14、體系結(jié)構(gòu)帶 來(lái)巨大變化,因此作為._用于便攜式電腦中。2. 相聯(lián)存儲(chǔ)器不按地址而是按. _訪(fǎng)問(wèn)的存儲(chǔ)器,在cache中用來(lái)存放. _,在虛擬 存儲(chǔ)器中用來(lái)存放. _。答案:一、1. D 2. C 3. D 4. A二、1瞬時(shí)啟動(dòng) 存儲(chǔ)器 固態(tài)盤(pán)2. 內(nèi)容 行地址表 頁(yè)表和快表第四章1ASCll碼是7位,如果設(shè)計(jì)主存單元字長(zhǎng)為32位,指令字長(zhǎng)為12位,是否合理?為什么?解:指令字長(zhǎng)設(shè)計(jì)為12位不是很合理。主存單元字長(zhǎng)為32位,一個(gè)存儲(chǔ)單元可存放4個(gè)ASCII碼,余下4位可作為ASCII碼的校驗(yàn)位(每個(gè)ASCII碼帶一位校驗(yàn)位),這樣設(shè)計(jì)還是合理的。但是,設(shè)計(jì)指令字長(zhǎng)為12 位就不合理了,12位的

15、指令碼存放在字長(zhǎng)32位的主存單元中,造成19位不能用而浪費(fèi)了存儲(chǔ)空間。2.假設(shè)某計(jì)算機(jī)指令長(zhǎng)度為20位,具有雙操作數(shù)、單操作數(shù)、無(wú)操作數(shù)三類(lèi)指令形式,每個(gè)操作數(shù)地址規(guī)定用6位表示。問(wèn):若操作碼字段固定為8位,現(xiàn)已設(shè)計(jì)出m條雙操作數(shù)指令,n條無(wú)操作數(shù)指令,在此情況下,這臺(tái)計(jì)算機(jī)最多可以設(shè)計(jì)出多少條單操作數(shù)指令?解:這臺(tái)計(jì)算機(jī)最多可以設(shè)計(jì)出256-m-n條單操作數(shù)指令14. 從以下有關(guān)RISC的描述中,選擇正確答案。A.采用RISC技術(shù)后,計(jì)算機(jī)的體系結(jié)構(gòu)又恢復(fù)到早期的比較簡(jiǎn)單的情況。B.為了實(shí)現(xiàn)兼容,新設(shè)計(jì)的RISC,是從原來(lái)CISC系統(tǒng)的指令系統(tǒng)中挑選一部分實(shí)現(xiàn)的。CRISC的主要目標(biāo)是減少指

16、令數(shù),提高指令執(zhí)行效率。DRISC設(shè)有乘、除法指令和浮點(diǎn)運(yùn)算指令。 解: C15. 根據(jù)操作數(shù)所在位置,指出其尋址方式(填空):(1)操作數(shù)在寄存器中,為(A)尋址方式。(2)操作數(shù)地址在寄存器,為(B)尋址方式。(3)操作數(shù)在指令中,為(C)尋址方式。(4)操作數(shù)地址(主存)在指令中,為(D)尋址方式(5)操作數(shù)的地址,為某一寄存器內(nèi)容與位移量之和可以是(E,F(xiàn),G)尋址方式。解:A:寄存器直接; B: 寄存器間接; C:立即;D: 直接; E:相對(duì); F:基值;G:變址一、選擇題:1變址尋址方式中,操作數(shù)的有效地址等于_。A 基值寄存器內(nèi)容加上形式地址(位移量)B 堆棧指示器內(nèi)容加上形式地

17、址(位移量)C 變址寄存器內(nèi)容加上形式地址(位移量)D 程序記數(shù)器內(nèi)容加上形式地址(位移量)2. 用某個(gè)寄存器中操作數(shù)的尋址方式稱(chēng)為_(kāi)尋址。A 直接 B 間接 C 寄存器直接 D 寄存器間接3堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP所指示的棧頂單元,如果進(jìn)棧的操 作是:(A)àMSP, (SP)-1àSP, 那么出棧的操作應(yīng)為: A (MSP)A, (SP)+1SPB (SP)+1SP, (MSP)AC (SP)-1SP, (MSP)AD (MSP)A, (SP)-1SP二、填空題:1尋址方式按操作數(shù)的._位置不同,多使用._和._型,前者比后者執(zhí)行速度

18、快。2. 一個(gè)較完善的指令系統(tǒng)應(yīng)包含. _類(lèi)指令,. _類(lèi)指令,. _類(lèi)指令,程序控制類(lèi)指令,I/O類(lèi)指令,字符串類(lèi)指令,系統(tǒng)控制類(lèi)指令。答案:一、1. C 2. C 3. B二、1物理 RR RS2. 數(shù)據(jù)傳送 算術(shù)運(yùn)算 邏輯運(yùn)算第五章1請(qǐng)?jiān)诶ㄌ?hào)內(nèi)填入適當(dāng)答案。在CPU中:(1) 保存當(dāng)前正在執(zhí)行的指令的寄存器是(指令寄存器IR);(2) 保存當(dāng)前正要執(zhí)行的指令地址的寄存器是(程序計(jì)數(shù)器PC);(3) 算術(shù)邏輯運(yùn)算結(jié)果通常放在(通用寄存器 )和(數(shù)據(jù)緩沖寄存器DR )。一、選擇題:1以下敘述中正確描述的句子是:_。A 同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作B 同一個(gè)CPU周期

19、中,不可以并行執(zhí)行的微操作叫相容性微操作C 同一個(gè)CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作D 同一個(gè)CPU周期中,不可以并行執(zhí)行的微操作叫相斥性微操作2. 流水CPU 是由一系列叫做"段"的處理線(xiàn)路所組成,和具有m個(gè)并行部件的CPU相比,一個(gè)m段流水CPU_。A 具備同等水平的吞吐能力 B 不具備同等水平的吞吐能力C 吞吐能力大于前者的吞吐能力 D 吞吐能力小于前者的吞吐能力3. 存放微程序的控制存儲(chǔ)器稱(chēng)為_(kāi)。A 高速緩沖存儲(chǔ)器 B 控制存儲(chǔ)器C. 虛擬存儲(chǔ)器 D主存儲(chǔ)器4. 一般機(jī)器周期的時(shí)間是根據(jù)_來(lái)規(guī)定的。A 主存中讀取一個(gè)指令字的最短時(shí)間B 主存中讀取一個(gè)數(shù)

20、據(jù)字的最長(zhǎng)時(shí)間 C 主存中寫(xiě)入一個(gè)數(shù)據(jù)字的平均時(shí)間D 主存中讀取一個(gè)數(shù)據(jù)字的平均時(shí)間二、填空題:1微程序設(shè)計(jì)技術(shù)是利用._方法設(shè)計(jì)._的一門(mén)技術(shù)。具有規(guī)整性、可維護(hù)性、_等一系列優(yōu)點(diǎn)。2. 硬布線(xiàn)器的設(shè)計(jì)方法是:先畫(huà)出_流程圖,再利用_寫(xiě)出綜合邏輯表達(dá)式,然后用_等器件實(shí)現(xiàn)。答案:一、1. A D 2. A 3. B 4. A二、1.軟件 操作控制 靈活性2.指令周期 布爾代數(shù) 門(mén)電路和觸發(fā)器第六章3. 用異步通信方式傳送字符"A"和"8",數(shù)據(jù)有7位,偶校驗(yàn)1 位。起始位1位,停止位l位,請(qǐng)分別畫(huà)出波形圖。解: 字符A的ASCII碼為 41H=1000

21、001B; 字符8的ASCII碼為 38H=0111000B; 串行傳送波形圖為:注: B:起始位 C:校驗(yàn)位 S:停止位 8同步通信之所以比異步通信具有較高的傳輸頻率,是因?yàn)橥酵ㄐ臺(tái)。A.不需要應(yīng)答信號(hào);B.總線(xiàn)長(zhǎng)度較短;C.用一個(gè)公共時(shí)鐘信號(hào)進(jìn)行同步;D.各部件存取時(shí)間比較接近。解: C9. 在集中式總線(xiàn)仲裁中,_方式響應(yīng)時(shí)間最快,_方式對(duì)_最敏感。A.菊花鏈方式 B.獨(dú)立請(qǐng)求方式 C.電路故障 D.計(jì)數(shù)器定時(shí)查詢(xún)方式解: B A C10. 采月串行接口進(jìn)行7位ASCII碼傳送,帶有1位奇校驗(yàn)位,l位起始位和1位停止位,當(dāng)傳輸率為9600波特時(shí),字符傳送速率為_(kāi)。A.960 B.873.

22、 C.1372 D.480解: A11系統(tǒng)總線(xiàn)中地址線(xiàn)的功能是_。A 選擇主存單元地址 B 選擇進(jìn)行信息傳輸?shù)脑O(shè)備C 選擇外存地址D 指定主存和I/O設(shè)備接口電路的地址解: D12系統(tǒng)總線(xiàn)中控制器的功能是_。A 提供主存、I/O接口設(shè)備的控制信號(hào)和響應(yīng)信號(hào)B 提供數(shù)據(jù)信息C 提供時(shí)序信號(hào)D 提供主存、I/O接口設(shè)備的響應(yīng)信號(hào)解: D14. PCI是一個(gè)與處理器無(wú)關(guān)的_,它采用_時(shí)序協(xié)議和_式仲裁策略,并具有_能力。A.集中 B.自動(dòng)配置 C.同步 D.高速外圍總線(xiàn)解:D C A B15. PCI總線(xiàn)的基本傳輸機(jī)制是_傳送。利用_可以實(shí)現(xiàn)總線(xiàn)間的_傳送,使所有的存取都按CPU的需要出現(xiàn)在總線(xiàn)上。

23、PCI允許_總線(xiàn)_工作。A.橋 B.猝發(fā)式 C.并行 D.多條 E. 猝發(fā)式 解: B A C D E一、選擇題:1計(jì)算機(jī)使用總線(xiàn)結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)_。A 減少了信息傳輸量B 提高了信息傳輸?shù)乃俣菴 減少了信息傳輸線(xiàn)的條數(shù)D 加重了CPU的工作量2. 描述PCI總線(xiàn)中基本概念不正確的句子是_。A HOST 總線(xiàn)不僅連接主存,還可以連接多個(gè)CPUB PCI 總線(xiàn)體系中有三種橋,它們都是PCI 設(shè)備C 以橋連接實(shí)現(xiàn)的PCI總線(xiàn)結(jié)構(gòu)不允許許多條總線(xiàn)并行工作D 橋的作用可使所有的存取都按CPU 的需要出現(xiàn)在總線(xiàn)上3三種集中式總線(xiàn)控制中,_方式對(duì)電路故障最敏感。A 計(jì)數(shù)器定時(shí)查詢(xún) B

24、鏈?zhǔn)讲樵?xún)C 獨(dú)立查詢(xún) D 計(jì)數(shù)器定時(shí)查詢(xún)和鏈?zhǔn)讲樵?xún)4. 采用串行接口進(jìn)行7位ASCII碼傳送,停止位為一位并帶一位奇校驗(yàn)位,當(dāng)波特率為9600時(shí), 字符傳送速率為_(kāi)。A 960字符/s B 873字符/s C 1371字符/s D 480字符/s二、填空題:1 衡量總線(xiàn)性能的重要指標(biāo)是._,它定義為總線(xiàn)本身所能達(dá)到的最高._。PCI總線(xiàn)的帶寬可達(dá)._。2. 當(dāng)代流行的標(biāo)準(zhǔn)總線(xiàn)內(nèi)部結(jié)構(gòu)包含_總線(xiàn),_總線(xiàn),_總線(xiàn),以及公用總線(xiàn)。答案:一、1. C 2. C 3. B 4. A二、1總線(xiàn)帶寬 傳輸速率 264MB / S2. 數(shù)據(jù)傳送 仲裁 中斷和同步第七章1. 計(jì)算機(jī)的外圍設(shè)備是指( )A輸入/輸

25、出設(shè)備 B. 外存儲(chǔ)器C. 輸入/輸出設(shè)備及外存儲(chǔ)器 D. 除了CPU和內(nèi)存以外的其他設(shè)備解: D2打印機(jī)根據(jù)印字方式可以分為( )和( )兩大類(lèi),在( )類(lèi)打印機(jī)中,只有( )型打印機(jī)能打印漢字,請(qǐng)從下面答案中選擇填空。A 針型打印機(jī) B. 活字型打印機(jī)C. 擊打式 D. 非擊打式解:C D C A8某磁盤(pán)存貯器轉(zhuǎn)速為3000轉(zhuǎn) / 分,共有4個(gè)記錄面,每毫米5道,每道記錄信息為12288字節(jié),最小磁道直徑為230mm,共有275道。問(wèn):(1) 磁盤(pán)存貯器的容量是多少?(2) 最高位密度與最低位密度是多少?(3) 磁盤(pán)數(shù)據(jù)傳輸率是多少?(4) 平均等待時(shí)間是多少?(5) 給出一個(gè)磁盤(pán)地址格式

26、方案。解:(1) 每道記錄信息容量 = 12288字節(jié)每個(gè)記錄面信息容量 = 275×12288字節(jié)共有4個(gè)記錄面,所以磁盤(pán)存儲(chǔ)器總?cè)萘繛?:4 ×275×12288字節(jié) = 13516800字節(jié)(2) 最高位密度D1按最小磁道半徑R1計(jì)算(R1 = 115mm):D1 = 12288字節(jié) / 2R1 = 17字節(jié) / mm最低位密度D2按最大磁道半徑R2計(jì)算:R2 = R1 + (275 ÷ 5) = 115 + 55 = 170mmD2 = 12288字節(jié) / 2R2 = 11.5 字節(jié) / mm(3) 磁盤(pán)傳輸率 C = r · N r

27、= 3000 / 60 = 50 周 / 秒N = 12288字節(jié)(信道信息容量)C = r · N = 50 × 12288 = 614400字節(jié) / 秒(4)平均等待時(shí)間 = 1/2r = 1 / (2×50) = 10毫秒 (5)磁盤(pán)存貯器假定只有一臺(tái),所以可不考慮臺(tái)號(hào)地址。有4個(gè)記錄面,每個(gè)記錄面有275個(gè)磁 道。假定每個(gè)扇區(qū)記錄1024個(gè)字節(jié),則需要12288 ÷1024字節(jié) = 12個(gè)扇區(qū)。由此可得如 下地址格式:14有一臺(tái)磁盤(pán)機(jī),其平均尋道時(shí)間為了30ms,平均旋轉(zhuǎn)等待時(shí)間為120ms,數(shù)據(jù)傳輸速率為500B/ms,磁盤(pán)機(jī)上存放著1000件

28、每件3000B 的數(shù)據(jù)。現(xiàn)欲把一件數(shù)據(jù)取走,更新后在放回原地,假設(shè)一次取出或?qū)懭胨钑r(shí)間為:平均尋道時(shí)間+平均等待時(shí)間+數(shù)據(jù)傳送時(shí)間 另外,使用CPU更新信息所需時(shí)間為4ms, 并且更新時(shí)間同輸入輸出操作不相重疊。 試問(wèn):(1) 盤(pán)上全部數(shù)據(jù)需要多少時(shí)間?(2) 若磁盤(pán)及旋轉(zhuǎn)速度和數(shù)據(jù)傳輸率都提高一倍,更新全部數(shù)據(jù)需要多少間?解:(1)磁盤(pán)上總數(shù)據(jù)量 = 1000×3000B = 3000000B 讀出全部數(shù)據(jù)所需時(shí)間為 3000000B ÷ 500B / ms = 6000ms 重新寫(xiě)入全部數(shù)據(jù)所需時(shí)間 = 6000ms 所以,更新磁盤(pán)上全部數(shù)據(jù)所需的時(shí)間為 :2

29、5;(平均找道時(shí)間 + 平均等待時(shí)間 + 數(shù)據(jù)傳送時(shí)間 )+ CPU更新時(shí)間 = 2(30 + 120 + 6000)ms + 4ms = 12304ms(2) 磁盤(pán)機(jī)旋轉(zhuǎn)速度提高一倍后,平均等待時(shí)間為60ms;數(shù)據(jù)傳輸率提高一倍后,數(shù)據(jù)傳送時(shí)間變?yōu)椋?000000B ÷ 1000B / ms = 3000ms更新全部數(shù)據(jù)所需時(shí)間為:2 ×(30 + 60 + 3000)ms + 4ms = 6184ms一、選擇題:1帶有處理器的設(shè)備一般稱(chēng)為_(kāi)設(shè)備。A 智能化 B 交互式 C 遠(yuǎn)程通信 D 過(guò)程控制2. 計(jì)算機(jī)的外圍設(shè)備是指_。A 輸入/輸出設(shè)備 B 外存儲(chǔ)器C 遠(yuǎn)程通信設(shè)

30、備 D 除了CPU 和內(nèi)存以外的其它設(shè)備二、填空題:1顯示適配器作為CRT和CPU的接口,由 _存儲(chǔ)器, _控制器, _三部分 組成。2. 磁表面存儲(chǔ)器主要技術(shù)指標(biāo)有_,_,_,數(shù)據(jù)傳輸率。3. 顯示設(shè)備工作時(shí),為了不斷提供刷新圖像的信號(hào),必須把一幀圖像信息存儲(chǔ)在_存儲(chǔ)器 中。4. CPU對(duì)外設(shè)的控制命令、外設(shè)提供CPU查詢(xún)的狀態(tài)信息,以及CPU與外設(shè)的數(shù)據(jù)傳送均是通過(guò) CPU與接口間的_總線(xiàn)傳送的。5. 計(jì)算機(jī)通常采用兩種I/O設(shè)備的編址方式,即_和_編址方式。后者通常不需設(shè) 置_指令(IN、OUT等)。答案:一、1. A 2. D二、1刷新 顯示 ROM BIOS2. 存儲(chǔ)密度 存儲(chǔ)容量

31、平均存取時(shí)間3. 刷新4. 數(shù)據(jù)5獨(dú)立 統(tǒng)一 I/O第八章1如果認(rèn)為CPU等待設(shè)備的狀態(tài)信號(hào)是處于非工作狀態(tài)(即踏步等待),那么在下面幾種主機(jī)與設(shè)備之間的數(shù)據(jù)傳送中:( )主機(jī)與設(shè)備是串行工作的;( )主機(jī)與設(shè)備是并行工作的;( )主程序與設(shè)備是并行運(yùn)行的。A程序查詢(xún)方式 B. 程序中斷方式 C. DMA方式解: A C B2中斷向量地址是_。A子程序入口地址 B. 中斷服務(wù)程序入口地址C中斷服務(wù)程序入口地址指示器 C. 例行程序入口地址解: C3利用微型機(jī)制作了對(duì)輸入數(shù)據(jù)進(jìn)行采樣處理的系統(tǒng)。在該系統(tǒng)中,每抽取一個(gè)輸入數(shù)據(jù)就要中斷CPU一次,中斷處理程序接受采樣的數(shù)據(jù),將其放到主存的緩沖區(qū)內(nèi)。該中斷處理需時(shí)x秒,另一方面緩沖區(qū)內(nèi)每存儲(chǔ)n個(gè)數(shù)據(jù),主程序就將其取出進(jìn)行處理,這種處理需時(shí)y秒。因此該系統(tǒng)可以跟蹤到每秒_次的中斷請(qǐng)求。AN/(n×x+y) B. N/(x+y)×n C. Min(1/x, n/y)解: A4采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要占用一個(gè)_的時(shí)間。A 指令周期 B. 機(jī)器周期 C. 存儲(chǔ)周期 D. 總線(xiàn)周期解: C5通道的功能是:(1)_,(2)_。按通道的工作方式分,通道有_通道、_通道和_通道三種類(lèi)型。解:(1)執(zhí)行通道指令,組織外圍設(shè)備和內(nèi)存進(jìn)行數(shù)據(jù)傳輸;(2)執(zhí)行CPU的I/O指令,以及向CPU報(bào)告中斷。 選擇通道、字節(jié)多路

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論