大學(xué)計算機(jī)組成原理期末考試試卷附答案!(最新)_第1頁
大學(xué)計算機(jī)組成原理期末考試試卷附答案!(最新)_第2頁
大學(xué)計算機(jī)組成原理期末考試試卷附答案!(最新)_第3頁
大學(xué)計算機(jī)組成原理期末考試試卷附答案!(最新)_第4頁
大學(xué)計算機(jī)組成原理期末考試試卷附答案!(最新)_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、、單項選擇題1.運(yùn)算器和控制器合稱為 ()A. 主機(jī)B.外設(shè)C.ALUD.CPU4 . 補(bǔ)碼加法運(yùn)算是指()A. 操作數(shù)用補(bǔ)碼表示,符號位單獨(dú)處理B. 操作數(shù)用補(bǔ)碼表示,連同符號位一起相加C. 操作數(shù)用補(bǔ)碼表示,將加數(shù)變補(bǔ),然后相加D.操作數(shù)用補(bǔ)碼表示,將被加數(shù)變補(bǔ),然后相加5 .動態(tài)RA的儲信息依靠的是()B. 雙穩(wěn)態(tài)觸發(fā)器A. 電容C. 晶體管D.磁場6. 下列存儲器中,屬于半導(dǎo)體存儲器的是A. 硬盤B. 動態(tài)存儲器C. 軟盤D.光盤7. 對于容量為 8KB 的存儲器,尋址所需最小地址位數(shù)為 ()A.2B.3C.12D.138. 一條機(jī)器指令中通常包含的信息有()A. 操作碼、控制碼B.

2、操作碼、立即數(shù)C. 地址碼、寄存器號D.操作碼、地址碼9. 下列指令助記符中表示減法操作的是( )A.ADDB.SUBC.ANDD.NEG10.從主存中取回到CPU中的指令存放位置是A. 指令寄存器B. 狀態(tài)寄存器C. 程序計數(shù)器11. 指令執(zhí)行所需的操作數(shù)不會 來自 ()D.數(shù)據(jù)寄存器A. 指令本身B. 主存C. 寄存器D.控制器12. 微程序控制器將微程序存放在()A. 主存中B. 寄存器中C.ROMfrD.RAM 中13. 在一個串行傳輸系統(tǒng)中,每秒可傳輸12 個字節(jié)的數(shù)據(jù),其比特率是()A. 只能對單操作數(shù)進(jìn)行加工處理A.8bpsC.96bps14. 并行接口是指()A. 僅接口與外圍

3、設(shè)備之間采取并行傳送B.僅接口與系統(tǒng)總線之間采取并行傳送C. 接口的兩側(cè)均采取并行傳送D.接口內(nèi)部只能并行傳送15. 在磁盤中實(shí)現(xiàn)輸入輸出的數(shù)據(jù)傳送方式A. 只采取程序查詢等待方式C.只采取DMAT式1 .定點(diǎn)小數(shù)的補(bǔ)碼表示范圍是()A.-1+2 -nwXW1-2-n-nC.-1 WXW 1-2B.12bpsD.任意()B. 只采取程序中斷方式D.既有DMAT式,也有中斷方式B.-1+2-nwXW1+2-n-nD.-1 WXW1+23 .在計算機(jī)中磁盤存儲器一般用作( C )A.主存B.高速緩存C.輔存D.只讀存儲器4 .為了減少指令中的地址個數(shù),采用的有效辦法是( D )A.寄存器尋址B.立

4、即尋址C.變址尋址D.隱地址5 .組合邏輯控制器與微程序控制器相比 ( B )A. 組合邏輯控制器的時序系統(tǒng)比較簡單B.微程序控制器的時序系統(tǒng)比較簡單C.兩者的時序系統(tǒng)復(fù)雜程度相同D.微程序控制器的硬件設(shè)計比較復(fù)雜8 .二進(jìn)制補(bǔ)碼定點(diǎn)小數(shù)1.101 表示的十進(jìn)制數(shù)是( C )B.-0.101A.+1.625C.-0.375D.-0.6259 .用1KX4的存儲芯片組成4KB存儲器,需要幾片這樣的芯片?( A )A.8 片B.4 片C.2 片D.1 片10 .一地址指令是指( C )B.只能對雙操作數(shù)進(jìn)行加工處理C.既能處理單操作數(shù)也能處理雙操作數(shù)D.必須隱含提供另一個操作數(shù)11 .微程序存放在

5、( C )A. 堆棧存儲器中C.控制存儲器中12 .CPU 響應(yīng) DMA 請求的時間是(A. 必須在一條指令執(zhí)行完畢時C.可在任一時鐘周期結(jié)束時13 .在同步控制方式中( A )A. 每個時鐘周期長度固定C.每個工作周期長度固定14 .CPU 響應(yīng)中斷請求( C )A. 可在任一時鐘周期結(jié)束時C.可在一條指令結(jié)束時14 CPU 響應(yīng)中斷請求是在 ( AA 一個時鐘周期結(jié)束時C. 一條指令結(jié)束時B.主存儲器中D.輔助存儲器中B )B.必須在一個總線周期結(jié)束時D.在判明沒有中斷請求之后B.各指令的時鐘周期數(shù)不變D.各指令的工作周期數(shù)不變B.可在任一總線周期結(jié)束時D.必須在一段程序結(jié)束時)B. 一個

6、總線周期結(jié)束時D. 一段程序結(jié)束時15.串行接口是指( B )A. 接口與系統(tǒng)總線之間為串行傳送D.接口內(nèi)部只能串行傳送B.接口與外設(shè)之間為串行傳送3.若16進(jìn)制數(shù)為13F,則其對應(yīng)的八進(jìn)制數(shù)為( B )A 377B 477C 577D 6774在下列存儲器中,屬于順序存取存儲器的是( D )A U 盤B.加C.磁盤D.磁帶5在下列浮點(diǎn)數(shù)的表示中,屬于規(guī)格化編碼的是( A )A. 1.1011 23B. 1.0011 233C. 0.0101 2D. 0.0011 23C.接口的兩側(cè)都為串行傳送7 在下列磁盤數(shù)據(jù)記錄方式中,不具有 自同步能力的方式是( C )A FMBPMCNRZlDMFM8

7、 寄存器堆棧初始化時堆棧指針SP 的值為 ( A )A 0B1C.棧頂?shù)刂稤.最大地址9 采用直接尋址方式的操作數(shù)存放在( B )A.某個寄存器中B.某個存儲器單元中C.指令中D,輸入/輸出端口中11比較硬連線控制器和微程序控制器,下列說法正確的是( A )A 硬連線控制器結(jié)構(gòu)簡單規(guī)整C.微程序控制器執(zhí)行速度快13下列總線或接口中不屬于串行方式的是A PCIC UART15 控制DMA 數(shù)據(jù)傳送的是( A )A DMA 控制器C.外設(shè)3.n+l 位定點(diǎn)小數(shù)的反碼表示范圍是( AA.-1+2 "n< XW-2-nC.-1-2nw X< 1+25.若地址總線為 A15 (高位

8、)Ao (低位),各存儲芯片上的地址線是( D )A.A 11 AoC.A9 AoB.硬連線控制器執(zhí)行速度慢D .微程序控制器容易實(shí)現(xiàn)復(fù)雜指令控制( D )B RS232D USBB CPUD.主存)B.-2n+1 WXW n-1D.-2n< XVn+14KB 的存儲芯片組成 8KB 存儲器,則加在B.A10 AoD.A8 Ao7 .在存儲器堆棧結(jié)構(gòu)中,在棧底為最大地址的堆棧操作中壓棧是指(D )A.先使SP減1,再將數(shù)據(jù)存入 SP所指單元8 .先使SP加1,再將數(shù)據(jù)存入 SP所指單元C.先將數(shù)據(jù)存入SP所指單元,再將SP減1D.先將數(shù)據(jù)存入SP所指單元,再將 SP加19 .下列尋址方式

9、中,執(zhí)行速度最快的是(A )A.寄存器尋址B.相對尋址C.直接尋址D.存儲器間接尋址10 采用微序控制的主要目的是(B )B.簡化控制器設(shè)計與結(jié)構(gòu)A. 提高速度C.使功能很簡單的控制器能降低成本10.采用異步控制的目的是( A )A. 提高執(zhí)行速度C.降低控制器成本12 .外部設(shè)備接口是指( C )A.CPU 與系統(tǒng)總線之間的邏輯部件C.主存與外圍設(shè)備之間的邏輯部件13 .在磁盤中實(shí)現(xiàn)輸入輸出數(shù)據(jù)傳送的方式(A. 只采取程序查詢等待方式C.只采取 DMA 方式14 .在 CPU 中,指令寄存器IR 用來存放(A. 正在執(zhí)行的指令C.已執(zhí)行的指令15 .中斷屏蔽字的作用是( B )A. 暫停外設(shè)

10、對主存的訪問C.暫停對一切中斷的響應(yīng)4. 在下列存儲器中,屬于揮發(fā)性的存儲器是(A.ROMC. 磁盤D.不再需要機(jī)器語言B.簡化控制時序D.支持微程序控制方式B.系統(tǒng)總線與外部設(shè)備之間的邏輯部件D.運(yùn)算器與外圍設(shè)備之間的邏輯部件C )B.只采取程序中斷方式D.既有DMA方式,也有中斷方式A )B.即將執(zhí)行的指令D.指令地址B.暫停對某些中斷的響應(yīng)D.暫停CPU對主存的訪問D )B. 光盤D.RAM7. 一地址指令是指( B )A. 只能對單操作數(shù)進(jìn)行加工處理C. 既能處理單操作數(shù)也能處理雙操作數(shù)8. 下列尋址方式中,執(zhí)行速度最快的是(A. 立即尋址C. 直接尋址B. 只能對雙操作數(shù)進(jìn)行加工處理

11、D. 必須隱含提供另一個操作數(shù)A )B. 寄存器間接尋址D. 相對尋址9. 在微程序控制中,機(jī)器指令和微指令的關(guān)系是( B )A. 每一條機(jī)器指令由一條微指令來解釋執(zhí)行B. 每一條機(jī)器指令由一段微指令序列來解釋執(zhí)行C. 一段機(jī)器指令組成的工作程序,可由一條微指令來解釋執(zhí)行D. 一條微指令由若干條機(jī)器指令組成10. 同步控制方式是指( C )A. 各指令的執(zhí)行時間相同C. 由統(tǒng)一的時序信號進(jìn)行定時控制11.CPU 可直接訪問的存儲器是( DA. 虛擬存儲器C. 磁帶存儲器B. 各指令占用的節(jié)拍數(shù)相同D. 必須采用微程序控制方式 )B. 磁盤存儲器D. 主存儲器14.在CPU中,程序計數(shù)器 PC用

12、來存放(A. 現(xiàn)行指令C. 操作數(shù)的地址15. 在磁盤的各磁道中( B )D )B. 下條指令D. 下條指令的地址A. 最外圈磁道的位密度最大C. 中間磁道的位密度最大B. 最內(nèi)圈磁道的位密度最大D.所有磁道的位密度一樣大7零地址指令可選的尋址方式是(CA 立即尋址C.堆棧尋址8為了減少指令中的地址數(shù),可以采用(A 直接尋址C.相對尋址9 程序計數(shù)器是指(D )A 可存放指令的寄存器B 可存放程序狀態(tài)字的寄存器C.本身具有計數(shù)邏輯與移位邏輯的寄存器D 存放下一條指令地址的寄存器10在同步控制方式中(A )A 每個機(jī)器周期長度固定C.每個工作周期長度固定 11作為主要的控制方式,異步控制常用于(

13、A 單總線結(jié)構(gòu)中C.組合邏輯控制器中12存放微程序的存儲器是( D )A.主存C.隨機(jī)存儲器13 并行接口是指(C )A 僅接口與系統(tǒng)總線之間采取并行傳送B 僅接口與外圍設(shè)備之間采取并行傳送C.接口的兩側(cè)均采取并行傳送D 接口內(nèi)部只能并行傳送14主設(shè)備通常指(D )A 發(fā)送信息的設(shè)備C.主要的設(shè)備15在磁盤數(shù)據(jù)記錄方式中,用調(diào)頻制記錄數(shù)據(jù)“A 0 次C 2 次B 間接尋址D 寄存器尋址B)B 隱含尋址D 變址尋址B 每個機(jī)器周期長度不固定D 各指令的機(jī)器周期數(shù)不變A)B 微型計算機(jī)中的 CPU 控制中D 微程序控制器中B 硬盤D 只讀存儲器B 接收信息的設(shè)備D 申請并獲取總線控制權(quán)的設(shè)備1 ”

14、時,電流的變化方向是( C )B 1次D 無任何變化17為了實(shí)現(xiàn)輸入輸出操作,指令中(D )A 必須指明外圍設(shè)備的設(shè)備號B 必須指明外圍接口中寄存器的地址碼C.必須同時指明外圍設(shè)備號與接口中寄存器的總線地址D 對單獨(dú)編址方式,可以指明設(shè)備號或端口地址;對統(tǒng)一編址方式,可以指明寄存器的總線地址19 CPU 響應(yīng)中斷的時機(jī)是( C )A 可在任一機(jī)器周期結(jié)束時C.必須在一條指令執(zhí)行完畢時20在寫磁盤過程中,適配器向主機(jī)發(fā)出A.扇區(qū)緩沖器滿時C.尋道完成時B 可在任一工作周期結(jié)束時D 必須在執(zhí)行完當(dāng)前程序段時DMA 請求是在( B )B 扇區(qū)緩沖器空時D 啟動磁盤時3 n+1 位定點(diǎn)小數(shù)的補(bǔ)碼表示范

15、圍是( B )A. K X£2nnC. 1 w XW 1+2B. -2nwxwn-1D. 2n< XVn +14 在下列存儲器中,不屬于 磁表面存儲器的是( D )A.磁帶C.磁鼓B 磁盤D 光盤7 在存儲器堆棧結(jié)構(gòu)中,堆棧指針SP 的內(nèi)容是( A )A 棧頂單元地址C.棧頂單元內(nèi)容B 棧底單元地址D 棧底單元內(nèi)容10 采用同步控制的目的是(CA 提高執(zhí)行速度C.滿足不同操作對時間安排的需要)B 簡化控制時序D 滿足不同設(shè)備對時間安排的需要14在CPU 中,數(shù)據(jù)寄存器DR 是指( D )A 可存放指令的寄存器B 可存放程序狀態(tài)字的寄存器C.本身具有計數(shù)邏輯與移位邏輯的寄存器D

16、可編程指定多種功能的寄存器15在磁盤的各磁道中(DA 最外圈磁道的道容量最大C.中間磁道的道容量最大)B 最內(nèi)圈磁道的道容量最大D 所有磁道的道容量一樣大4.定點(diǎn)小數(shù)的補(bǔ)碼表示范圍是(B.-1 < x< 1D.-1 < x< 1A.-1 < xv 1C.-1 < xv 17 .動態(tài)RAM 的特點(diǎn)是( C )A. 工作中存儲內(nèi)容會產(chǎn)生變化8 .工作中需要動態(tài)地改變訪存地址C.每次讀出后,需根據(jù)原存內(nèi)容重寫一次D.每隔一定時間,需要根據(jù)原存內(nèi)容重寫一遍8 .下列存儲器中可在線改寫的只讀存儲器是(B )A.EEPROMB.EPROMC.ROMD.RAM9 .在計算

17、機(jī)的層次化存儲器結(jié)構(gòu)中,虛擬存儲器是指(C )A. 將主存儲器當(dāng)作高速緩存使用B.將高速緩存當(dāng)作主存儲器使用C.將輔助存儲器當(dāng)作主存儲器使用D.將主存儲器當(dāng)作輔助存儲器使用10.單地址指令(D )A. 只能對單操作數(shù)進(jìn)行加工處理B.只能對雙操作數(shù)進(jìn)行加工處理C.既能對單操作數(shù)進(jìn)行加工處理,也能對雙操作數(shù)進(jìn)行運(yùn)算D.無處理雙操作數(shù)的功能12.在同步控制方式中(A )A. 各指令的執(zhí)行時間相同B.各指令占用的機(jī)器周期數(shù)相同C.由統(tǒng)一的時序信號進(jìn)行定時控制D. CPU 必須采用微程序控制方式)B.必須在一個總線周期結(jié)束D.在判明設(shè)有中斷請求之后13 .CPU 響應(yīng) DMA 請求的時間是( CA. 必

18、須在一條指令執(zhí)行完畢C.可在任一時鐘周期結(jié)束14 .在微程序控制中,機(jī)器指令和微指令的關(guān)系是(A )A. 每一條機(jī)器指令由一條微指令來解釋執(zhí)行B.每一條機(jī)器指令由一段微程序來解釋執(zhí)行C.一段機(jī)器指令組成的工作程序,可由一條微指令來解釋執(zhí)行D. 一條微指令由若干條機(jī)器指令組成16 .下列設(shè)備中,適合通過 DMA 方式與主機(jī)進(jìn)行信息交換的是( B )A.鍵盤B.電傳輸入機(jī)C.針式打印機(jī)D.磁盤17 .串行接口是指( C )A. 接口與系統(tǒng)總線之間采取串行傳送B.接口與外圍設(shè)備之間采取串行傳送C.接口的兩側(cè)采取串行傳送D.接口內(nèi)部只能串行傳送18 .向量中斷的向量地址是(D )A.通過軟件查詢產(chǎn)生B

19、.由中斷服務(wù)程序統(tǒng)一產(chǎn)生C.由中斷源硬件提供D.由處理程序直接查表獲得20.在調(diào)相制記錄方式中(C )A.相鄰位單元交界處必須變換磁化電流方向B.相鄰位單元交界處,電流方向不變C.當(dāng)相鄰兩位數(shù)值相同時,交界處變換電流方向D.當(dāng)相鄰兩位數(shù)值不同時,交界外變換電流方向一、填空題(本大題共12小題,每空2分,共48分)請在每小題的空格中填上正確答案。錯填、不填均無分。1 .cache是一種高速緩沖存儲器,是為了解決 CPU 和主存 之間速度不匹配而采用的一項重要技術(shù)。2 .總線數(shù)據(jù)通信方式按照傳輸定時的方法可分為 同步 式和異步 式兩類。3 .浮點(diǎn)數(shù)加/減法運(yùn)算需要經(jīng)過 對階,相加,規(guī)格化,舍入操作

20、和判 斷結(jié)果的正確性五個步驟。4 .在I/O控制方式中,主要由程序?qū)崿F(xiàn)的是 中斷方式 和 通道方式 。5 .在運(yùn)算過程中出現(xiàn)數(shù)據(jù)超出表示范圍的現(xiàn)象,就發(fā)生_溢出,這時,運(yùn)算結(jié)果是錯誤 的。6 .條件轉(zhuǎn)移、無條件轉(zhuǎn)移、轉(zhuǎn)子程序、返主程序、中斷返回指令都屬于程序控制類指令,這 類指令在指令格式中所表示的地址不是操作數(shù) 的地址,而是 一下一條指令的地址。7 .軟磁盤和硬磁盤的 存儲原理 和記錄方式基本相同,但在結(jié)構(gòu)和 性能上存在較大差別。8 .計算機(jī)的 軟件 是計算機(jī) 系統(tǒng) 結(jié)構(gòu)的重要組成部分,也是計算機(jī)不同于一般電子設(shè)備的本質(zhì)所在。9 .外存儲器與內(nèi)存儲器相比,外存儲器/束唐慢. 容量大,成本低。

21、10 .EPROM是指 紫外線 擦除,可編程的 可讀 存儲器。11 . 一位十進(jìn)制數(shù),用 BCD碼表示需要 4 位二進(jìn)制碼,用 ASCII碼表示需要7 位二進(jìn)制碼。12.虛擬存儲器指的是_主存一一外存 層次,它給用戶提供了一個比實(shí)際主存空間大得多的 程序地址 空間。1 .計算機(jī)的存儲器系統(tǒng)是指 cache,內(nèi)存,外存。2 .移碼表示法主要用于表示 浮點(diǎn) 數(shù)的階碼 E,有利于比較兩個數(shù) 階碼的大小。3 .完整的計算機(jī)系統(tǒng)應(yīng)包括配套的硬件系統(tǒng) 和 軟件系統(tǒng) 。4 .系統(tǒng)總線中地址線的功能是用于指定 存儲器 和I/O設(shè)備單元或端口的地址。5 .串行傳輸只需 一條 數(shù)據(jù)傳輸線,線路的成本低,適合于短距

22、離的數(shù)據(jù)傳輸。6 .指令格式是指令字用二進(jìn)制代碼表示的結(jié)構(gòu)形式,通常由操作碼 字段和操作數(shù) 字段組成。7 .CD-ROM 光盤是一只讀型 型光盤,可用做計算機(jī)的 外部 存儲器和數(shù)字化多媒體設(shè)備。8 .微程序控制器主要由控制存儲器、微命令寄存器、微地址寄 存器和地址轉(zhuǎn)移邏輯等組成。9 .運(yùn)算器雖有許多部件組成,但核心部件是 算數(shù) 與 邏輯 運(yùn)算部件。10 .CPU響應(yīng)中斷時,進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計數(shù)器PC內(nèi)容,而不是由軟件完成,主要因?yàn)槟苓M(jìn)入_中斷處理 并能正確 返回 源程序。11 .磁盤上常用的記錄方式可分為D3零制、不歸零制,調(diào)相 制,調(diào)頻制等多種類型。12 .存儲 程

23、序 并按 程序 順序執(zhí)行,這是馮諾依曼型計算機(jī)的工作原理。1.I/O設(shè)備的編址方式通常有 獨(dú)立編址 和 統(tǒng)一編址 兩種方式。2 .虛擬存儲技術(shù)就是利用一個實(shí)際存在的容量較小的物理空間模擬一個 比實(shí)際內(nèi)存空 間大得多的 存儲空間。3 .在黑白顯示器中,顯示的灰度級是指像素點(diǎn)的亮暗差別 。4 .為提高大批量數(shù)據(jù)傳送的效率,在輸入輸出系統(tǒng)中引入 DMA 方式進(jìn) 行數(shù)據(jù)傳送。5 .存儲器的最大容量可由存儲器的內(nèi)存和外存之和確定,通常我們稱1GB=1024 MB 。6 .當(dāng)前漢字在計算機(jī)中的編碼分為 輸入 碼和 機(jī)內(nèi) 碼兩種。10 .主存儲器和CPU之間增加高速緩沖存儲器的目的是解決 CPU和主存之間速

24、度不匹配。11 .能被CPU直接訪問的存儲器是 內(nèi)存儲器。12 .在定點(diǎn)二進(jìn)制運(yùn)算器中,減法運(yùn)算一般通過補(bǔ)碼運(yùn)算的二進(jìn)制加法器(利用補(bǔ)碼化為加法)來實(shí)現(xiàn)。13 .如指令中的地址碼就是操作數(shù)的有效地址,那么這種尋址方式稱為操作數(shù)的尋址方式。14 .PCI總線是64位的。15 .循環(huán)冗余碼簡稱為多項式碼。16 .寄存器間接尋址方式中,操作數(shù)處在內(nèi)存中。17 .用浮點(diǎn)數(shù)來表示的優(yōu)點(diǎn)是數(shù)值范圍不受限制與表示格式不受限制 。18 .運(yùn)算器的主要功能是進(jìn)行算術(shù)運(yùn)算與邏輯運(yùn)算運(yùn)算。19 .目前計算機(jī)進(jìn)行 DMA傳送時,CPU 一般是要讓出對系統(tǒng)總線的控制權(quán),交給 DMA 控制。二、計算題(本大題共 4小題,

25、每小題6分,共24分)3 .現(xiàn)有一個64Kx 2位的存儲器芯片,欲設(shè)計具有同樣存儲容量的芯片,應(yīng)如何安排地址線和數(shù)據(jù)線引腳的數(shù)目,使兩者之和最小。并說明有幾種解答。角單:設(shè)地址線x根,數(shù)據(jù)線y根,則2x y=64KX2若 y=1x=17y=2 x=16y=4 x=15y=8 x=14因此,當(dāng)數(shù)據(jù)線為1或2時,引腳之和為184 .用補(bǔ)碼運(yùn)算方法求 X+Y= ? X-Y=?X=0.1001Y=0.1100解:X 補(bǔ)=0.1001丫補(bǔ)=0.1100X+Y=X 補(bǔ)+Y 補(bǔ)=0.01015 .已知:X=0.1011,丫= 0.0101,求:X補(bǔ),Y補(bǔ),X+Y補(bǔ)解:兇補(bǔ)=0.1011Y補(bǔ)=1.1011X+

26、Y 補(bǔ)=兇補(bǔ)+ 丫補(bǔ)=0.01101.有4K X4bit的RAM存儲器芯片,要組成一個64Kx 8bit的存儲器,計算總共需要多少RAM芯片,其中多少芯片構(gòu)成并聯(lián)?多少個芯片組地址串聯(lián) ?解:需要 RAM 芯片=64K X 8bit/(4K X 4bit)=32并聯(lián)是由于數(shù)據(jù)線擴(kuò)大了,由于 8bit/4bit =2,所以兩組芯片地址并聯(lián)串聯(lián)是地址線的原因,64/4 =16,故而每組有16個芯片串聯(lián)6 .一臺計算機(jī)它的地址線是20位,則它的內(nèi)存最大容量是多少?解:內(nèi)存最大容量是:2的20次方=1MB7 .若某數(shù)x的真值為-0.11010,用補(bǔ)碼表示。解:真值=1.11010 反碼=1.00101

27、 補(bǔ)碼=1.001103、(8分)已知某8位機(jī)的主存采用半導(dǎo)體存貯器,地址碼為 18位,若使用4KX4位RAM芯片組成該機(jī) 所允許的最大主存空間,并選用模塊條的形式,問:(1)若每個模塊為32Kx 8位,共需幾個模塊? ( 2)每個模塊內(nèi)共有多少片 RAM芯片? ( 3)主存共需多少 RAM5片? CPU如何選擇各模塊?解:(1)2 的 18 次方 *8=256K*8 ;所需模塊:256k*8/(32k*8)=8(2)需要的 RAM芯片:32K*8/ (4K*4) =16(3)共需芯片:16*8=128為了選擇各模塊,需使用 3:8譯碼器,即3根地址線 選擇模條。二、名詞解釋題(本大題共3小題

28、,每小題3分,共9分)16 .隨機(jī)訪問存儲器(RAM):能夠快速方便地訪問任何地址中的內(nèi)容,訪問的速度與存儲位置無關(guān)。17 .地址碼:指的是下一條指令所在位置16 .堆棧指針:堆棧一一數(shù)據(jù)的寫入寫出不需要地址,按先進(jìn)后出的順序讀取數(shù)據(jù)的存儲區(qū).指針一一是一個用來指示一個內(nèi)存地址的方t算機(jī)語言的變量或中央處理器(CPU)中寄存器(Register)17 .硬連線控制器:是由基本邏輯電路組成的,對指令中的操作碼進(jìn)行譯碼,并產(chǎn)生相應(yīng)的時序控制信號的部件,又稱組合邏輯控制器。硬連線邏輯一一一種控制器邏輯,用一個時序電路產(chǎn)生時間控制信號,采用組合邏輯電路實(shí)現(xiàn)各種控制功能。18 .并行傳輸指一每個數(shù)據(jù)位都

29、需要單獨(dú)一條傳輸線,所有的數(shù)據(jù)位同時進(jìn)行傳輸。(在采用并行傳輸方式的總線中,除了有傳輸數(shù)據(jù)的線路外,還可以具有傳輸?shù)刂泛涂刂菩盘柕木€路, 地址線用于選擇存儲單元和設(shè)備,控制線用于傳遞操作信號)16 .中斷嵌套一一多級中斷系統(tǒng)中,CPU在處理一個中斷的過程中又去響應(yīng)另一個中斷請求;17 .微地址寄存器 一一微地址寄存器是微程序控制器設(shè)計結(jié)構(gòu)的組成部分。18 .尋址方式一一是指確定本條指令的數(shù)據(jù)地址,以及下一條將要執(zhí)行的指令地址的方法。16 . RAM 一隨機(jī)訪問存儲器,能夠快速方便的訪問地址中的內(nèi)容,訪問的速度與存儲位 置無關(guān)。17 .指令系統(tǒng)一一計算機(jī)中各種指令的集合。18 .顯示器分辨率一一

30、是衡量顯示器的一種標(biāo)準(zhǔn),以圖像的點(diǎn)數(shù)(像素)為單位,顯示器分 辨率越高其顯示器就越好;16 .主機(jī)一一主機(jī)中包含了除輸入輸出設(shè)備以外的所有電路部件,是一個能夠獨(dú)立工作的系 統(tǒng)。17 . ROMP一只讀存儲器,一種只能讀取數(shù)據(jù)不能寫入數(shù)據(jù)的存儲器。18 .指令周期:從一條指令的啟動到下一條指令啟動的間隔時間。21 .微程序一一存儲在控制存儲中的完成指令功能的程序,由微指令組成。22 .并行總線接口I/O接口模板和外設(shè)的數(shù)據(jù)交換為并行方式。(并行數(shù)據(jù)接口)23 .分辨率:是衡量顯示器顯示清晰度的指標(biāo),以像素的個數(shù)為標(biāo)志。16. CPU一一中央處理器,是計算機(jī)的核心部件,同運(yùn)算器和控制器構(gòu)成。17. Cache命中 CPU訪問主存的數(shù)據(jù)或代碼存在于cache中的情形時,稱為Cache命中;18. 總線周期一一是總線接口部件完成一個取指令或傳送數(shù)據(jù)的完整操作所需的最少時鐘周 期數(shù)。22.主設(shè)備:在通過總線進(jìn)行數(shù)據(jù)傳輸?shù)亩鄠€設(shè)備中,獲得總線控制權(quán)的設(shè)備稱為總線的主 設(shè)備。五、設(shè)計題(本大題共1小題,13分)27.用8KX8位/片的存儲芯片構(gòu)成 32KB存儲器,地址線為 A15(高)A0(低)。(1)需要幾

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論