基于FPGA的多路數(shù)字搶答器的設(shè)計(jì)_第1頁(yè)
基于FPGA的多路數(shù)字搶答器的設(shè)計(jì)_第2頁(yè)
基于FPGA的多路數(shù)字搶答器的設(shè)計(jì)_第3頁(yè)
基于FPGA的多路數(shù)字搶答器的設(shè)計(jì)_第4頁(yè)
基于FPGA的多路數(shù)字搶答器的設(shè)計(jì)_第5頁(yè)
已閱讀5頁(yè),還剩14頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞

2、薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀

3、荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄

4、蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈

5、蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅

6、蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿

7、薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄

8、莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋

9、蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)

10、蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆

11、蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃

12、蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈

13、莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂

14、薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆

15、蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀

16、蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅

17、薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿

18、螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆

19、薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀

20、蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄

21、蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿

22、蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃

23、螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇

24、薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄

25、蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈

26、蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃

27、蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇

28、螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿蒁裊膄蒄蕆襖芆莇螆袃羆膀螞袂肈蒞薈袁膀膈蒄袁袀莄莀羀羂膆蚈罿肅莂薄羈芇膅薀羇羇蒀蒆羆聿芃螅羅膁蒈蟻羅芄芁

29、薇羄羃蕆蒃蝕肆芀荿蠆膈蒅蚇蠆袇羋蚃蚈肀薃蕿蚇膂莆蒅蚆芄腿螄蚅羄莄蝕蚄肆膇薆螃腿莃蒂螃袈膆莈螂羈莁螇螁膃芄蚃螀芅葿薈蝿羅節(jié)蒄螈肇蒈莀螇膀芀蠆袇衿蒆薅袆羈艿 基于fpga的多路數(shù)字搶答器的設(shè)計(jì) 畢 業(yè) 論 文(設(shè) 計(jì)) 題 目 姓 名指導(dǎo)教師職稱 二一 三 年 五 月 二十五 日 內(nèi) 容 摘 要 關(guān) 鍵 詞 verilog hdl、四路搶答器、倒計(jì)時(shí)、仿真、顯示1 based on fpga multi-channel digitalanswering device designauthor: tutor:abstractthis paper describes an fpga-based des

30、ign of four digital answering device, first allocated function of each module, the design of the main seven modules were responder module, plus or minus sub-module, the countdown module, beep module and a digital display module. the control can be achieved through the host responder starting group n

31、umber display, integral reset and start the countdown module; through key players to carry flag changes, turn the buzzer and subtract points for entry into the module to prepare. the design process using verilog language to write, the register variables to control operation of each module, and use t

32、he quartus ii software version 5.0 to be simulated. the design uses fpga to enhance the flexibility of timing, because the fpga i / o port is rich in resources, can be slightly modified on the basis of a lot of other features can be added responder, so late plasticity is very strong, because the cor

33、e is the fpga chip , the external circuit is relatively simple, so easy to maintain, and low maintenance costs.key wordsverilog hdl,four responder, countdown, simulation, showing2 目 錄 第一章 引 言. . 1第二章 fpga原理及相關(guān)開(kāi)發(fā)工具軟件的介紹 . 32.1 fpga的簡(jiǎn)介. . 32.1.1 fpga的發(fā)展與趨勢(shì). . 32.1.2 fpga的工作原理及基本特點(diǎn) . 42.1.3 fpga的開(kāi)發(fā)流程.

34、. 52.1.4 fpga的配置. . 62.2 軟件介紹. . 72.2.1 verilog hdl的介紹 .82.2.2 quartus ii軟件. . 8第三章 數(shù)字搶答器系統(tǒng)設(shè)計(jì)方案和主要模塊 . 113.1 功能描述及設(shè)計(jì)架構(gòu). . 113.2 搶答器程序流程圖以及各模塊代碼分析 . 133.2.1 搶答器程序結(jié)構(gòu)及主程序流程圖 . 133.2.2 初始化及搶答模塊 . 143.2.3 加減分?jǐn)?shù)模塊 . 183.2.4 倒計(jì)時(shí)模塊. . 193.2.5 蜂鳴器模塊. . 203.2.6 重置模塊及數(shù)碼管顯示模塊 . 213.3 頂層模塊連線及開(kāi)發(fā)硬件配置 . 23 3 3.31 電路

35、圖. . 233.32 ep1c6q240c8芯片及使用到的管腳分配 . 24第四章 搶答器系統(tǒng)仿真與分析. . 28第五章 總 結(jié). . 31致謝 . 32參考文獻(xiàn) . 33附錄:源代碼 . 34 4 基于fpga的多路數(shù)字搶答器的設(shè)計(jì) 第一章 引 言 隨著社會(huì)的發(fā)展,各種競(jìng)賽比賽日益增多,搶答器以它的方便快捷、直觀反映首先取得發(fā)言權(quán)的選手等優(yōu)點(diǎn),深受比賽各方的辛睞,市場(chǎng)前景一片大好。另一方面隨著電子科技的發(fā)展,搶答器的功能以及實(shí)現(xiàn)方式也越來(lái)越多,產(chǎn)品的可靠性以及準(zhǔn)確性也越來(lái)越強(qiáng)。能夠?qū)崿F(xiàn)多路搶答器功能的方式有很多種,主要包括前期的數(shù)字電路、模擬電路以及數(shù)字電路與模擬電路組合的方式,但是這種

36、方式制作過(guò)程比較復(fù)雜,并且可靠性準(zhǔn)確性不高,研發(fā)周期也比較長(zhǎng)。目前對(duì)于搶答器的功能描述,如涵蓋搶答器、選手答題計(jì)時(shí)、限時(shí)搶答以及犯規(guī)組號(hào)搶答器具有搶答自鎖,暫停復(fù)位、電子音樂(lè)報(bào)聲、燈光指示、自動(dòng)定時(shí)等功能,還有工作模式的切換和時(shí)間設(shè)定,對(duì)于這些隨著科學(xué)技術(shù)的發(fā)展,肯定還要得到進(jìn)一步的改進(jìn)。發(fā)展趨勢(shì)一般都要趨向于智能化,并且設(shè)計(jì)更加合理化。通過(guò)搶答器的使用,可以在各類比賽中特別是搶答環(huán)節(jié),直觀明了的看出是哪一組搶到了題目,比起通過(guò)肉眼來(lái)判斷,更加的精確,同時(shí)也少了不必要的紛爭(zhēng),使得比賽更加的公平、公開(kāi)、公正。搶答器的這些優(yōu)點(diǎn)使得它在比賽中得以廣泛的應(yīng)用。搶答器經(jīng)過(guò)發(fā)展從最初的只有幾個(gè)三極管、可控

37、硅、發(fā)光管等組成, 能通過(guò)發(fā)光管的指示辨認(rèn)出選手號(hào)碼;到現(xiàn)在使用高速處理芯片和集成數(shù)字電 1 路;從起初單片機(jī)到現(xiàn)在的arm和fpga,技術(shù)手段進(jìn)一步成熟,同時(shí)技術(shù)的發(fā)展也為搶答器增加了很多更加貼近比賽的新功能,如選手號(hào)碼顯示、倒計(jì)時(shí)、選手得分顯示等等。這類搶答器制作并不復(fù)雜,但是準(zhǔn)確度和可靠性都比較可觀,并且易于安裝和維護(hù)。2 第二章 2.1 fpga的簡(jiǎn)介 fpga原理及相關(guān)開(kāi)發(fā)工具軟件的介紹2.1.1 fpga的發(fā)展與趨勢(shì) 現(xiàn)場(chǎng)可編程門陣列fpga(fieldprogrammable gate array),它是在pal、gal、cpld等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用

38、集成電路(asic)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。目前以硬件描述語(yǔ)言(verilog 或 vhdl)所完成的電路設(shè)計(jì),可以經(jīng)過(guò)簡(jiǎn)單的綜合與布局,快速的燒錄至 fpga 上進(jìn)行測(cè)試,是現(xiàn)代 ic 設(shè)計(jì)驗(yàn)證的技術(shù)主流。這些可編輯元件可以被用來(lái)實(shí)現(xiàn)一些基本的邏輯門電路(比如and、or、xor、not)或者更復(fù)雜一些的組合功能比如解碼器或數(shù)學(xué)方程式。在大多數(shù)的fpga里面,這些可編輯的元件里也包含記憶元件例如觸發(fā)器(flipflop)或者其他更加完整的記憶塊。系統(tǒng)設(shè)計(jì)師可以根據(jù)需要通過(guò)可編輯的連接把fpga內(nèi)部的邏輯塊連接起來(lái),就好

39、像一個(gè)電路試驗(yàn)板被放在了一個(gè)芯片里。一個(gè)出廠后的成品fpga的邏輯塊和連接可以按照設(shè)計(jì)者而改變,所以fpga可以完成所需要的邏輯功能。fpga一般來(lái)說(shuō)比asic(專用集成芯片)的速度要慢,無(wú)法完成復(fù)雜的設(shè)計(jì),而且消耗更多的電能。但是他們也有很多的優(yōu)點(diǎn)比如可以快速成品,可以被修改來(lái)改正程序中的錯(cuò)誤和更便宜的造價(jià)。廠 3 商也可能會(huì)提供便宜的但是編輯能力差的fpga。因?yàn)檫@些芯片有比較差的可編輯能力,所以這些設(shè)計(jì)的開(kāi)發(fā)是在普通的fpga上完成的,然后將設(shè)計(jì)轉(zhuǎn)移到一個(gè)類似于asic的芯片上。另外一種方法是用cpld(復(fù)雜可編程邏輯器件備)。 2.1.2 fpga的工作原理及基本特點(diǎn)fpga采用了邏輯

40、單元陣列l(wèi)ca(logic cell array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊clb(configurable logic block)、輸出輸入模塊iob(input output block)和內(nèi)部連線(interconnect)三個(gè)部分。fpga的基本特點(diǎn)主要有:1)采用fpga設(shè)計(jì)asic電路,用戶不需要投片生產(chǎn),就能得到合用的芯片。2)fpga可做其它全定制或半定制asic電路的中試樣片。3)fpga內(nèi)部有豐富的觸發(fā)器和io引腳。4)fpga是asic電路中設(shè)計(jì)周期最短、開(kāi)發(fā)費(fèi)用最低、風(fēng)險(xiǎn)最小的器件之一。5) fpga采用高速chmos工藝,功耗低,可以與cmos、ttl電平

41、兼容??梢哉f(shuō),fpga芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。fpga是由存放在片內(nèi)ram中的程序來(lái)設(shè)置其工作狀態(tài)的,因此,工作時(shí)需要對(duì)片內(nèi)的ram進(jìn)行編程。用戶可以根據(jù)不同的配置 4 模式,采用不同的編程方式。加電時(shí),fpga芯片將eprom中數(shù)據(jù)讀入片內(nèi)編程ram中,配置完成后,fpga進(jìn)入工作狀態(tài)。掉電后,fpga恢復(fù)成白片,內(nèi)部邏輯關(guān)系消失,因此,fpga能夠反復(fù)使用。fpga的編程無(wú)須專用的fpga編程器,只須用通用的eprom、prom編程器即可。當(dāng)需要修改fpga功能時(shí),只需換一片eprom即可。這樣,同一片fpga,不同的編程數(shù)據(jù),可以產(chǎn)生不同的電路功能。因此,f

42、pga的使用非常靈活。 2.1.3 fpga的開(kāi)發(fā)流程fpga開(kāi)發(fā)流程可以分為如下幾步:設(shè)計(jì)輸入,設(shè)計(jì)輸入主要包括原理圖輸入、狀態(tài)圖輸入、波形圖輸入以及某種硬件描述語(yǔ)言,比如說(shuō)是verilog、vhdl的源程序(此次設(shè)計(jì)主要是使用verilog)。它是利用這些輸入去描述一個(gè)電路的功能。功能仿真,功能仿真就是利用相關(guān)仿真工具對(duì)相關(guān)電路進(jìn)行功能仿真,也就是對(duì)你的輸入設(shè)計(jì)的邏輯功能進(jìn)行相關(guān)的模擬測(cè)試。從功能上來(lái)了解電路是否能夠達(dá)到預(yù)期要求。這里的功能仿真純粹是模擬性質(zhì)的,不會(huì)設(shè)計(jì)的任何具體器件的硬件特性。綜合,綜合就是行為或者功能層次表達(dá)的電子系統(tǒng)轉(zhuǎn)換成低層次門級(jí)電路的網(wǎng)表。布局布線,就是將綜合后的

43、網(wǎng)表文件針對(duì)某一個(gè)具體的目標(biāo)器 5 件進(jìn)行邏輯映射。此時(shí)應(yīng)該使用fpga廠商提供的實(shí)現(xiàn)與布局布線工具,根據(jù)所選芯片的型號(hào),進(jìn)行芯片內(nèi)部功能單元的實(shí)際連接與映射。時(shí)序驗(yàn)證,就是要使得時(shí)序仿真過(guò)程中,建立與保持時(shí)間要符合相關(guān)的制約,以便數(shù)據(jù)能被正確的傳輸。使仿真既包含門延時(shí),又包含線延時(shí)信息。能較好地反映芯片的實(shí)際工作情況。生成sof等文件,此文件可以通過(guò)調(diào)試器把它下載到系統(tǒng)中間去。而fpga設(shè)計(jì)流程的其他步驟基本上由相關(guān)工具去完成,因此只要自己設(shè)置好相關(guān)參數(shù),不要人為干預(yù)太多。而驗(yàn)證的話就需要用戶花費(fèi)大量的時(shí)間去完成。 2.1.4 fpga的配置fpga有多種配置模式:并行主模式為一片fpga加

44、一片eprom的方式;主從模式可以支持一片prom編程多片fpga;串行模式可以采用串行prom編程fpga;外設(shè)模式可以將fpga作為微處理器的外設(shè),由微處理器對(duì)其編程。如何實(shí)現(xiàn)快速的時(shí)序收斂、降低功耗和成本、優(yōu)化時(shí)鐘管理并降低fpga與pcb并行設(shè)計(jì)的復(fù)雜性等問(wèn)題,一直是采用fpga的系統(tǒng)設(shè)計(jì)工程師需要考慮的關(guān)鍵問(wèn)題。如今,隨著fpga向更高密度、更大容量、更低功耗和集成更多ip的方向發(fā)展,系統(tǒng)設(shè)計(jì)工程師在從這些優(yōu)異性能獲益的同時(shí),不得不面對(duì)由于fpga前所未有的性能和能力水平而帶來(lái)的新的設(shè) 6 計(jì)挑戰(zhàn)。例如,領(lǐng)先f(wàn)pga廠商xilinx最近推出的virtex-5系列采用65nm工藝,可提

45、供高達(dá)33萬(wàn)個(gè)邏輯單元、1,200個(gè)i/o和大量硬ip塊。超大容量和密度使復(fù)雜的布線變得更加不可預(yù)測(cè),由此帶來(lái)更嚴(yán)重的時(shí)序收斂問(wèn)題。此外,針對(duì)不同應(yīng)用而集成的更多數(shù)量的邏輯功能、dsp、嵌入式處理和接口模塊,也讓時(shí)鐘管理和電壓分配問(wèn)題變得更加困難。幸運(yùn)地是,fpga廠商、eda工具供應(yīng)商正在通力合作解決65nm fpga獨(dú)特的設(shè)計(jì)挑戰(zhàn)。不久以前,synplicity與xilinx宣布成立超大容量時(shí)序收斂聯(lián)合工作小組,旨在最大程度地幫助系統(tǒng)設(shè)計(jì)工程師以更快、更高效的方式應(yīng)用65nm fpga器件。設(shè)計(jì)軟件供應(yīng)商magma推出的綜合工具blast fpga能幫助建立優(yōu)化的布局,加快時(shí)序的收斂。最近

46、fpga的配置方式已經(jīng)多元化!fpga主要生產(chǎn)廠商: 1、altera2、xilinx3、actel4、lattice其中altera和xilinx主要生產(chǎn)一般用途fpga,其主要產(chǎn)品采用ram工藝。actel主要提供非易失性fpga,產(chǎn)品主要基于反熔絲工藝和flash工藝。 2.2 軟件介紹7 2.2.1 verilog hdl的介紹verilog hdl是在1983年有g(shù)da(gateway design automation)公司首創(chuàng)的一種硬件描述語(yǔ)言,用于數(shù)字電子系統(tǒng)設(shè)計(jì)。該語(yǔ)言可以讓設(shè)計(jì)者進(jìn)行各種級(jí)別的邏輯設(shè)計(jì),進(jìn)行數(shù)字邏輯系統(tǒng)的仿真驗(yàn)證、時(shí)序分析、邏輯綜合。它是目前應(yīng)用最廣泛的一種

47、硬件語(yǔ)言。verilog hdl作為一種硬件描述語(yǔ)言,用于從算法級(jí)、門級(jí)到開(kāi)關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對(duì)象的復(fù)雜性可以介于簡(jiǎn)單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進(jìn)行時(shí)序建模。verilog hdl 語(yǔ)言具有下述描述能力:設(shè)計(jì)的行為特性、設(shè)計(jì)的數(shù)據(jù)流特性、設(shè)計(jì)的結(jié)構(gòu)組成以及包含響應(yīng)監(jiān)控和設(shè)計(jì)驗(yàn)證方面的時(shí)延和波形產(chǎn)生機(jī)制。所有這些都使用同一種建模語(yǔ)言。此外,verilog hdl語(yǔ)言提供了編程語(yǔ)言接口,通過(guò)該接口可以在模擬、驗(yàn)證期間從設(shè)計(jì)外部訪問(wèn)設(shè)計(jì),包括模擬的具體控制和運(yùn)行。 2.2.2 quartus ii軟件此次畢設(shè)所使用

48、的軟件是quartus ii5.0,使用語(yǔ)言為verilog hdl。quartus ii是altera提供的fpga/cpld開(kāi)發(fā)集成環(huán)境,altera是世界最大可編程邏輯器件供應(yīng)商之一。quartus ii在21世紀(jì)初推出,是altera前一代fpga/cpld集成開(kāi)發(fā)環(huán)境max+plus ii的更 8 新?lián)Q代產(chǎn)品,其界面友好,使用便捷。在quartus ii上可以完成設(shè)計(jì)輸入、hdl綜合、布線布局(適配)、仿真和下載和硬件測(cè)試等流程,它提供了一種與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,使設(shè)計(jì)者能方便地進(jìn)行設(shè)計(jì)輸入、快速處理和器件編程。altera的quartus ii 提供了完整的多平臺(tái)設(shè)計(jì)環(huán)境,能滿足各

49、種特定設(shè)計(jì)的需要,也是單芯片可編程系統(tǒng)(sopc)設(shè)計(jì)的綜合性環(huán)境和sopc開(kāi)發(fā)的基本設(shè)計(jì)工具,并為altera dsp開(kāi)發(fā)包進(jìn)行系統(tǒng)模型設(shè)計(jì)提供了集成綜合環(huán)境。quartus ii設(shè)計(jì)工具完全支持vhdl、verylog的設(shè)計(jì)流程,其netlist writer)和編輯數(shù)據(jù)接口(complier database interface)等??梢酝ㄟ^(guò)選擇start complication來(lái)運(yùn)行所有的編譯器模塊,也可以通過(guò)選擇start單獨(dú)運(yùn)行各個(gè)模塊。還可以通過(guò)選擇complier tool(tools 菜單), 9 在complier tool 窗口中運(yùn)行該模塊來(lái)啟動(dòng)編輯器模塊。在compl

50、ier tool 窗口中,可以打開(kāi)該模塊的設(shè)置文件或報(bào)告文件,或打開(kāi)其他相關(guān)窗口。圖七中所示的上排是quartus ii編譯設(shè)計(jì)主控界面,它顯示了quartus ii自動(dòng)設(shè)計(jì)的各主要處理環(huán)節(jié)和設(shè)計(jì)流程,包括設(shè)計(jì)輸入編輯、設(shè)計(jì)分析與綜合、適配、編程文件匯編(裝配)、時(shí)序參數(shù)提取以及編程下載幾個(gè)步驟。在圖七下排的流程框圖,是與上面的quartus ii設(shè)計(jì)流程相對(duì)照的標(biāo)準(zhǔn)的eda開(kāi)發(fā)流程。 圖2.1:quartus ii設(shè)計(jì)流程10 第三章 數(shù)字搶答器系統(tǒng)設(shè)計(jì)方案和主要模塊 3.1 功能描述及設(shè)計(jì)架構(gòu)本次畢業(yè)設(shè)計(jì)設(shè)計(jì)了一個(gè)基于fpga芯片的數(shù)字搶答器:本搶答器有九個(gè)輸入端,其中四個(gè)輸入端為四組選手

51、的搶答按鍵,四個(gè)個(gè)分別為主持人加分按鍵、減分按鍵、積分重置按鍵和開(kāi)始搶答按鍵和一個(gè)時(shí)鐘信號(hào)輸入端。有兩個(gè)bcd數(shù)碼管進(jìn)行顯示,其中一個(gè)顯示搶答者組號(hào),另外一個(gè)用來(lái)顯示積分,用八個(gè)led燈來(lái)進(jìn)行搶答時(shí)間倒計(jì)時(shí)。并有蜂鳴器來(lái)提示是否已經(jīng)有人搶答到題目,搶到題目時(shí)組號(hào)數(shù)碼管顯示該組的組號(hào)。開(kāi)始搶答時(shí),有主持人宣布搶答開(kāi)始,并按下開(kāi)始搶答按鍵,各組開(kāi)始搶答,其中任意一組搶到題目,則電路進(jìn)行自鎖,其它各組再按按鍵即為無(wú)效,搶到題目后蜂鳴器響,作答結(jié)束后依據(jù)回答答案是否正確有主持人選擇進(jìn)入加減分模塊,每組初始分?jǐn)?shù)為五分,答對(duì)一道加一分,錯(cuò)一道減一分,不搶答則分?jǐn)?shù)不加不扣。11 圖3.1搶答器的具體功能如下

52、: 搶答器功能示意圖1、 設(shè)置搶答開(kāi)始開(kāi)關(guān)按鍵inputen,此按鍵有主此人操控,在主持人宣布搶答開(kāi)始后,按下此按鍵,各組方可開(kāi)始進(jìn)行搶答。2、 搶答器具備限時(shí)搶答功能,限時(shí)時(shí)間為十秒。當(dāng)主持人按下?lián)尨痖_(kāi)始按鍵后,八個(gè)led燈全亮,并每秒熄滅一個(gè),全部熄滅則算作是無(wú)人搶答,此題作廢,主持人可以宣布進(jìn)入下一道題的搶答環(huán)節(jié)。3、 搶答器具備鎖存功能和現(xiàn)實(shí)功能,也就是說(shuō)當(dāng)選手搶答時(shí)只要按動(dòng)搶答按鍵后,鎖存相對(duì)應(yīng)的組號(hào),當(dāng)主持人對(duì)分?jǐn)?shù)進(jìn)行加減完畢之后,在對(duì)應(yīng)的數(shù)碼管上顯示搶答者的分?jǐn)?shù),然后進(jìn)入下一輪搶答。4、 主持人在選手搶答之后,作答完成之后,進(jìn)入加減分?jǐn)?shù)環(huán)節(jié),此時(shí)主持人可以按兩個(gè)按鍵中的一個(gè),其中

53、一個(gè)按鍵用來(lái)在回答正確之后加分,兩外一個(gè)用來(lái)在回答錯(cuò)誤之后減分,主持人之后可選擇兩個(gè)按鍵之中的一個(gè)來(lái)完成此環(huán)節(jié)。完成加減分環(huán)節(jié)之后,主持人可以進(jìn)入下一環(huán)節(jié)。5、 關(guān)于蜂鳴器,蜂鳴器在選手中任意一人首先按下按鍵之后,鳴響三秒鐘,來(lái)宣布此題已經(jīng)被搶到,并在bcd數(shù)碼管上顯示該組的組號(hào)。如果倒計(jì)時(shí)結(jié)束之后無(wú)人搶答,則蜂鳴器不做反應(yīng)。12 此次設(shè)計(jì)以fpga為基礎(chǔ)設(shè)計(jì)數(shù)字搶答器,根據(jù)主要的功能設(shè)計(jì)要求,該設(shè)計(jì)主要包括搶答輸入按鍵、bcd數(shù)碼管顯示、led倒計(jì)時(shí)和fpga系統(tǒng)。搶答器的結(jié)構(gòu)示意圖如下:圖3.2:搶答器結(jié)構(gòu)示意圖設(shè)計(jì)中fpga最小系統(tǒng)電路為fpga可以正常工作時(shí)的基本電路,由時(shí)鐘和復(fù)位電路組成。按鍵輸入電路有八個(gè)按鍵組成,數(shù)碼顯示管有兩個(gè)個(gè)八段共陽(yáng)極數(shù)碼管組成。led倒計(jì)時(shí)顯示電路有八個(gè)個(gè)紅色的led燈組成。 3.2 搶答器程序流程圖以及各模塊代碼分析3.2.1 搶答器程序結(jié)構(gòu)及主程序流程圖本次畢業(yè)設(shè)計(jì)中程序設(shè)計(jì)采用verilog hdl 語(yǔ)言進(jìn)行編程,總體編程思路采用模塊化編程方式,主要分為三個(gè)模塊,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論