數(shù)字模擬電路小題復(fù)習(xí)_第1頁(yè)
數(shù)字模擬電路小題復(fù)習(xí)_第2頁(yè)
數(shù)字模擬電路小題復(fù)習(xí)_第3頁(yè)
數(shù)字模擬電路小題復(fù)習(xí)_第4頁(yè)
數(shù)字模擬電路小題復(fù)習(xí)_第5頁(yè)
已閱讀5頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、真誠(chéng)為您提供優(yōu)質(zhì)參考資料,若有不當(dāng)之處,請(qǐng)指正。第一章緒論一、 選擇題1、以下代碼中為無權(quán)碼的為( CD )。 A、8421BCD碼 B、5421BCD碼 C、余三碼 D、格雷碼2、一位十六進(jìn)制數(shù)可以用( C )位二進(jìn)制數(shù)來表示。A、 B、 C、 D、163、十進(jìn)制數(shù)25用8421BCD碼表示為( B )。A、10 101 B、0010 0101 C、100101 D、101014、在一個(gè)8位的存儲(chǔ)單元中,能夠存儲(chǔ)的最大無符號(hào)整數(shù)是( CD )。A、(256)10 B、(127)10 C、(FF)16 D、(255)105、常用的BCD碼有( CD )。A、奇偶校驗(yàn)碼 B、格雷碼 C、8421

2、碼 D、余三碼6、與模擬電路相比,數(shù)字電路主要的優(yōu)點(diǎn)有( BCD )。A、容易設(shè)計(jì) B、通用性強(qiáng) C、保密性好 D、抗干擾能力強(qiáng)二、 判斷題(正確打,錯(cuò)誤的打) 1、數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。( ) 2、格雷碼具有任何相鄰碼只有一位碼元不同的特性。( )3、八進(jìn)制數(shù)(18)8比十進(jìn)制數(shù)(18)10小。( )4、在時(shí)間和幅度上都離散的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。( )三、 填空題1、 數(shù)字信號(hào)的特點(diǎn)是在 幅度 上和 時(shí)間 上都是離散,其高電平和低電平常用 1 和 0 來表示。2、 分析數(shù)字電路的主要工具是 邏輯代數(shù) ,數(shù)字電路又稱作 邏輯電路 。3、

3、常用的BCD碼有 8421BCD碼 、2421BCD碼、5421BCD碼、余三碼等。常用的可靠性代碼有格雷碼、奇偶校驗(yàn)碼等。 4、 (10110010.1011)2=( 262.54 )8=( B2.B )165、 ( 35.4)8 =(11101.1 )2 =(29.5)10=(1D.8)16=(0010 100.0101)8421BCD6、 (39.75 )10=(100111.11)2=(47.6)8=(27.C)167、 ( 5E.C)16=(1011110.11)2=(136.6)8=(94.75)10= (1001 0100.0111 0101)8421BCD8、 ( 0111 1

4、000)8421BCD =(1001110)2=(116)8=(78)10=(4E)169 / 9第二章邏輯代數(shù)基礎(chǔ)一、選擇題1、當(dāng)邏輯函數(shù)有n個(gè)變量時(shí),共有( D )個(gè)變量取值組合。A、n B、2n C、n2 D、2n2、邏輯函數(shù)的表示方法中具有唯一性的是( AD )。A 、真值表 B、表達(dá)式 C、邏輯圖 D、卡諾圖3、( AC )。A、 B、 C、 D、4、求一個(gè)邏輯函數(shù)F的對(duì)偶式,可將F中的( ACD )。A 、“”換成“+”,“+”換成“” B、原變量換成反變量,反變量換成原變量C、變量不變D、常數(shù)中“0”換成“1”,“1”換成“0”E、常數(shù)不變5、在何種輸入情況下,“與非”運(yùn)算的結(jié)果

5、是邏輯0。 ( D )A、全部輸入是0 B、任一輸入是0 C、僅一輸入是0 D、全部輸入是16、在何種輸入情況下,“或非”運(yùn)算的結(jié)果是邏輯0。 ( BCD )A、全部輸入是0 B、全部輸入是1 C、任一輸入為0,其他輸入為1 D、任一輸入為1二、判斷題(正確打,錯(cuò)誤的打)1、 邏輯變量的取值,比大。( )。2、 異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。( )。3、若兩個(gè)函數(shù)具有相同的真值表,則兩個(gè)邏輯函數(shù)必然相等。( )。4、因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。( )5、若兩個(gè)函數(shù)具有不同的邏輯函數(shù)式,則兩個(gè)邏輯函數(shù)必然不相等。( )6、邏輯函數(shù)已是最簡(jiǎn)與或表達(dá)式。( )7

6、、對(duì)邏輯函數(shù)利用代入規(guī)則,令A(yù)=BC代入,得成立。( )三、填空題1、邏輯代數(shù)又稱為布爾代數(shù)。最基本的邏輯關(guān)系有 與 、或、 非 三種。常用的幾種導(dǎo)出的邏輯運(yùn)算為 或非 、或非 、與或非 、 同或 、 異或 。2、邏輯函數(shù)的常用表示方法有 邏輯表達(dá) 、 真值表 、 邏輯圖 。3、邏輯代數(shù)的三個(gè)重要規(guī)則是 代入規(guī)則 、對(duì)偶規(guī)則 、 反演規(guī)則 。4、邏輯函數(shù)的反函數(shù)。5、邏輯函數(shù)F=A(B+C)1的對(duì)偶函數(shù)是 FD=A+BC+0 。6、添加項(xiàng)公式的對(duì)偶式為。7、邏輯函數(shù) 0 。8、已知函數(shù)的對(duì)偶式為,則它的原函數(shù)為 。第三章邏輯門電路一、選擇題1、三態(tài)門輸出高阻狀態(tài)時(shí),( ABD )是正確的說法。

7、A、用電壓表測(cè)量指針不動(dòng) B、相當(dāng)于懸空 C、電壓不高不低 D、測(cè)量電阻指針不動(dòng)2、以下電路中常用于總線應(yīng)用的有( A )。A、TSL門 B、OC門 C、漏極開路門 D、CMOS與非門3、三極管作為開關(guān)使用時(shí),要提高開關(guān)速度,可( ACD )。A、降低飽和深度 B、增加飽和深度 C、采用有源泄放回路 D、采用抗飽和三極管4、CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是( ACD )。A、微功耗 B、高速度 C、高抗干擾能力 D、電源范圍寬5、與CT4000系列相對(duì)應(yīng)的國(guó)際通用標(biāo)準(zhǔn)型號(hào)為( B )。A、CT74S肖特基系列 B、CT74LS低功耗肖特基系列C、CT74L低功耗系列 D

8、、CT74H高速系列二、判斷題(正確打,錯(cuò)誤的打)1、TTL與非門的多余輸入端可以接固定高電平。( )2、 當(dāng)TTL與非門的輸入端懸空時(shí)相當(dāng)于輸入為邏輯1。( )3、三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。( )三、填空題1、集電極開路門的英文縮寫為OC門,工作時(shí)必須外加 電源 和 負(fù)載 。2、OC門稱為 集電極開路門 門,多個(gè)OC門輸出端并聯(lián)到一起可實(shí)現(xiàn) 線與 功能。3、國(guó)產(chǎn)TTL電路 CT4000相當(dāng)于國(guó)際SN54/74LS系列,其中LS表示低功耗肖特基 。第四章組合邏輯電路一、選擇題1、下列表達(dá)式中不存在競(jìng)爭(zhēng)冒險(xiǎn)的有( CD )。A、 B、 C、 D、 2、若在編碼器中有

9、50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為( B )位。A、5 B、6 C、10 D、503、一個(gè)16選1的數(shù)據(jù)選擇器,其XXX輸入(選擇控制輸入)端有( C )個(gè)。A、1 B、2 C、4 D、164、下列各函數(shù)等式中無冒險(xiǎn)現(xiàn)象的函數(shù)式有( D )。A、 B、 C、 D、 E、5、函數(shù),當(dāng)變量的取值為( ACD )時(shí),將出現(xiàn)冒險(xiǎn)現(xiàn)象。A、B=C=1 B、B=C=0 C、A=1,C=0 D、A=0,B=06、四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和XXX碼Ai之間的邏輯表達(dá)式為Y=( A )。A、 B、 C、 D、 7、一個(gè)8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有( E )個(gè)。A、1 B、2 C、3

10、D、4 E、88、在下列邏輯電路中,不是組合邏輯電路的有( D )。A、譯碼器 B、編碼器 C、全加器 D、寄存器9、八路數(shù)據(jù)分配器,其XXX輸入端有( C )個(gè)。A、1 B、2 C、3 D、4 E、810、組合邏輯電路消除競(jìng)爭(zhēng)冒險(xiǎn)的方法有( AB )。A、修改邏輯設(shè)計(jì) B、在輸出端接入濾波電容C、后級(jí)加緩沖電路 D、屏蔽輸入信號(hào)的尖峰干擾11、用3線-8線譯碼器74LS138實(shí)現(xiàn)原碼輸出的8路數(shù)據(jù)分配器,應(yīng)( ABC )。A、 =1, =D,=0 B、=1,=D,=DC、=1,=0,=D D、=D,=0,=012、以下電路中,加以適當(dāng)輔助門電路,( AB )適于實(shí)現(xiàn)單輸出組合邏輯電路。A、二

11、進(jìn)制譯碼器 B、數(shù)據(jù)選擇器 C、數(shù)值比較器 D、七段顯示譯碼器13、用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù),應(yīng)使( A )。A、D0=D2=0,D1=D3=1 B、D0=D2=1,D1=D3=0C、D0=D1=0,D2=D3=1 D、D0=D1=1,D2=D3=014、用3線-8譯碼器74LS138和輔助門電路實(shí)現(xiàn)邏輯函數(shù),應(yīng)( AB )。A、用與非門, B、用與門, C、用或門, D、用或門,二、判斷題(正確打,錯(cuò)誤的打)1、優(yōu)先編碼器的編碼信號(hào)是相互排斥的,不允許多個(gè)編碼信號(hào)同時(shí)有效。( )2、編碼與譯碼是互逆的過程。( )3、液晶顯示器的優(yōu)點(diǎn)是功耗極小、工作電壓低。( )4、液晶顯示器可以在完全黑暗

12、的工作環(huán)境中使用。( )5、共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動(dòng)。( )6、用數(shù)據(jù)選擇器可實(shí)現(xiàn)時(shí)序邏輯電路。( )7、組合邏輯電路中產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的主要原因是輸入信號(hào)受到尖峰干擾。( )三、填空題1、消除竟?fàn)幟半U(xiǎn)的方法有 修改邏輯設(shè)計(jì)(增加多余項(xiàng)) 、 接入濾波電容 、 加選通脈沖 等。第五章集成觸發(fā)器一、選擇題1、N個(gè)觸發(fā)器可以構(gòu)成能寄存( B )位二進(jìn)制數(shù)碼的寄存器。A、N-1 B、N C、N+1 D、2N2、在下列觸發(fā)器中,有約束條件的是( C )。A、主從JK觸發(fā)器 B、主從D觸發(fā)器 C、同步RS觸發(fā)器 D、邊沿D觸發(fā)器3、一個(gè)觸發(fā)器可記錄一位二進(jìn)制代

13、碼,它有( C )個(gè)穩(wěn)態(tài)。A、0 B、1 C、2 D、3 E、44、存儲(chǔ)8位二進(jìn)制信息要( D )個(gè)觸發(fā)器。A、2 B、3 C、4 D、85、對(duì)于T觸發(fā)器,若現(xiàn)態(tài)Qn=0,欲使次態(tài)Qn+1=1,應(yīng)使輸入T=( BD )。A、0 B、1 C、 D、6、對(duì)于T觸發(fā)器,若現(xiàn)態(tài)Qn=1,欲使次態(tài)Qn+1=1,應(yīng)使輸入T=( AD )。A、0 B、1 C、 D、7、對(duì)于D觸發(fā)器,欲使Qn+1=Qn,應(yīng)使輸入D=( C )。A、0 B、1 C、 D、8、對(duì)于JK觸發(fā)器,若J=K,則可完成( C )觸發(fā)器的邏輯功能。A、RS B、D C、T D、9、欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端

14、( ABDE )。A、J=K=0 B、J=Q,K= C、J=,K=Q D、J=Q,K=0 E、J=0,K=10、欲使JK觸發(fā)器按Qn+1=工作,可使JK觸發(fā)器的輸入端( ACDE )。A、J=K=1 B、J=Q,K= C、J=,K=Q D、J=Q,K=1 E、J=1,K=Q11、欲使JK觸發(fā)器按Qn+1=0工作,可使JK觸發(fā)器的輸入端( BCD )。A、J=K=1 B、J=Q,K=Q C、J=Q,K=1 D、J=0,K=1 E、J=K=112、欲使JK觸發(fā)器按Qn+1=1工作,可使JK觸發(fā)器的輸入端( BCE )。A、J=K=1 B、J=1,K=0 C、J=K= D、J=K=0 E、J=,K=

15、013、欲使D觸發(fā)器按Qn+1=工作,應(yīng)使輸入D=( D )。A、0 B、1 C、Q D、14、下列觸發(fā)器中,克服了空翻現(xiàn)象的有( ABD )。A、邊沿D觸發(fā)器 B、主從RS觸發(fā)器 C、同步RS觸發(fā)器 D、主從JK觸發(fā)器15、下列觸發(fā)器中,沒有約束條件的是( D )。A、基本RS觸發(fā)器 B、主從RS觸發(fā)器 C、同步RS觸發(fā)器 D、邊沿D觸發(fā)器16、描述觸發(fā)器的邏輯功能的方法有( ABCD )。A、狀態(tài)轉(zhuǎn)換真值表 B、特性方程 C、狀態(tài)轉(zhuǎn)換圖 D、狀態(tài)轉(zhuǎn)換卡諾圖17、為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使( A )。A、J=D,K= B、K=D,J= C、J=K=D D、J=K=18、邊沿式D觸

16、發(fā)器是一種( C )穩(wěn)態(tài)電路。A、無 B、單 C、雙 D、多二、判斷題(正確打,錯(cuò)誤的打)1、D觸發(fā)器的特性方程為Qn+1=D,與Qn無關(guān),所以它沒有記憶功能。( )2、RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。( )3、同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。( )4、主從JK觸發(fā)器、邊沿JK觸發(fā)器和同步JK觸發(fā)器的邏輯功能完全相同。( )5、若要實(shí)現(xiàn)一個(gè)可暫停的一位二進(jìn)制計(jì)數(shù)器,控制信號(hào)A=0計(jì)數(shù),A=1保持,可選用T觸發(fā)器,且令T=A。( )6、由兩個(gè)TTL或非門構(gòu)成的基本RS觸發(fā)器,當(dāng)R=S=0時(shí),觸發(fā)器的狀態(tài)為不定。( )7、對(duì)邊沿JK觸發(fā)器,在

17、CLK為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn)一次。( )三、填空題1、觸發(fā)器有 2 個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要 8 個(gè)觸發(fā)器。2、一個(gè)基本RS觸發(fā)器在正常工作時(shí),它的約束條件是+=1,則它不允許輸入= 0 且= 0 的信號(hào)。3、觸發(fā)器有兩個(gè)互補(bǔ)的輸出端、,定義觸發(fā)器的1狀態(tài)為=1、=0,0狀態(tài)為=0、=1,可見觸發(fā)器的狀態(tài)指的是 Q 端的狀態(tài)。4、一個(gè)同步正常工作時(shí),不允許輸入R+S=1的信號(hào),因此它的約束條件是 RS=0 。5、在一個(gè)CLK脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)的現(xiàn)象稱為觸發(fā)器的 空翻 ,觸發(fā)方式為 主從 式或 邊沿 式的觸發(fā)器不會(huì)出現(xiàn)這種現(xiàn)象。第六章時(shí)序邏輯電路一、選擇題

18、1、同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是( A )。A、工作速度高 B、觸發(fā)器利用率高 C、電路簡(jiǎn)單 D、不受時(shí)鐘CLK控制。2、把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到( D )進(jìn)制計(jì)數(shù)器。A、4 B、5 C、9 D、203、下列邏輯電路中為時(shí)序邏輯電路的是( C )。A、變量譯碼器 B、加法器 C、數(shù)碼寄存器 D、數(shù)據(jù)選擇器4、N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為( D )的計(jì)數(shù)器。A、N B、2N C、N2 D、2N5、N個(gè)觸發(fā)器可以構(gòu)成能寄存( B )位二進(jìn)制數(shù)碼的寄存器。A、N-1 B、N C、N+1 D、2N6、五個(gè)D觸發(fā)器構(gòu)成環(huán)形計(jì)數(shù)器,其計(jì)數(shù)長(zhǎng)度為(

19、A )。A、5 B、10 C、25 D、327、同步時(shí)序電路和異步時(shí)序電路比較,其差異在于后者( B )。A、沒有觸發(fā)器 B、沒有統(tǒng)一的時(shí)鐘脈沖控制C、沒有穩(wěn)定狀態(tài) D、輸出只與內(nèi)部狀態(tài)有關(guān)8、欲設(shè)計(jì)0,1,2,3,4,5,6,7這幾個(gè)數(shù)的計(jì)數(shù)器,如果設(shè)計(jì)合理,采用同步二進(jìn)制計(jì)數(shù)器,最少應(yīng)使用( B )級(jí)觸發(fā)器。A、2 B、3 C、4 D、89、用二進(jìn)制異步計(jì)數(shù)器從0做加法,計(jì)到十進(jìn)制數(shù)178,則最少需要( D )個(gè)觸發(fā)器。A、2 B、6 C、7 D、8 E、1010、若用JK觸發(fā)器來實(shí)現(xiàn)特性方程為,則JK端的方程為( AB )。A、J=AB,K= B、J=AB,K= C、J=,K=AB D、

20、J=,K=AB11、若要設(shè)計(jì)一個(gè)脈沖序列為1101001110的序列脈沖發(fā)生器,應(yīng)選用( C )個(gè)觸發(fā)器。A、2 B、3 C、4 D、10二、判斷題(正確打,錯(cuò)誤的打)1、同步時(shí)序電路由組合電路和存儲(chǔ)器兩部分組成。( )2、組合電路不含有記憶功能的器件。( )3、同步時(shí)序電路具有統(tǒng)一的時(shí)鐘CLK控制。( )4、異步時(shí)序電路的各級(jí)觸發(fā)器類型不同。( )5、環(huán)形計(jì)數(shù)器在每個(gè)時(shí)鐘脈沖CLK作用時(shí),僅有一位觸發(fā)器發(fā)生狀態(tài)更新。( )6、環(huán)形計(jì)數(shù)器如果不作自啟動(dòng)修改,則總有孤立狀態(tài)存在。( )7、計(jì)數(shù)器的模是指構(gòu)成計(jì)數(shù)器的觸發(fā)器的個(gè)數(shù)。( )8、D觸發(fā)器的特征方程Qn+1=D,而與Qn無關(guān),所以,D觸發(fā)

21、器不是時(shí)序電路。( )9、在同步時(shí)序電路的設(shè)計(jì)中,若最簡(jiǎn)狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級(jí)觸發(fā)器來實(shí)現(xiàn)其電路,則不需檢查電路的自啟動(dòng)性。( )10、把一個(gè)5進(jìn)制計(jì)數(shù)器與一個(gè)10進(jìn)制計(jì)數(shù)器串聯(lián)可得到15進(jìn)制計(jì)數(shù)器。( )三、填空題1、寄存器按照功能不同可分為兩類: 移位 寄存器和 數(shù)碼 寄存器。2、數(shù)字電路按照是否有記憶功能通??煞譃閮深悾航M合邏輯電路 、 時(shí)序邏輯電路 。3、由四位移位寄存器構(gòu)成的順序脈沖發(fā)生器可產(chǎn)生 4 個(gè)順序脈沖。4、時(shí)序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時(shí)鐘控制分為 同步 時(shí)序電路和 異步 時(shí)序電路。第七章半導(dǎo)體存儲(chǔ)器一、選擇題1、一個(gè)容量為1K8的存儲(chǔ)器有( BD )個(gè)

22、存儲(chǔ)單元。A、8 B、8K C、8000 D、81922、要構(gòu)成容量為4K8的RAM,需要( D )片容量為2564的RAM。A、2 B、4 C、8 D、323、尋址容量為16K8的RAM需要( C )根XXX線。A、4 B、8 C、14 D、16 E、16K4、若RAM的XXX碼有8位,行、列XXX譯碼器的輸入端都為4個(gè),則它們的輸出線(即字線加位線)共有( C )條。A、8 B、16 C、32 D、2565、某存儲(chǔ)器具有8根XXX線和8根雙向數(shù)據(jù)線,則該存儲(chǔ)器的容量為( C )。A、83 B、8K8 C、2568 D、2562566、隨機(jī)存取存儲(chǔ)器具有( A )功能。A、讀/寫 B、無讀/

23、寫 C、只讀 D、只寫7、欲將容量為1281的RAM擴(kuò)展為10248,則需要控制各片選端的輔助譯碼器的輸出端數(shù)為( D )。A、1 B、2 C、3 D、88、欲將容量為2561的RAM擴(kuò)展為10248,則需要控制各片選端的輔助譯碼器的輸入端數(shù)為( B )。A、4 B、2 C、3 D、89、只讀存儲(chǔ)器ROM在運(yùn)行時(shí)具有( A )功能。A、讀/無寫 B、無讀/寫 C、讀/寫 D、無讀/無寫10、只讀存儲(chǔ)器ROM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲(chǔ)器中的內(nèi)容( D )。A、全部改變 B、全部為0 C、不可預(yù)料 D、保持不變11、隨機(jī)存取存儲(chǔ)器RAM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲(chǔ)器中的內(nèi)容( C )

24、。A、全部改變 B、全部為1 C、不確定 D、保持不變12、用若干RAM實(shí)現(xiàn)位擴(kuò)展時(shí),其方法是將( ACD )相應(yīng)地并聯(lián)在一起。A、XXX線 B、數(shù)據(jù)線 C、片選信號(hào)線 D、讀/寫線13、PROM的與陳列(XXX譯碼器)是( B )。A、全譯碼可編程陣列 B、全譯碼不可編程陣列 C、非全譯碼可編程陣列 D、非全譯碼不可編程陣列二、判斷題(正確打,錯(cuò)誤的打)1、實(shí)際中,常以字?jǐn)?shù)和位數(shù)的乘積表示存儲(chǔ)容量。( )2、RAM由若干位存儲(chǔ)單元組成,每個(gè)存儲(chǔ)單元可存放一位二進(jìn)制信息。( )3、用2片容量為16K8的RAM構(gòu)成容量為32K8的RAM是位擴(kuò)展。( )4、RAM中的信息,當(dāng)電源斷掉后又接通,則原存的信息不會(huì)改變。( )5、存儲(chǔ)器字?jǐn)?shù)的擴(kuò)展可以利用外加譯碼器控制數(shù)個(gè)芯片的片選輸入端來實(shí)現(xiàn)。( )6、PROM的或陣列(存儲(chǔ)矩陣)是可編程陣列。( )7、ROM的每個(gè)與項(xiàng)(XXX譯碼器的輸出)都一定是最小項(xiàng)。( )第十一章數(shù)/模和模/數(shù)轉(zhuǎn)換一、選擇題

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論