數(shù)字電路邏輯設(shè)計(jì)第三章.ppt_第1頁
數(shù)字電路邏輯設(shè)計(jì)第三章.ppt_第2頁
數(shù)字電路邏輯設(shè)計(jì)第三章.ppt_第3頁
數(shù)字電路邏輯設(shè)計(jì)第三章.ppt_第4頁
數(shù)字電路邏輯設(shè)計(jì)第三章.ppt_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

3 1 第3章集成邏輯門 3 2TTL集成邏輯門 3 1晶體管的開關(guān)特性 3 2 邏輯門電路 用以實(shí)現(xiàn)基本邏輯關(guān)系的電子電路 常用的邏輯門有與門 或門 非門等 3 3 3 1晶體管的開關(guān)特性 晶體管是電子電路中最常見的半導(dǎo)體器件 在電路中 晶體管處于接通 斷開狀態(tài)時(shí) 以及在兩種狀態(tài)之間轉(zhuǎn)換時(shí)所呈現(xiàn)的特性稱為晶體管的開關(guān)特性 接通狀態(tài) 斷開狀態(tài) 輸出低電平 輸出高電平 晶體二極管 三極管 MOS管 表示二值邏輯的0表示二值邏輯的1 3 4 開關(guān)斷開時(shí) 通過開關(guān)的電流i 0 開關(guān)兩端點(diǎn)間呈現(xiàn)的的電阻為無窮大開關(guān)閉合時(shí) 開關(guān)兩端的電壓為v 0 開關(guān)兩端點(diǎn)間呈現(xiàn)的的電阻為零開關(guān)的接通或斷開動(dòng)作瞬間完成上述開關(guān)特性不受其它因素 如溫度等 影響 R S V 理想開關(guān)特性 3 1 1晶體二極管開關(guān)特性 3 5 3 2TTL集成邏輯門 TTL Transistor TransistorLogic 即晶體管 晶體管邏輯電路 數(shù)字電路中一類最常見的雙極型集成邏輯門 3 6 3 2 1晶體管 晶體管邏輯門電路 常見的TTL門電路系列有 標(biāo)準(zhǔn)通用系列CT54 74 系列高速系列CT54H 74H 系列肖特基系列CT54S 74S 系列低耗肖特基系CT54LS 74LS 系列54系列 軍用 電源電壓 5 0 5 V 使用環(huán)境溫度范圍 55 125 74系列 民用 電源電壓 5 0 25 V 使用環(huán)境溫度范圍0 70 TTL門電路的標(biāo)稱邏輯高電平是3 6V邏輯低電平是0 3V 3 7 3 2 2TTL與非門的主要外部特性 TTL與非門的主要外部特性包括電壓傳輸特性 輸入 輸出電壓之間關(guān)系輸入特性 輸入電壓與輸入電流之間關(guān)系輸出特性 輸出電壓與輸出電流之間關(guān)系電源特性 平均功耗傳輸延遲特性 動(dòng)態(tài)特性通過討論這些外部特性 進(jìn)而了解它們的技術(shù)參數(shù) 幫助我們更好地使用數(shù)字集成電路 3 8 3 5 3CMOS傳輸門 C為高電位

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論