8-6-2 原理圖編輯與仿真_第1頁
8-6-2 原理圖編輯與仿真_第2頁
8-6-2 原理圖編輯與仿真_第3頁
8-6-2 原理圖編輯與仿真_第4頁
8-6-2 原理圖編輯與仿真_第5頁
已閱讀5頁,還剩10頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

18.6 基于Cadence平臺的IC設計8.6.1版圖設計的環(huán)境8.6.2原理圖編輯與仿真8.6.3版圖編輯與驗證8.6.4CMOS差動放大器版圖設計實例

2原理圖編輯與仿真流程1.建庫2.建底層單元3.電路圖輸入4.設置電路元件屬性5.Check&Save生成symbol7.原理圖仿真or導出網(wǎng)表31.建庫在~/project目錄下啟動Cadence:icfb&選擇CIW中的菜單:File->New->Library…指定庫名、路徑和工藝文件或直接利用前面已經(jīng)建好的library:lab4

CIW(CommandInterpreterWindow)Cadence工具的集中控制窗口輸入域命令提示行鼠標按紐提示輸出域菜單欄Log文件窗口號5增加設計所需的基本庫在cds.lib里加入:INCLUDE/net/eda450/disk1/cadence/IC4.46/share/cdssetup/cds.lib62.創(chuàng)建基本單元選擇CIW中的File->New->CellView…選擇libraryname:lab輸入cellname:and2選擇Tool:Composer-schematic,這時Viewname自動變?yōu)?schematic按OK進入schematiceditor7快速操作圖示CheckandSaveHotkey按此選擇library:cell:viewSchematiceditorwindow83.電路圖輸入基本元件:analogLib庫中nmos/pmos(襯底與源端短接);nmos4/pmos4(含襯底端);vdd(電源);gnd(地)……94.定義元件屬性選中元件按‘q’鍵定義元件參數(shù)器件的CDF屬性對應于HSPICE模型中的各屬性,InstanceName對應網(wǎng)單中的元件名,ModelName對應網(wǎng)單中的模型名105.電路檢查與保存點擊check&save按鈕錯誤內(nèi)容:CIW窗口會顯示錯誤說明。節(jié)點懸空輸出短路輸入開路116.自動創(chuàng)建symbol選擇COMPOSER的菜單:Design->CreateCellview->FromCellview…彈出窗口中已自動設置好library:cellview,檢查無誤OK12自動創(chuàng)建symbol設置PIN的名字和位置按OK后自動依據(jù)schematic建立一個簡單的symbol;你也可以修改pin的位置137.原理圖仿真在電路圖窗口中選擇Tools->AnalogEnvironment彈出AnalogDesignEnvironment窗口14Spectre

模擬器在Setup->Simulator/Directory/Host中選擇模擬器spectre在Setup->Modellibrary中添加工藝庫在Analyses->Choose中選擇仿真類型15仿真結

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論