物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及發(fā)展趨勢_第1頁
物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及發(fā)展趨勢_第2頁
物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及發(fā)展趨勢_第3頁
物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及發(fā)展趨勢_第4頁
物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及發(fā)展趨勢_第5頁
已閱讀5頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

物理學(xué)前沿講座現(xiàn)代電子技術(shù)的現(xiàn)狀及開展趨勢2023/10/3112023/10/312當(dāng)前社會(huì)是信息社會(huì),信息技術(shù)目前還沒有一個(gè)十分統(tǒng)一的定義。從廣義上講,但凡與上述諸方面相關(guān)的技術(shù)都可以叫做信息技術(shù),通??煞譃樗念?,即感測技術(shù)、通信技術(shù)、計(jì)算機(jī)技術(shù)和控制技術(shù)。所謂感測技術(shù),是指對信息的傳感、采集技術(shù);通信技術(shù)是傳遞信息的技術(shù);計(jì)算機(jī)技術(shù)是處理、存儲(chǔ)信息的技術(shù);控制技術(shù)那么是使用與反響信息的技術(shù)。

一般認(rèn)為,信息技術(shù)就是獲取、處理、傳遞、儲(chǔ)存、使用信息的技術(shù)。2023/10/313信息技術(shù)的應(yīng)用性很強(qiáng),因此又常被稱作“3C〞技術(shù)、“3A〞技術(shù)等等,此外還有“3D〞之說。

3A是指工廠自動(dòng)化(FactoryAutomation)、辦公自動(dòng)化(OfficeAutomation)和家庭自動(dòng)化(HomeAutomation)。3C是指通信(Communication)、計(jì)算機(jī)(Computer)、控制(Control)三種技術(shù),它們的英文名稱的第一個(gè)字母都是“C〞,所以簡稱3C技術(shù)?!?D〞是指數(shù)字傳輸(DigitalTransmission)、數(shù)字交換(DigitalSwitching)、數(shù)字處理(DigitalProcessing)三種數(shù)字技術(shù)。2023/10/314信息技術(shù)的根本結(jié)構(gòu)大致可概括為:計(jì)算機(jī)技術(shù)領(lǐng)域是核心;電子技術(shù)是信息技術(shù)的關(guān)鍵支撐技術(shù),其中包括微電子技術(shù)、光電子技術(shù);信息材料技術(shù)是根底信息技術(shù),其中包括電子備料以及光學(xué)材料技術(shù);通信技術(shù)是信息技術(shù)的重要的直接組成局部。

2023/10/315電子技術(shù)是十九世紀(jì)末、二十世紀(jì)初開始開展起來的新興技術(shù),二十世紀(jì)開展最迅速,應(yīng)用最廣泛,成為近代科學(xué)技術(shù)開展的一個(gè)重要標(biāo)志。進(jìn)入21世紀(jì),人們面臨的是以微電子技術(shù)〔半導(dǎo)體和集成電路為代表〕電子計(jì)算機(jī)和因特網(wǎng)為標(biāo)志的信息社會(huì)。高科技的廣泛應(yīng)用使社會(huì)生產(chǎn)力和經(jīng)濟(jì)獲得了空前的開展?,F(xiàn)代電子技術(shù)在國防、科學(xué)、工業(yè)、醫(yī)學(xué)、通訊〔信息處理、傳輸和交流〕及文化生活等各個(gè)領(lǐng)域中都起著巨大的作用?,F(xiàn)在的世界,電子技術(shù)無處不在,人們現(xiàn)在生活在電子世界中,一天也離不開它。

1.電子器件技術(shù)電子技術(shù)的應(yīng)用根本器件的兩個(gè)開展階段分立元件階段〔1905~1959〕真空電子管、半導(dǎo)體晶體管集成電路階段〔1959~〕SSI、MSI、LSI、VLSI、ULSI主要階段概述第一代電子

產(chǎn)品以電子管為核心。四十年代末世界上誕生了第一只半導(dǎo)體三極管,它以小巧、輕便、省電、壽

命長等特點(diǎn),很快地被各國應(yīng)用起來,在很大范圍內(nèi)取代了電子管。五十年代末期,世界上出現(xiàn)了第一塊集成電路,它把許多晶體管等電子元件集成在一塊硅芯片上,使電子產(chǎn)品向更小型化開展。集成電路從小規(guī)模集成電路迅速開展到大規(guī)模集成電路和超大規(guī)模集成電路,從而使電子產(chǎn)品向著高效能低消耗、高精度、高穩(wěn)定、智能化的方向開展。

分立元件階段電子管時(shí)代〔1905~1948〕為現(xiàn)代技術(shù)采取了決定性步驟主要大事記1905年愛因斯坦闡述相對論——E=mc21906年亞歷山德森研制成高頻交流發(fā)電機(jī)德福雷斯特在弗菜明二極管上加?xùn)艠O,制威第一只三極管1912年阿諾德和蘭米爾研制出高真空電子管1917年坎貝爾研制成濾波器1922年弗里斯研制成第一臺(tái)超外差無線電收音機(jī)1934年勞倫斯研制成盤旋加速器1940年帕全森和洛弗爾研制成電子模擬計(jì)算機(jī)1947年肖克萊、巴丁和布拉頓創(chuàng)造晶體管;香農(nóng)奠定信息論的根底

真空電子管分立元件階段晶體管時(shí)代〔1948~1959〕宇宙空間的探索即將開始主要大事記1947年貝爾實(shí)驗(yàn)室的巴丁、布拉頓和肖克萊研制成第一個(gè)點(diǎn)接觸型晶體管1948年貝爾實(shí)驗(yàn)室的香農(nóng)發(fā)表信息論的論文英國采用EDSAG計(jì)算機(jī),這是最早的一種存儲(chǔ)程序數(shù)字計(jì)算機(jī)1949年諾伊曼提出自動(dòng)傳輸機(jī)的概念1950年麻省理工學(xué)院的福雷斯特研制成磁心存儲(chǔ)器1952年美國爆炸第一顆氫彈1954年貝爾實(shí)驗(yàn)室研制太陽能電池和單晶硅1957年蘇聯(lián)發(fā)射第一顆人造地球衛(wèi)星1958年美國得克薩斯儀器公司和仙童公司宣布研制成第一個(gè)集成電路根本分立元件展示電阻器電容器線圈電池晶體管集成電路階段時(shí)期規(guī)模集成度(元件數(shù))50年代末小規(guī)模集成電路(SSI)10060年代中規(guī)模集成電路(MSI)100070年代大規(guī)模集成電路(LSI)>100070年代末超大規(guī)模集成電路(VLSI)1000080年代特大規(guī)模集成電路(ULSI)>100000自1958年第一塊集成元件問世以來,集成電路已經(jīng)跨越了小、中、大、超大、特大、巨大規(guī)模幾個(gè)臺(tái)階,集成度平均每2年提高近3倍。隨著集成度的提高,器件尺寸不斷減小。1985年,1兆位ULSI的集成度到達(dá)200萬個(gè)元件,器件條寬僅為1微米;1992年,16兆位的芯片集成度到達(dá)了3200萬個(gè)元件,條寬減到0.5微米,而后的64兆位芯片,其條寬僅為0.3微米。集成電路階段集成電路制造技術(shù)的開展日新月異,其中最具有代表性的集成電路芯片主要包括以下幾類,它們構(gòu)成了現(xiàn)代數(shù)字系統(tǒng)的基石??删幊踢壿嬈骷睵LD〕微控制芯片〔MCU〕數(shù)字信號處理器〔DSP〕大規(guī)模存儲(chǔ)芯片〔RAM/ROM〕以集成電路為核心的電子信息產(chǎn)業(yè)超過了以汽車、石油、鋼鐵為代表的傳統(tǒng)工業(yè)成為第一大產(chǎn)業(yè),已經(jīng)成為改造和拉動(dòng)傳統(tǒng)產(chǎn)業(yè)邁向數(shù)字時(shí)代的強(qiáng)大引擎和雄厚基石。目前,興旺國家國民經(jīng)濟(jì)總產(chǎn)值增長局部的65%與集成電路相關(guān),美國國防預(yù)算中的電子含量已占據(jù)了半壁江山。預(yù)計(jì)未來10年內(nèi),世界集成電路銷售額將以年平均15%的速度增長,2021年將到達(dá)6000~8000億美元。作為當(dāng)今世界經(jīng)濟(jì)競爭的焦點(diǎn),擁有自主知識產(chǎn)權(quán)的集成電路已日益成為經(jīng)濟(jì)開展的命脈、社會(huì)進(jìn)步的根底、國際競爭的籌碼和國家平安的保障。

集成電路階段2023/10/3113集成電路的集成度和產(chǎn)品性能每18個(gè)月增加一倍。據(jù)專家預(yù)測,今后20年左右,集成電路技術(shù)及其產(chǎn)品仍將遵循這一規(guī)律開展。

集成電路最重要的生產(chǎn)過程包括:開發(fā)EDA(電子設(shè)計(jì)自動(dòng)化)工具利用EDA進(jìn)行集成電路設(shè)計(jì)根據(jù)設(shè)計(jì)結(jié)果在硅圓片上加工芯片(主要流程為薄膜制造、曝光和刻蝕)對加工完畢的芯片進(jìn)行測試為芯片進(jìn)行封裝最后經(jīng)應(yīng)用開發(fā)將其裝備到整機(jī)系統(tǒng)上與最終消費(fèi)者見面。集成電路階段2023/10/3114美國芯片微細(xì)加工技術(shù)目前正在從亞微米向納米技術(shù)過渡,2002年3月,Intel公司宣布其已采用0.09微米工藝生產(chǎn)出面積僅為1平方微米的SRAM。超紫外光刻技術(shù)〔EUV〕被視為是保證摩爾定律今后依舊適用的法寶。EUV技術(shù)可使半導(dǎo)體制造商在芯片上蝕刻電路線的等級到達(dá)0.03微米。比現(xiàn)有制造技術(shù)所產(chǎn)生的芯片性能提高100倍,存儲(chǔ)容量也可以到達(dá)目前的100倍以上。由Intel、IBM、摩托羅拉等公司所組成的企業(yè)聯(lián)盟與美國三個(gè)國家實(shí)驗(yàn)室,一直致力EUV的研發(fā),投入開發(fā)經(jīng)費(fèi)已逾2.5億美元。在各芯片廠商都以面積最小化、功能最大化作為開展方向的趨勢中,將整個(gè)電子系統(tǒng)全部集成到一塊單芯片之中的SOC越來越呈現(xiàn)出重要性。集微處理器、快閃存儲(chǔ)器和數(shù)字信號處理器為一體的計(jì)算機(jī)芯片。這種高度集成的芯片將對手持計(jì)算機(jī)、移動(dòng)和其他移動(dòng)設(shè)備的改進(jìn)產(chǎn)生巨大影響。集成電路階段2023/10/3115

我國集成電路產(chǎn)業(yè)起步于20世紀(jì)60年代,80年代中期我國集成電路的加工水平為5微米,其后,經(jīng)歷了3、1、0.8、0.5、0.35微米的開展,目前到達(dá)了0.18微米的水平,而當(dāng)前國際水平為0.09微米〔90納米〕,我國與之相差約為2-3代。

2001年全國集成電路產(chǎn)量為64億塊,銷售額200億元人民幣。2002年6月,共有半導(dǎo)體企事業(yè)單位651家,其中芯片制造廠46家,封裝、測試廠108家,設(shè)計(jì)公司367家,分立器件廠商130家,從業(yè)人員11.5萬人。設(shè)計(jì)能力0.18~0.25微米、700萬門,制造工藝為8英寸、0.18~0.25微米,主流產(chǎn)品為0.35~0.8微米。

與國外的主要差距:一是規(guī)模小,2000年,國內(nèi)生產(chǎn)的芯片銷售額僅占世界市場總額的1.5%,占國內(nèi)市場的20%;二是檔次低,主流產(chǎn)品加工技術(shù)比國外落后兩代;三是創(chuàng)新開發(fā)能力弱,設(shè)計(jì)、工藝、設(shè)備、材料、應(yīng)用、市場的開發(fā)能力均不十分理想,其結(jié)果是今天受制于人,明天后勁乏力;四是人才欠缺。

集成電路階段2023/10/3116政府的策略:?中共中央國務(wù)院關(guān)于加強(qiáng)技術(shù)創(chuàng)新,開展高科技,實(shí)現(xiàn)產(chǎn)業(yè)化的決定?指出:“突出高新技術(shù)產(chǎn)業(yè)領(lǐng)域的自主創(chuàng)新,培育新的經(jīng)濟(jì)增長點(diǎn),在電子信息特別是集成電路設(shè)計(jì)與制造、網(wǎng)絡(luò)及通信、計(jì)算機(jī)及軟件、數(shù)字化電子產(chǎn)品等方面,……加強(qiáng)高新技術(shù)創(chuàng)新,形成一批擁有自主知識產(chǎn)權(quán)、具有競爭優(yōu)勢的高新技術(shù)產(chǎn)業(yè)〞。專家的共識:中國科學(xué)院、中國工程院專門成立了包括師昌緒、王淀佐、王越、王陽元等10位院士組成的專家咨詢組。在大量調(diào)查研究的根底上,專家們建議,我國在“十五〞期間要像當(dāng)年搞“兩彈一星〞一樣,集中國家有限的人力和財(cái)力,開發(fā)有自主知識產(chǎn)權(quán)的新一代微電子核心工藝技術(shù)及產(chǎn)品。專家的意見和政府的策略EDA技術(shù)

電子設(shè)計(jì)技術(shù)的核心就是EDA技術(shù)。EDA是指以計(jì)算機(jī)為工作平臺(tái),融合應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、智能化技術(shù)最新成果而研制成的電子CAD通用軟件包,主要能輔助進(jìn)行三方面的設(shè)計(jì)工作,即IC設(shè)計(jì)、電子電路設(shè)計(jì)和PCB設(shè)計(jì)。電子系統(tǒng)設(shè)計(jì)自動(dòng)化(ESDA)階段〔90年代以后〕:設(shè)計(jì)人員按照“自頂向下〞的設(shè)計(jì)方法,對整個(gè)系統(tǒng)進(jìn)行方案設(shè)計(jì)和功能劃分,系統(tǒng)的關(guān)鍵電路用一片或幾片專用集成電路〔ASIC〕實(shí)現(xiàn),然后采用硬件描述語言〔HDL〕完成系統(tǒng)行為級設(shè)計(jì),最后通過綜合器和適配器生成最終的目標(biāo)器件。EDA技術(shù)開展的三個(gè)階段:計(jì)算機(jī)輔助設(shè)計(jì)(CAD)階段〔70年代〕:用計(jì)算機(jī)輔助進(jìn)行IC幅員編輯、PCB布局布線,取代了手工操作。計(jì)算機(jī)輔助工程(CAE)階段〔80年代〕:與CAD相比,CAE除了有純粹的圖形繪制功能外,又增加了電路功能設(shè)計(jì)和結(jié)構(gòu)設(shè)計(jì),并且通過電氣連接網(wǎng)絡(luò)表將兩者結(jié)合在一起,實(shí)現(xiàn)了工程設(shè)計(jì)。CAE的主要功能是:原理圖輸入,邏輯仿真,電路分析,自動(dòng)布局布線,PCB后分析。ARM開發(fā)板集成電路開展目前仍以摩爾定律所揭示的規(guī)律向前開展,晶圓的面積也在不斷地加大,以軟/硬件協(xié)同設(shè)計(jì)、具有知識產(chǎn)權(quán)的內(nèi)核〔IP核〕復(fù)用和超深亞微米技術(shù)為支撐的系統(tǒng)芯片(SystemonChip-SOC)是超大規(guī)模集成電路開展的趨勢和新世紀(jì)集成電路的主流。IC產(chǎn)業(yè)技術(shù)開展經(jīng)歷了電路集成、功能集成、技術(shù)集成,直到今天基于計(jì)算機(jī)軟硬件的知識集成,其目標(biāo)就是將電子產(chǎn)品系統(tǒng)電路不斷集成到芯片中去,力圖吞噬整個(gè)產(chǎn)品系統(tǒng)。單芯片的嵌入式系統(tǒng)的出現(xiàn),以單個(gè)芯片實(shí)現(xiàn)的產(chǎn)品系統(tǒng)不僅僅限于硬件系統(tǒng),而是一個(gè)帶有柔性性能的軟、硬件集合體的電子系統(tǒng)。SoC是微電子領(lǐng)域IC設(shè)計(jì)的最終目標(biāo)多學(xué)科融合與滲透不同時(shí)代的設(shè)計(jì)方法學(xué)SOC設(shè)計(jì)方法學(xué)傳統(tǒng)的ASIC設(shè)計(jì)與深亞微米集成電路設(shè)計(jì)流程比較開展SOC面臨的主要問題設(shè)計(jì)復(fù)用。是一個(gè)關(guān)鍵問題。接口問題。時(shí)序收斂問題?;ミB線延遲越來越突出。設(shè)計(jì)驗(yàn)證,最大的挑戰(zhàn),70%的工作量。價(jià)格。工藝兼容性問題。也是一個(gè)關(guān)鍵問題。過細(xì)分工帶來的問題。設(shè)計(jì)語言問題。低功耗問題。核的分類與定義SoC由各種片上功能的嵌入式核組合而成。軟核是用可綜合的RTL描述或者通用庫元件的網(wǎng)表形式表示的可復(fù)用模塊。用戶須負(fù)責(zé)實(shí)際的實(shí)現(xiàn)和幅員。固核是指在結(jié)構(gòu)和拓?fù)溽槍π阅芎兔娣e通過幅員規(guī)劃,甚至可用某種工藝技術(shù)進(jìn)行優(yōu)化的可復(fù)用模塊。它們以綜合好的代碼或通過庫元件的網(wǎng)表形式存在。硬核是指在性能、功率和面積上經(jīng)過優(yōu)化并映射到特定工藝技術(shù)的可復(fù)用模塊。它們以完整的布局布線的網(wǎng)表和諸如GDSII〔一種幅員數(shù)據(jù)文件格式〕格式的固定幅員形式存在。軟核固核硬核可復(fù)用性可移植性靈活性較高的可預(yù)言性和性能,短的上市時(shí)間,較高的價(jià)格及IP提供商的工作量特定功能核B特定功能核A特定功能核CA/D,D/APCITAPPLL膠聯(lián)邏輯存儲(chǔ)器微處理器核存儲(chǔ)器存儲(chǔ)器基于嵌入式核的SoC的一般結(jié)構(gòu)存儲(chǔ)器系統(tǒng)說明文檔高層次算法模型軟/硬件劃分和任務(wù)分配劃分模型調(diào)度模型通信模型軟/硬件接口定義行為模型劃分RTL綜合硬件-軟件協(xié)同仿真/檢驗(yàn)創(chuàng)建住址模型,分析與確認(rèn)軟件設(shè)計(jì)要求用例分析子系統(tǒng)設(shè)計(jì)范例設(shè)計(jì)結(jié)構(gòu)設(shè)計(jì)用例設(shè)計(jì)一般的軟硬件設(shè)計(jì)方法學(xué)定義核的設(shè)計(jì)要求〔功能、接口、時(shí)序〕開發(fā)行為模型并驗(yàn)證劃分為子模塊子模塊的功能要求子模塊RTL綜合插入可測性設(shè)計(jì)子模塊集成約束條件面積功耗速度子模塊測試平臺(tái)滿足RTL代碼故障覆蓋率的測試軟核和固核的基于RTL綜合的設(shè)計(jì)流程SoC設(shè)計(jì)中的問題移值方法學(xué)無網(wǎng)表核與幅員相關(guān)的步長寬長比例失配手繪幅員時(shí)序問題

時(shí)鐘重分配硬核寬度與間距不一致芯片多重布線導(dǎo)致的RC寄生效應(yīng)時(shí)序重驗(yàn)證電路時(shí)序工藝與原始材料問題

非工業(yè)標(biāo)準(zhǔn)工藝特性

N阱襯底的連接襯底原始材料端口與目標(biāo)工藝的層間差異其它問題

混合信號設(shè)計(jì)不可移值模擬電路的精度功耗問題特征尺寸與芯片內(nèi)部工作頻率

數(shù)字電路設(shè)計(jì)工具

分類

產(chǎn)品名制造商邏輯綜合器、靜態(tài)時(shí)序分析

BlastRTL美國MAGMA公司VHDL/Verilog-HDLSimulator(仿真工具)

Active-HDL美國Aldec公司混合語言仿真

NC-sim美國CadenceDesignSystems公司Verilog仿真器

Verilog-XLSystemC仿真器NC-SystemCVHDL仿真器

NC-VHDL物理綜合工具PKS超級綜合工具(帶有最優(yōu)化配置功能)

BuildGatesExtremeVerilog仿真/VHDL編譯器VCS/Scirocco美國Synopsys公司RTL級邏輯綜合工具DCexpertVhdl/Verilog混合語法和設(shè)計(jì)規(guī)范檢查器

LEDA數(shù)字電路設(shè)計(jì)工具(續(xù)〕分類

產(chǎn)品名制造商FPGA綜合器

SynplifyPRO美國Synplicity公司物理綜合Amplify測試與原型驗(yàn)證

CertifySCVHDL/Verilog-HDL仿真工具M(jìn)odelSim美國MentorGraphics公司Verilog-HDL仿真工具TauSim美國TauSimulation公司HardwareAcceleratorARES美國IKOSSystems公司StaticTimming解析工具

EinsTimer美國IBM公司邏輯Simulator(仿真)

Explore美國Aptix公司Xcite美國AxisSystems公司VirtuaLogic美國IKOSSystems公司VIVACE美國MentorGraphics公司功耗解析/最優(yōu)化工具(RTL)WattSmith美國Sente公司邏輯驗(yàn)證工具(測試向量生成)SpecmanElite美國VerisityDesign公司數(shù)字電路設(shè)計(jì)工具〔續(xù)〕分類

產(chǎn)品名制造商CODE?COVERAGE工具,狀態(tài)COVERAGE工具

VerificationNavigator/StateNavigator美國TransEDA公司Formal?Verifier(等價(jià)性評價(jià))

BoolesEye美國IBM公司Tuxedo美國VerplexSystems公司HDL調(diào)試工具Debussy美國NovasSoftware公司電路合成工具,行為級合成工具(VHDL編程)

BooleDozer美國IBM公司HighLevel電路合成工具

eXplorationsTools美國Explorations公司RTL設(shè)計(jì)

TeraForm美國TeraSystems公司模擬/數(shù).?;旌闲盘栯娐吩O(shè)計(jì)工具

分類

產(chǎn)品名制造商模擬電路Simulator(仿真工具)

T-SpicePro美國TannerResearch公司SmartSpice美國SilvacoInternational公司Eldo美國MentorGraphics公司電路圖仿真/物理設(shè)計(jì)環(huán)境

COSMOSSE/LE美國Synopsys公司數(shù)字/模擬混合信號仿真

HSPICE/NanoSim混合信號?Simulator(仿真工具)

ICAP/4美國intusoft公司混合信號?Simulator(仿真工具),RF電路Simulator(仿真工具),AnalogMacroLibraryADVance,CommLib美國MentorGraphics公司StaticNoise解析工具(混合信號)

SeismIC美國CadMOSDesignTechnology公司模擬/數(shù).?;旌闲盘栯娐吩O(shè)計(jì)工具〔續(xù)〕分類

產(chǎn)品名制造商原理圖輸入

OrcadCaptureCIS,美國CadenceDesignSystems公司ConceptHDLCaptureCIS,原理圖仿真

PspiceNCDesktop分類

產(chǎn)品名制造商Hard/Soft協(xié)調(diào)設(shè)計(jì)工具

CiertoVCCEnvironment美國CadenceDesignSystems公司ArchGen美國CAEPlus公司eArchitect美國ViewlogicSystems公司Hard/Soft協(xié)調(diào)驗(yàn)證工具

SeamlessCVE美國MentorGraphics公司Hard/Soft協(xié)調(diào)設(shè)計(jì)工具LSILayout設(shè)計(jì)工具分類

產(chǎn)品名制造商寄生電容/阻抗提取工具

DISCOVERY美國SilvacoInternational公司IC版圖設(shè)計(jì)MyChipStationTMV6.4美國MyCAD公司寄生電容/寄生阻抗提取工具,延遲計(jì)算工具

SWIM/InterCal美國AspecTechnology公司寄生電容/阻抗提取工具,回路Simulator(仿真工具),Layout變換工具

Spicelink,Ansoftlinks美國Ansoft公司物理版圖編輯器Virtuoso-XLLayoutEditor美國CadenceDesignSystems公司交互式物理版圖驗(yàn)證工具Diva美國SilvacoInternational公司信號完整性時(shí)序分析工具SignalStorm美國MyCAD公司LSILayout設(shè)計(jì)工具〔續(xù)〕分類

產(chǎn)品名制造商ModelGeneratorCLASSIC-SC美國CadabraDesignAutomation公司Layout設(shè)計(jì)工具(帶有電路合成功能)BlastFusion美國Magma公司Layout設(shè)計(jì)工具

DOLPHIN美國MontereyDesignSystems公司L-EditPro美國MontereyDesignSystems公司MyChipStation美國TannerResearch公司CELEBRITY,Expert美國MyCAD公司相位ShiftMask設(shè)計(jì)工具,OPC設(shè)計(jì)工具,Mask測試工具iN-Phase/TROPiC/CheckIt美國SilvacoInternational公司版圖寄生參數(shù)提取工具Star-RC美國Avanti公司

邏輯仿真與版圖設(shè)計(jì)

熊貓系統(tǒng)2000中國華大測試工具

分類

產(chǎn)品名制造商Test-Pattern變換工具

TDSiBlidge/SimValidator美國FluenceTechnology公司Test設(shè)計(jì)工具

TestBench美國IBM公司TDX美國FluenceTechnology公司Test解析工具(混合信號)

TestDesigner美國intusoft公司印刷電路版設(shè)計(jì)工具分類

產(chǎn)品名制造商高速PCB設(shè)計(jì)與驗(yàn)證

SPECCTRAQuest美國CadenceDesignSystems公司PCB設(shè)計(jì)用自動(dòng)配置,配線工具

AllegroSPECCTRAPCB設(shè)計(jì)

OrcadLayoutPCB用溫度解析工具

PCBThermal美國Ansoft公司面向焊接的PCB用溫度解析工具

PCBSolderSim美國Ansoft公司PCB用振動(dòng)?疲勞解析工具

PCBVibrationPlus/PCBFatigue美國Ansoft公司PCB/MCM用寄生電容/阻抗提取工具,回路Simulator(仿真工具)

PCB/MCMSignalIntegrity美國Ansoft公司印刷電路版設(shè)計(jì)工具〔續(xù)〕分類

產(chǎn)品名制造商封裝(Package)設(shè)計(jì)工具AdvancedPackagingDesigner/Ensemble美國CadenceDesignSystems公司封裝(Package)用溫度解析工具HybridThermal美國Ansoft公司封裝(Package)用寄生電容/寄生阻抗提取工具TurboPackageAnalyzer美國Ansoft公司PCB設(shè)計(jì)工具ePlanner美國ViewlogicSystems公司其它工具分類

產(chǎn)品名制造商AC/DC設(shè)計(jì)?解析工具M(jìn)otorExpert韓國jasontech公司工藝?Simulator(仿真工具)ATHENA美國SilvacoInternational公司器件?Simulator(仿真工具)ATLAS美國SilvacoInternational公司器件模擬工具工藝模擬工具

Medici,

Davinci,

TSUPREM美國Avanti公司射頻與微波設(shè)計(jì)ADS美國Agilent公司信號處理系統(tǒng)級設(shè)計(jì)工具SPW4.8美國CadenceDesignSystems公司數(shù)字信號處理和通信產(chǎn)品的系統(tǒng)級設(shè)計(jì)工具M(jìn)atlab/Simulink美國Mathworks公司(代理:九州恒潤)PLD開發(fā)系統(tǒng)分類

產(chǎn)品名制造商可編程邏輯電路開發(fā)工具M(jìn)AXPLUSⅡ美國ALTERA公司可編程邏輯電路(含SOPC)開發(fā)工具QUARTUS可編程邏輯電路開發(fā)工具ISPexpert/ispLEVERv3.0美國Lattice公司可編程邏輯電路開發(fā)工具ISE5.2iFoundation

美國Xinlinx公司可編程邏輯電路開發(fā)工具

ActelDesignerR1-2003美國ACTEL公司硬件描述語言HDL的現(xiàn)狀與開展硬件描述語言HDL是一種用形式化方法描述數(shù)字電路和系統(tǒng)的語言。利用這種語言,數(shù)字電路系統(tǒng)的設(shè)計(jì)可以從上層到下層〔從抽象到具體〕逐層描述自己的設(shè)計(jì)思想,用一系列分層次的模塊來表示極其復(fù)雜的數(shù)字系統(tǒng)。然后,利用電子設(shè)計(jì)自動(dòng)化〔EDA〕工具,逐層進(jìn)行仿真驗(yàn)證,再把其中需要變?yōu)閷?shí)際電路的模塊組合,經(jīng)過自動(dòng)綜合工具轉(zhuǎn)換到門級電路網(wǎng)表。接下去,再用專用集成電路ASIC或現(xiàn)場可編程門陣列FPGA自動(dòng)布局布線工具,把網(wǎng)表轉(zhuǎn)換為要實(shí)現(xiàn)的具體電路布線結(jié)構(gòu)。HDL的開展至今已有20多年的歷史,并成功地應(yīng)用于設(shè)計(jì)的各個(gè)階段:建模、仿真、驗(yàn)證和綜合等。到20世紀(jì)80年代,已出現(xiàn)了上百種硬件描述語言。20世紀(jì)80年代后期,VHDL和VerilogHDL語言適應(yīng)了面向設(shè)計(jì)的多領(lǐng)域、多層次并得到普遍認(rèn)同的標(biāo)準(zhǔn)硬件描述語言趨勢和要求,先后成為IEEE標(biāo)準(zhǔn)。幾種代表性的HDL語言

1.VHDL

早在1980年,因?yàn)槊绹娛鹿I(yè)需要描述電子系統(tǒng)的方法,美國國防部開始進(jìn)行VHDL的開發(fā)。1987年,VHDL成為IEEE標(biāo)準(zhǔn):IEEEStd1076-1987。應(yīng)當(dāng)注意,起初VHDL只是作為系統(tǒng)標(biāo)準(zhǔn)的一個(gè)標(biāo)準(zhǔn),而不是為設(shè)計(jì)而制定的。增加了一些新的命令和屬性。1993年成為:IEEEStd1164-93。

雖然有“VHDL是一個(gè)4億美元的錯(cuò)誤〞這樣的說法,但畢竟是一個(gè)國際標(biāo)準(zhǔn),它確實(shí)比較麻煩,而且其綜合庫至今也沒有標(biāo)準(zhǔn)化,不具有晶體管開關(guān)級的描述能力和模擬設(shè)計(jì)的描述能力。目前的看法是,對于特大型的系統(tǒng)級數(shù)字電路設(shè)計(jì),VHDL是較為適宜的。

在底層的VHDL設(shè)計(jì)環(huán)境是由VerilogHDL描述的器件庫支持的,Verilog和VDHL的兩個(gè)國際組織OVI、VI正在籌劃這一工作,準(zhǔn)備成立專門的工作組來協(xié)調(diào)VHDL和VerilogHDL語言的互操作性。OVI也支持不需要翻譯,由VHDL到Verilog的自由表達(dá)。2.VerilogHDL

VerilogHDL是在1983年,由GDA〔GateWayDesignAutomation〕公司的PhilMoorby首創(chuàng)的。PhilMoorby后來成為Verilog-XL的主要設(shè)計(jì)者和Cadence公司的第一合伙人。在1984~1985年,PhilMoorby設(shè)計(jì)出了第一個(gè)名為Verilog-XL的仿真器;1986年,他對VerilogHDL的開展又作出了另一個(gè)巨大的奉獻(xiàn):提出了用于快速門級仿真的XL算法。

隨著Verilog-XL算法的成功,VerilogHDL語言得到迅速開展。1989年,Cadence公司收購了GDA公司,VerilogHDL語言成為Cadence公司的私有財(cái)產(chǎn)。1990年,Cadence公司決定公開VerilogHDL語言,于是成立了OVI〔OpenVerilogInternational〕組織,負(fù)責(zé)促進(jìn)VerilogHDL語言的開展?;赩erilogHDL的優(yōu)越性,IEEE于1995年制定了VerilogHDL的IEEE標(biāo)準(zhǔn),即IEEEStd1364-1995;2001年發(fā)布了IEEEStd1364-2001標(biāo)準(zhǔn)。在這個(gè)標(biāo)準(zhǔn)中,參加了VerilogHDL-A標(biāo)準(zhǔn),使Verilog有了模擬設(shè)計(jì)描述的能力。3.Superlog

Verilog語言的首創(chuàng)者PhilMoorby和PeterFlake等硬件描述語言專家,在一家叫Co-DesignAutomation的EDA公司進(jìn)行合作,開始對Verilog進(jìn)行擴(kuò)展研究。1999年,Co-Design公司發(fā)布了SUPERLOGTM系統(tǒng)設(shè)計(jì)語言,同時(shí)發(fā)布了兩個(gè)開發(fā)工具:SYSTEMSIMTM和SYSTEMEXTM。一個(gè)用于系統(tǒng)級開發(fā),一個(gè)用于高級驗(yàn)證。2001年,Co-Design公司向電子產(chǎn)業(yè)標(biāo)準(zhǔn)化組織Accellera發(fā)布了SUPERLOG擴(kuò)展綜合子集ESS,這樣它就可以在今天Verilog語言的RTL級綜合子集的根底上,提供更多級別的硬件綜合抽象級,為各種系統(tǒng)級的EDA軟件工具所利用。

至今為止,已超過15家芯片設(shè)計(jì)公司用Superlog來進(jìn)行芯片設(shè)計(jì)和硬件開發(fā)。Superlog是一種具有良好前景的系統(tǒng)級硬件描述語言。但是不久前,由于整個(gè)IT產(chǎn)業(yè)的滑坡,EDA公司進(jìn)行大的整合,Co-Design公司被Synopsys公司兼并,形勢又變得撲朔迷離。4.SystemC

隨著半導(dǎo)體技術(shù)的迅猛開展,SoC已經(jīng)成為當(dāng)今集成電路設(shè)計(jì)的開展方向。在系統(tǒng)芯片的各個(gè)設(shè)計(jì)中,像系統(tǒng)定義、軟硬件劃分、設(shè)計(jì)實(shí)現(xiàn)等,集成電路設(shè)計(jì)界一直在考慮如何滿足SoC的設(shè)計(jì)要求,一直在尋找一種能同時(shí)實(shí)現(xiàn)較高層次的軟件和硬件描述的系統(tǒng)級設(shè)計(jì)語言。

SystemC正是在這種情況下,由Synopsys公司和CoWare公司積極響應(yīng)目前各方對系統(tǒng)級設(shè)計(jì)語言的需求而合作開發(fā)的。1999年9月27日,40多家世界著名的EDA公司、IP公司、半導(dǎo)體公司和嵌入式軟件公司宣布成立“開放式SystemC聯(lián)盟〞。著名公司Cadence也于2001年參加了SystemC聯(lián)盟。SystemC從1999年9月聯(lián)盟建立初期的0.9版本開始更新,從1.0版到1.1版,一直到2001年10月推出了最新的2.0版。在2001年舉行的國際HDL會(huì)議上,與會(huì)者就使用何種設(shè)計(jì)語言展開了生動(dòng)、劇烈的辯論。最后,與會(huì)者投票表決:如果要啟動(dòng)一個(gè)芯片設(shè)計(jì)工程,他們愿意選擇哪種方案?結(jié)果,僅有2票或3票贊成使用SystemC、Cynlib和CLevel設(shè)計(jì);而Superlog和Verilog各自獲得了約20票。至于以后會(huì)是什么情況,連會(huì)議主持人JohnCooley也明確表示:“5年后,誰也不知道這個(gè)星球會(huì)發(fā)生什么事情。〞

各方人士各持己見:為Verilog辯護(hù)者認(rèn)為,開發(fā)一種新的設(shè)計(jì)語言是一種浪費(fèi);為SystemC辯護(hù)者認(rèn)為,系統(tǒng)級芯片SoC快速增長的復(fù)雜性需要新的設(shè)計(jì)方法;C語言的贊揚(yáng)者認(rèn)為,Verilog是硬件設(shè)計(jì)的匯編語言,而編程的標(biāo)準(zhǔn)很快就會(huì)是高級語言,CynlibC++是最正確的選擇,它速度快、代碼精簡;Superlog的保衛(wèi)者認(rèn)為,Superlog是Verilog的擴(kuò)展,可以在整個(gè)設(shè)計(jì)流程中僅提供一種語言和一個(gè)仿真器,與現(xiàn)有的方法兼容,是一種進(jìn)化,而不是一場革命。關(guān)于HDL的一次國際討論會(huì)

系統(tǒng)級〔system〕——用語言提供的高級結(jié)構(gòu)實(shí)現(xiàn)算法運(yùn)行的模型;

算法級〔algorithm〕——用語言提供的高級結(jié)構(gòu)實(shí)現(xiàn)算法運(yùn)行的模型;

RTL級〔RegisterTransferLevel〕——描述數(shù)據(jù)在存放器之間流動(dòng)和如何處理、控制這些數(shù)據(jù)流動(dòng)的模型?!惨陨先N都屬于行為描述,只有RTL級才與邏輯電路有明確的對應(yīng)關(guān)系。〕

門級〔gate-level〕——描述邏輯門以及邏輯門之間的連接模型?!才c邏輯電路有確切的連接關(guān)系。以上四種,數(shù)字系統(tǒng)設(shè)計(jì)工程師必須掌握。〕

開關(guān)級〔switch-level〕——描述器件中三極管和存儲(chǔ)節(jié)點(diǎn)以及它們之間連接的模型。〔與具體的物理電路有對應(yīng)關(guān)系,工藝庫元件和宏部件設(shè)計(jì)人員必須掌握?!衬壳翱扇】尚械牟呗院头绞轿㈦娮釉O(shè)計(jì)工業(yè)的設(shè)計(jì)線寬到0.13μm這個(gè)目標(biāo)后,90%的信號延遲將由線路互連所產(chǎn)生。以后,EDA業(yè)界將在以下三個(gè)方面開展工作。①互用性標(biāo)準(zhǔn)。所有解決方案的根底,是設(shè)計(jì)工具開發(fā)過程的組件——互用性標(biāo)準(zhǔn)。我們知道,EDA工業(yè)采用的是工業(yè)上所需要的標(biāo)準(zhǔn),而不管標(biāo)準(zhǔn)是誰制定的。但是,當(dāng)今市場的迅速開展正在將優(yōu)勢轉(zhuǎn)向那些提供標(biāo)準(zhǔn)時(shí)能做到快速適應(yīng)和技術(shù)領(lǐng)先的組織。處于領(lǐng)先的公司正在有目的地向這方面投資,那些沒有參加開發(fā)這些標(biāo)準(zhǔn)的公司那么必須單獨(dú)承擔(dān)風(fēng)險(xiǎn)。②擴(kuò)展其高級庫格式〔ALF〕標(biāo)準(zhǔn),使其包含物理領(lǐng)域的信息,是EDA開發(fā)商可以致力于解決互連問題的算法,從而使電路設(shè)計(jì)者在解決設(shè)計(jì)收尾工作時(shí),不再受到這個(gè)問題的困擾。

③制定新的系統(tǒng)級設(shè)計(jì)語言標(biāo)準(zhǔn)。標(biāo)準(zhǔn)化系統(tǒng)芯片的設(shè)計(jì)工具和語言,使SoC真正到達(dá)第三次微電子設(shè)計(jì)革命浪潮。未來開展和技術(shù)方向我國開展的戰(zhàn)略選擇1.為了實(shí)現(xiàn)我國的芯片設(shè)計(jì)自主化,必須夯實(shí)根底,在結(jié)合VHDL的根底上,推廣VerilogHDL設(shè)計(jì)語言,使硬件設(shè)計(jì)的底層單元庫可以自主研制;

2.根據(jù)目前芯片系統(tǒng)的開展趨勢,對系統(tǒng)級語言進(jìn)行比較研究,在Suoerlog、SystemC等語言中做出選擇,并進(jìn)行相關(guān)工具的推廣,以及與相關(guān)企業(yè)進(jìn)行合作等;

3.深入HDL語言的綜合和仿真等模型的研究,努力在與國外合作的根底上,建立自主知識產(chǎn)權(quán)的EDA公司;

4.積極參加EDA目前正在進(jìn)行的標(biāo)準(zhǔn)化工作,做到了解、學(xué)習(xí)、應(yīng)用、吸收、參與并重;

5.政府積極參加,重視產(chǎn)、學(xué)、研的合作,開展卓有成效的開展模式。IBM7090電子計(jì)算機(jī)的開展伴隨著電子技術(shù)的開展而飛速開展起來的電子計(jì)算機(jī)所經(jīng)歷的四個(gè)階段充分說明了電子技術(shù)開展的四個(gè)階段的特性。第一代〔1946~1957〕電子管計(jì)算機(jī)第二代〔1958~1963〕晶體管計(jì)算機(jī)第三代〔1964~1970〕集成電路計(jì)算機(jī)第四代〔1971~〕大規(guī)模集成電路計(jì)算機(jī)世界上第一臺(tái)電子計(jì)算機(jī)于1946年在美國研制成功,取名ENIAC。這臺(tái)計(jì)算機(jī)使用了18800個(gè)電子管,占地170平方米,重達(dá)30噸,耗電140千瓦,價(jià)格40多萬美元,是一個(gè)昂貴耗電的"龐然大物"。由于它采用了電子線路來執(zhí)行算術(shù)運(yùn)算、邏輯運(yùn)算和存儲(chǔ)信息,從而就大大提高了運(yùn)算速度。ENIAC每秒可進(jìn)行5000次加法和減法運(yùn)算,把計(jì)算一條彈道的時(shí)間短為30秒。它最初被專門用于彈道運(yùn)算,后來經(jīng)過屢次改進(jìn)而成為能進(jìn)行各種科學(xué)計(jì)算的通用電子計(jì)算機(jī)。從1946年2月交付使用,到1955年10月最后切斷電源,ENIAC服役長達(dá)9年。IBM360晶體管計(jì)算機(jī)ENIAC品牌電腦IBM7090ENIAC電子計(jì)算機(jī)的開展IBM360晶體管計(jì)算機(jī)品牌電腦第一代(1946~1957)電子管計(jì)算機(jī)時(shí)代:它的基本電子元件是電子管,內(nèi)存儲(chǔ)器采用水銀延遲線,外存儲(chǔ)器主要采用磁鼓、紙帶、卡片、磁帶等。由于當(dāng)時(shí)電子技術(shù)的限制,運(yùn)算速度只是每秒幾千次~幾萬次基本運(yùn)算,內(nèi)存容量僅幾千個(gè)字。程序語言處于最低階段,主要使用二進(jìn)制表示的機(jī)器語言編程,后階段采用匯編語言進(jìn)行程序設(shè)計(jì)。體積大,耗電多,速度低,造價(jià)高,使用不便,主要局限于一些軍事和科研部門進(jìn)行科學(xué)計(jì)算。(ENIAC)第二代〔1958~1963〕晶體管計(jì)算機(jī)時(shí)代:它的根本電子元件是晶體管,內(nèi)存儲(chǔ)器大量使用磁性材料制成的磁芯存儲(chǔ)器。與第一代電子管計(jì)算機(jī)相比,晶體管計(jì)算機(jī)體積小,耗電少,本錢低,邏輯功能強(qiáng),使用方便,可靠性高

?!睮BM7090〕第三代〔1964~1970〕集成電路計(jì)算機(jī)時(shí)代:它的根本元件是小規(guī)模集成電路和中規(guī)模集成電路,磁芯存儲(chǔ)器進(jìn)一步開展,并開始采用性能更好的半導(dǎo)體存儲(chǔ)器,運(yùn)算速度提高到每秒幾十萬次根本運(yùn)算。由于采用了集成電路,第三代計(jì)算機(jī)各方面性能都有了極大提高:體積縮小,價(jià)格降低,功能增強(qiáng),可靠性大大提高?!睮BM360系列為代表〕第四代〔1971~〕大規(guī)模集成電路計(jì)算機(jī)時(shí)代:它的根本元件是大規(guī)模集成電路,甚至超大規(guī)模集成電路,集成度很高的半導(dǎo)體存儲(chǔ)器替代了磁芯存儲(chǔ)器,運(yùn)算速度可達(dá)每秒幾百萬次,甚至上億次根本運(yùn)算。具有體積小、功能強(qiáng)、可靠性高等特點(diǎn)。高性能計(jì)算:高性能計(jì)算是促進(jìn)科技創(chuàng)新、經(jīng)濟(jì)開展、社會(huì)進(jìn)步及國家平安的戰(zhàn)略制高點(diǎn)技術(shù),世界各主要興旺國家無不對此高度重視。自70年代開始研究以來,高性能計(jì)算機(jī)經(jīng)歷了向量機(jī)、共享主存多處理機(jī)、大規(guī)模并行處理系統(tǒng)等幾個(gè)階段。近年來,美國相繼推出高性能計(jì)算與通信、加速戰(zhàn)略計(jì)算創(chuàng)新等方案,將高性能計(jì)算領(lǐng)域的國際競爭推向高潮。2000年IBM曾宣布,5年內(nèi)將投資1億美元開發(fā)新一代超級計(jì)算機(jī)“藍(lán)色基因〞,旨在幫助人類探索深層次的生命奧秘,其運(yùn)算速度將到達(dá)每秒1千萬億次,與目前的桌面PC相比,計(jì)算能力將超出2百萬倍。2.先進(jìn)智能計(jì)算技術(shù)2023/10/3156神經(jīng)網(wǎng)絡(luò):由于神經(jīng)網(wǎng)絡(luò)是機(jī)器學(xué)習(xí)的一種機(jī)制,即具有大量簡單處理單元(稱為神經(jīng)元)的執(zhí)行高度并行處理的,更接近于生物計(jì)算系統(tǒng)的一種計(jì)算機(jī)體系結(jié)構(gòu),多年來人們一直在著手研究神經(jīng)網(wǎng)絡(luò)在軍事電子裝備中的應(yīng)用。神經(jīng)科學(xué)、克隆技術(shù)以及生物技術(shù)的開展,有可能研制出生物神經(jīng)網(wǎng)絡(luò)芯片,使其具有人腦一樣的功能,并可與活的神經(jīng)網(wǎng)絡(luò)結(jié)合起來進(jìn)行控制運(yùn)算甚至判斷等。隨著神經(jīng)網(wǎng)絡(luò)硬件的實(shí)現(xiàn),將為武器系統(tǒng)帶來革命性的變化,對諸如自主系統(tǒng)、傳感器數(shù)據(jù)的自動(dòng)化處理、實(shí)時(shí)圖像處理和自適應(yīng)信號處理與控制等應(yīng)用工程有著顯著的意義。據(jù)預(yù)測,到2021年神經(jīng)網(wǎng)絡(luò)計(jì)算機(jī)將到達(dá)實(shí)際應(yīng)用水平。2.先進(jìn)智能計(jì)算技術(shù)

2023/10/3157人工智能:未來先進(jìn)的計(jì)算機(jī)技術(shù)將成為探索新的有關(guān)知識數(shù)學(xué)表示法的動(dòng)力。利用形式化結(jié)構(gòu)和描述戰(zhàn)場關(guān)鍵信息(諸如地形、敵兵力意圖確實(shí)定性的程度及潛在的結(jié)局組)的知識表示的先進(jìn)技術(shù)將會(huì)提高軟件的可靠性。在人工智能的研究和應(yīng)用方面,包括機(jī)器人在內(nèi)的無人化智能作戰(zhàn)平臺(tái)的開展將最為迅速。指揮控制計(jì)算機(jī)化、攻擊手段機(jī)器人化的數(shù)字化部隊(duì)有可能取得突破性進(jìn)展。隨著計(jì)算機(jī)的智能化,通信、傳感和其他信息技術(shù)的開展和提高,C41SR系統(tǒng)將是一種智能化的系統(tǒng)。系統(tǒng)裝備將朝分布式硬件、環(huán)境綜合、智能決策、遠(yuǎn)程監(jiān)視偵察、無縫通信和全數(shù)字化技術(shù)方向開展。未來信息化單兵、數(shù)字化部隊(duì)乃至機(jī)器人部隊(duì)將有可能成為現(xiàn)實(shí)。2.先進(jìn)智能計(jì)算技術(shù)

2023/10/3158人機(jī)接口:數(shù)字處理芯片的開展使得語音處理與合成技術(shù)日趨成熟,自然語言理解可望取得令人鼓舞的成就,根據(jù)口頭命令識別話音的軟件也將隨著技術(shù)改進(jìn)而被廣泛采用,多語言之間的實(shí)時(shí)同步翻譯的夢想將成為現(xiàn)實(shí)。在超媒體領(lǐng)域,用戶可使用多種不同的信息做匹配導(dǎo)航,出現(xiàn)輔助形式的能使便攜機(jī)顯示手寫體字符的眷寫軟件。立體可視化技術(shù)將會(huì)廣泛應(yīng)用,、、電視、電腦一體化的趨勢將成為一種潮流。靈境技術(shù),或稱虛擬現(xiàn)實(shí)技術(shù),是繼多媒體技術(shù)之后的新一代人機(jī)系統(tǒng)接口技術(shù)及高級仿真技術(shù)。它將通過頭盔顯示器、數(shù)據(jù)手套顯示器、數(shù)據(jù)手套等輔助傳感器材,使人可以“浸入〞計(jì)算機(jī)生成的虛擬環(huán)境直接觀察事物的內(nèi)在變化,并能與之發(fā)生“交互〞作用,產(chǎn)生一種“身臨其境〞的真實(shí)感。2.先進(jìn)智能計(jì)算技術(shù)

2023/10/3159分布網(wǎng)絡(luò)計(jì)算:預(yù)計(jì)將會(huì)通過網(wǎng)絡(luò)支持團(tuán)體協(xié)同工作的團(tuán)體軟件(Groupware);在計(jì)算機(jī)通信方面將實(shí)現(xiàn)全戰(zhàn)場直到全球“透明〞的連通平安,電文、圖形、圖像和電視等信息統(tǒng)一處理,經(jīng)濟(jì)上可承受性的無縫通信。可以預(yù)期,通過推行信息資源標(biāo)準(zhǔn)化等方案,建立一個(gè)全球信息數(shù)據(jù)庫和融合中心網(wǎng)絡(luò)的目標(biāo)將指日可待。屆時(shí),任何時(shí)候可向在任何地方的任何需要的指揮員和武裝部隊(duì)提供作戰(zhàn)所需要的任何信息,即指揮員將不受地域限制能檢查·作戰(zhàn)空域·內(nèi)的所有有關(guān)信息。分布式處理將朝著進(jìn)一步利用硬件特性的透明型開展。透明網(wǎng)絡(luò)便成為21世紀(jì)初的目標(biāo)。2.先進(jìn)智能計(jì)算技術(shù)2023/10/3160生物計(jì)算機(jī):一個(gè)重要開展是DNA計(jì)算機(jī)。DNA分子中的密碼相當(dāng)于存儲(chǔ)的數(shù)據(jù),DNA分子間可以在某種酶的作用下迅速完成生物化學(xué)反響,從一種基因碼變?yōu)榱硪环N基因碼,反響前的基因碼可以作為輸入數(shù)據(jù),反響后的基因碼可以作為運(yùn)算結(jié)果,在制造這種生物計(jì)算機(jī)時(shí),首先挑選一些DNA片段分別代表不同的變量,以片段之間的接合和斷開序列代表“與〞和“或〞邏輯判斷,然后運(yùn)用生物技術(shù)手段加以控制,探測并別離出生物材料中具有與特定判斷相應(yīng)特征的局部,那么就可以制成一種新型邏輯判斷計(jì)算機(jī)。目前,DNA計(jì)算機(jī)已經(jīng)可以對赫母霍茲等數(shù)學(xué)問題求解。預(yù)計(jì)在未來20年有可能出現(xiàn)與微電子芯片融合的高性能DNA計(jì)算機(jī)。例如可用于高性能計(jì)算的基因芯片和生物計(jì)算機(jī)。2.先進(jìn)智能計(jì)算技術(shù)

2023/10/3161智能結(jié)構(gòu)技術(shù):隨著軍用智能技術(shù)的開展,各種智能結(jié)構(gòu)武器將對未來作戰(zhàn)產(chǎn)生深遠(yuǎn)影響。智能結(jié)構(gòu)最初受到關(guān)注是在70年代末期,美國將光導(dǎo)纖維埋置在復(fù)合材料內(nèi)部,使結(jié)構(gòu)功能產(chǎn)生了顯著改善,自此,智能結(jié)構(gòu)技術(shù)得到廣泛成認(rèn),興旺國家紛紛進(jìn)行研究開發(fā)。智能結(jié)構(gòu)給結(jié)構(gòu)技術(shù)的開展注入創(chuàng)新性的活力,它所具有的卓越性能將對21世紀(jì)的武器裝備產(chǎn)生重大影響。2.先進(jìn)智能計(jì)算技術(shù)

2023/10/3162通信是一個(gè)古老而嶄新的話題。其根源可追溯到公元前3500年,蘇美爾人創(chuàng)造了楔形文字,埃及人創(chuàng)造了象形文字,這可以說是最古老的通信方式。而中國古代的烽火臺(tái)那么是無線通信的鼻祖。現(xiàn)代意義上的通信是在發(fā)現(xiàn)了電現(xiàn)象之后,1793年,法國查佩兄弟倆在巴黎和里爾之間架設(shè)了一條230千米長的接力方式傳送信息的托架式線路。據(jù)說兩兄弟是第一個(gè)使用“電報(bào)〞這個(gè)詞的人。現(xiàn)代意義上的無線通信是從莫爾斯開始,1844年5月24日,在座無虛席的國會(huì)大廈里,莫爾斯用他那沖動(dòng)得有些顫抖的雙手,操縱著他傾十余年心血研制成功的電報(bào)機(jī),向巴爾的摩發(fā)出了人類歷史上的第一份電報(bào):“上帝創(chuàng)造了何等奇跡!〞?,F(xiàn)在,通信產(chǎn)業(yè)仍然處在蓬勃開展階段,各種新的技術(shù)日新月異,層出不窮。3、通信技術(shù)

2023/10/3163眾所周知,移動(dòng)通信是在20世紀(jì)80年代開始開展起來的,移動(dòng)通信開展速度遠(yuǎn)超過固定網(wǎng)絡(luò),已得到相當(dāng)?shù)钠占啊H蛞苿?dòng)通信用戶已經(jīng)超過4億。人們對移動(dòng)通信的需求推動(dòng)了移動(dòng)通信開展,至今移動(dòng)通信已經(jīng)走過了二代,即80年代的第一代模擬技術(shù)和90年代的第二代窄帶數(shù)字技術(shù)。近些年來,隨著無線通信寬帶化技術(shù)的突破,移動(dòng)通信正在向以CDMA為根底,以寬帶化通信為特征的第三代3G技術(shù)開展。3、通信技術(shù)——移動(dòng)通信2023/10/3164移動(dòng)通信系統(tǒng)的開展歷程3、通信技術(shù)——移動(dòng)通信2023/10/3165支撐互聯(lián)網(wǎng)的根底是光纖通信。光通信的開展呈現(xiàn)了以下幾個(gè)開展趨勢:1、光通信研究的重點(diǎn)已經(jīng)從大容量、超高速轉(zhuǎn)變?yōu)橹悄芑?、自?dòng)化的實(shí)現(xiàn)。自動(dòng)交換光網(wǎng)絡(luò)〔ASON〕就是在這個(gè)大背景下產(chǎn)生的。ASON網(wǎng)絡(luò)的最大優(yōu)點(diǎn)就是實(shí)現(xiàn)了以往光網(wǎng)絡(luò)復(fù)雜、冗余的人工連接指配,取之為簡單、便利的自動(dòng)電路配置。ASON的引入,可以說是光通信開展歷史的里程碑。2、光網(wǎng)絡(luò)的邊緣化也是光通信開展的另一個(gè)趨勢。長久以來,光網(wǎng)絡(luò)都是作為整個(gè)通信體系中的最底層——傳輸層。但是,隨著通信行業(yè)的迅速開展,城域網(wǎng)、接入網(wǎng)也越來越希望引入光網(wǎng)絡(luò),于是,光網(wǎng)絡(luò)的開展從核心網(wǎng)正在向邊緣網(wǎng)絡(luò)開展。光通信經(jīng)過了前幾年的低谷以后,現(xiàn)在正處于一個(gè)艱難的上升階段。3、通信技術(shù)——光纖通信2023/10/31661945年,英國的科幻小學(xué)作家阿瑟·C·克拉克在世界上首次提出了使用衛(wèi)星進(jìn)行遠(yuǎn)距離無線電通信和無線電播送的設(shè)想,這位作家在?無線電雜志?上發(fā)表了一篇文章,提出用火箭發(fā)射一顆人造衛(wèi)星,繞地球轉(zhuǎn)動(dòng),然后,地面上發(fā)送信號給衛(wèi)星,通過衛(wèi)星再傳回地面。1957年10月4日,原聯(lián)蘇成功發(fā)射了人類歷史上第一顆人造地球衛(wèi)星。根據(jù)運(yùn)行軌道的高度不同,可將人造地球衛(wèi)星分為三種類型:〔1〕低高度衛(wèi)星〔小于5000km〕〔2〕中高度衛(wèi)星〔5000km〕〔3〕高高度衛(wèi)星〔大于20000km〕6、通信技術(shù)3、通信技術(shù)——衛(wèi)星通信2023/10/3167

覆蓋區(qū)大,通信距離遠(yuǎn),三顆同步衛(wèi)星可覆蓋全球頻帶寬,容量大機(jī)動(dòng)性好,不受地理?xiàng)l件限制通信可靠性高,質(zhì)量好,穩(wěn)定費(fèi)用與距離無關(guān)有多址能力,組網(wǎng)靈活可實(shí)現(xiàn)區(qū)域及全球個(gè)人移動(dòng)通信3、通信技術(shù)——衛(wèi)星通信衛(wèi)星通信的特點(diǎn)2023/10/3168同步通信衛(wèi)星向大容量,多波束,智能化開展低軌衛(wèi)星群與蜂窩技術(shù)相結(jié)合,實(shí)現(xiàn)全球個(gè)人通信小型衛(wèi)星通信地面站(VSAT)廣泛應(yīng)用電視直播

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論