![lvds to mipifpga信號轉換設計培訓二_第1頁](http://file4.renrendoc.com/view/9427670009e12205d16f1e5656040ef0/9427670009e12205d16f1e5656040ef01.gif)
![lvds to mipifpga信號轉換設計培訓二_第2頁](http://file4.renrendoc.com/view/9427670009e12205d16f1e5656040ef0/9427670009e12205d16f1e5656040ef02.gif)
![lvds to mipifpga信號轉換設計培訓二_第3頁](http://file4.renrendoc.com/view/9427670009e12205d16f1e5656040ef0/9427670009e12205d16f1e5656040ef03.gif)
![lvds to mipifpga信號轉換設計培訓二_第4頁](http://file4.renrendoc.com/view/9427670009e12205d16f1e5656040ef0/9427670009e12205d16f1e5656040ef04.gif)
![lvds to mipifpga信號轉換設計培訓二_第5頁](http://file4.renrendoc.com/view/9427670009e12205d16f1e5656040ef0/9427670009e12205d16f1e5656040ef05.gif)
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
武漢精測電子技術股份有限公司W(wǎng)UHANJINGCEELECTRONICTECHNOLOGYCO.,LTD2013.03.31FPGALVDStoMIPI的FPGA信號轉換設計LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03MIPI接口介紹LVDS接口方式MIPI轉板的功能FPGA工作原理FPGA原理設計FPGA的Timing配置和測試FPGA操作實例常見問題說明內(nèi)容介紹LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03MIPI接口介紹移動產(chǎn)業(yè)處理器接口MobileIndustryProcessorInterface是移動行業(yè)領導者旨在推動一個開放的移動應用接口標準什么是MIPIMIPI聯(lián)盟主要成員:ARM、Nokia、ST、TI、Intel、SamSung、Ericsson、Motorola、LG、Apple、Freescale、AMD、Sharp、SONY、MediaTek、Google官網(wǎng):MIPI目標目的:把移動設備內(nèi)部的接口如攝像頭、顯示屏、基帶、外設接口等標準化,從而增加帶寬,提高性能,同時降低成本、設計復雜度、功耗和EMI。MIPI包括了一套接口標準LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.0310Mbps傳輸異步傳輸單端信號(0V~1.2V)LP低功耗模式每個LANE可傳輸80~1000Mbps同步傳輸差分信號(100mV~300mV)支持1~4個LANE目前支持每行1920像素@60Hz,每行2560像素@30HzHS高速模式MIPI接口組包分配……DataLane0p/nDataLane3p/nLCD模組Clockp/n數(shù)據(jù)組包RGB/DBIPacketeddata應用層MIPI接口傳輸MIPI把應用層的數(shù)據(jù)轉換成多個LANE信號送給模組。1個LANE表示一路差分串行的數(shù)據(jù)。在HS模式下,RGB、Vs/Hs/De被傳輸給模組。在LP模式下,顯示命令DCS通過數(shù)據(jù)總線接口DBI被傳輸給模組。
RGB像素、Vs/Hs/De、均被組包,后被分配成1~4個Lane的數(shù)據(jù)流送給模組。Lane0同時接收來自模組的信息。Clock和每個lane都是串行的差分信號。在LP模式(DCS命令)下,Lane0返回
工作模式工作原理MIPIMIPI接口傳輸原理MIPI接口介紹LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03RGB像素組包上圖中,在包頭的Data_Type中區(qū)分RGB像素的bit數(shù):上圖中,Vs、Hs的開始或結束均通過Data_ID來區(qū)分:MIPI接口信號處理MIPI數(shù)據(jù)包由包頭、包數(shù)據(jù)、校驗字組成,其中,RGB組成長包,Vs/Hs/De和DCS命令分別組成短包。Vs/Hs組包形式(黃色區(qū)域)數(shù)據(jù)組包過程MIPI接口介紹LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03VGA和mipi組包的關系SOT:StartofTransmissionPacket EOT:EndofTransmissionPacketPH:Packet
Head PF:Packet
FootLgP:Long
Packet SP:ShortPacket
(LgP)DEVsyncDEHsync(SP)MIPI接口介紹LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03三個通道傳輸示例LPmode每個數(shù)據(jù)包的字節(jié)被輪流送到各個Lane二個通道傳輸示例組包分配過程MIPI接口介紹LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03LVDS接口方式Lvds8bit編碼方式VESAJEIDARGB顏色bit數(shù)6Bit8Bit10Bit傳輸方式單link雙link(一個link傳奇像素,另一傳輸偶像素,其pix_clk是單link的一半)LVDS時鐘和數(shù)據(jù)(8bit)LVDS對照表LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03MIPI轉板的功能MIPI轉板的實現(xiàn)方案Fpga把信號源送來的兩路lvds視頻信號按照撥碼開關DIP的設置轉換成并行的mipiRGB信號送給mipi橋再成為標準的mipi信號點亮LCM,并產(chǎn)生LCM背光所需的PWM信號。同時也將信號源lvds信號直接輸出。Mcu上電后直接把DIP狀態(tài)送給fpga,同時也對mipi橋進行參數(shù)配置使其正常工作。瑞儀8.9吋、9.0吋模組的參數(shù)設置目前由MCU完成。Fpga所實現(xiàn)功能如下可配置成單link或雙link模式的lvds視頻輸入。在單link下,lvds-1數(shù)據(jù)輸入有效;在雙link下,lvds-1為偶像素數(shù)據(jù)輸入,lvds-2為奇像素數(shù)據(jù)輸入兩路mipi視頻信號輸出四路lvds輸出,可實現(xiàn)兩路雙link輸出,和lvds輸入的關系:Lvdsin-1
lvdsout-1/3,Lvdsin-2
lvdsout-2/4支持VESA標準,(可升級支持JEIDA標準)支持6bit,8bit的lvds視頻轉成mipi,(可升級支持10bit)雙link模式下,支持奇偶像素反向輸出支持mipi控制信號(hs、vs、de)電平反向支持瑞儀8.9、9.0吋模組MiPi轉板的操作Fpga上述功能可通過撥碼開關設置,如下所示:撥碼開關DIP8DIP7DIP6DIP5DIP4DIP3DIP2DIP1功能保留輸入RGB6bit/8bit選擇保留保留瑞儀LCM選擇輸出mipi奇偶反向Lvds單雙link選擇Mipi控制hs\vs\de輸出電平反向選擇說明
0:6bit1:8bit
0: 8.9吋1: 9.0吋0:正常1:反向0:單link1:雙link0:電平正常1:電平反向MIPI轉板的原理框圖LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03MIPI輸出接口:用于檢測MIPI信號接口類型模組,最多提供12路LED驅(qū)動接口LEDMODEL接口:用于檢測LVDS信號接口類型LED背光模組,最多提供6路LED驅(qū)動接口LEDNORMAL接口:用于檢測LVDS信號接口類型普通背光模組單片機燒錄接口:用于燒錄單片機程序FPGA燒錄接口:用于燒錄FPGA程序外置升壓板電壓輸出接口:升壓板輸出電壓給MIPI板提供電源備?。褐恍枰褂脙?nèi)置或外置升壓板其中一種方式提供電
源即可。電源輸入接口LVDS信號輸入接口插針PWM開關LEDNormal接口LEDNormal接口EDID讀寫通道選擇外置升壓板輸出接口撥碼開關升壓板MIPI橋MIPI橋FPGA單片機LVDS信號輸入接口牛角座MIPI輸出接口MIPI輸出接口EDID通道選擇FPGA程序燒錄接口外置升壓板輸出接口單片機程序燒錄接口轉板型號:JC-FDMP-D100MIPI轉板實物MIPI轉板的功能LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03(轉板配合我司103B信號源點屏)轉板點屏示例MIPI轉板的功能LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03FPGA工作原理fpga工作結構圖Fpga需要輸入的時鐘有l(wèi)vds隨路時鐘,用于解調(diào)lvds數(shù)據(jù)并產(chǎn)生fpga系統(tǒng)時鐘(也是rgb像素時鐘)。如圖紅色實線所示。25Mhz本地時鐘,用于提供在Mcb_top模塊里的mipi雙link倍頻的配置時鐘,并作為pwm_ctrl的邏輯時鐘,如圖紅色虛線所示。
DIP1-8
Lvds-clk
Lvdsin-1Lvdsin-225Mhzclk
Mipi_rst_done
6/8/10bitsel
even/oddsel
vesa/jeidasel
Links
numsel
Vs/Hs/Deinv
Lvdsout-1/3
Lvdsout-2/4
Mipi_clk25Mhz
Mipiclkout
mcu_reg
RGBdat-1
RGBdat-2
Mcb_top
Pwm_ctrl
Ledpwm
Ledon/off
Mipidatach1
Mipidatach2
當fpga上電后,電路板的MCU把撥碼開關狀態(tài)送給mcu_reg模塊,該模塊只在收到mipi_rst_done信號(mipi復位完成)后根據(jù)撥碼開關的配置產(chǎn)生各種的控制信號送給各個功能模塊。Oserdes_top模塊接收到來自信號源的兩路Lvds信號,根據(jù)受到arm_reg的6bit/8bit選擇,奇偶選擇,編碼選擇的控制,對兩路lvds分別解調(diào)成相應的RGB數(shù)據(jù)送給Mcb_top模塊,同時也將每路的lvds信號再分成兩路直接輸出lvds。Oserdes_top
Sysclk
Mipioption
Mipioutch1
Mipioutch2
Mcb_top模塊根據(jù)arm_reg的單雙link選擇來確定輸出mipi數(shù)據(jù),當選擇雙link時,則輸入的像素時鐘倍頻,同時兩路RGB數(shù)據(jù)分別為奇數(shù)據(jù)和偶數(shù)據(jù),并用該時鐘將奇偶數(shù)據(jù)合并路完整的mipi數(shù)據(jù)輸出;當選擇單link,則兩路RGB數(shù)據(jù)均為相同數(shù)據(jù)輸出。在端口以第一路數(shù)據(jù)和像素時鐘均輸出mipi信號。第二路mipi信號為1路復制。當信號源的lvds信號送給fpga后,使mipi初始化完成,即輸出默認的雙link模式時鐘和數(shù)據(jù),并產(chǎn)生mipi復位完成信號(mipi_rst_done,由Lo到Hi,Hi有效)給mcu_reg模塊和電路板的mcu。之后再按arm_reg的控制操作。Mipi_inv模塊根據(jù)arm_reg的mipi控制取反選擇來確定是否對hs、vs、de信號取反。Pwm_ctrl模塊產(chǎn)生兩路mipi輸出的led背光信號和mipi橋所需的25Mhz工作時鐘LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03FPGA原理設計Mcu_reg模塊Mcu_reg通過8bit的數(shù)據(jù)總線和MCU接口讀取撥碼開關,并根據(jù)其狀態(tài)相應的產(chǎn)生如下控制信號patterm_bit:輸入lvds6bit/8bit信號選擇,默認6bit,可設置6bit、8bit。link_num:輸入lvdslink選擇,可設置單link、雙link。Master_slave:雙link的奇偶像素反向設置,默認不反向。VsHsDe_inv:mipi輸出的控制信號Vs、Hs、De電平反向選擇。patterm_mode:編碼標準選擇,在當前版本中只支持VESA標準。上述控制信號產(chǎn)生過程:當mipi_rst_done初始化變Hi時,設置一個窗口時間(10ms左右),在該時間內(nèi)讀取端口的撥碼開關狀態(tài),時間結束后保持讀取的配置,從而避免在正常工作下?lián)艽a開關被無意撥弄導致工作錯誤。當配置后mipi輸出時鐘將重新鎖定,數(shù)據(jù)重新輸出,mipi_rst_done也有重新由Lo到Hi的過程。LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03Oserdes_top模塊設計Pix_mux模塊和lvds_decode模塊說明pix_mux模塊實際是交叉開關,根據(jù)奇偶選擇控制把輸入的兩組數(shù)據(jù)選擇是否交換輸出。Decode模塊輸出是mipi橋所需的圖像數(shù)據(jù)。兩路RGB數(shù)據(jù)在decode模塊中被解碼分離出三個圖像控制信號(Vsync,Hsync、DE)和有效的圖像RGB數(shù)據(jù)。上圖已經(jīng)表明輸出的mipi數(shù)據(jù)、控制信號和輸入的JEIDA、VESA的lvds數(shù)據(jù)關系,按此解碼即可。對于6bit/8bit/10bit的mipi圖像數(shù)據(jù)和decode模塊輸出數(shù)據(jù)總線有如下對應關系:6bit:
R: Bmp_data[17:12] G: Bmp_data[11:6] B: Bmp_data[5:0] 8bit:
R: Bmp_data[23:16] G: Bmp_data[15:8] B: Bmp_data[7:0]
圖中,模塊lvds_txrx把送來的兩個link的lvds信號解調(diào)成并行的圖像數(shù)據(jù),分別送給下一級模塊pix_mux進行奇偶反向操作,在模塊decode中選擇相應的bit數(shù)和視頻標準進行解碼,得到相應的bmp圖像data和控制vs/hs/de信號輸出給下級。同時在lvds_txrx中將解調(diào)的數(shù)據(jù)再調(diào)制串化輸出lvds_out。以下對其所實現(xiàn)的關鍵技術說明。在lvds_txrx模塊中,對lvds的時鐘和數(shù)據(jù)的解調(diào)并話和調(diào)制串化均使用xilinx官方在xapp1064文檔中所實現(xiàn)的方案和Ipcore。lvds解調(diào)采用bitslip方式和數(shù)據(jù)校準功能,保證數(shù)據(jù)接收可靠性。
FPGA原理設計LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03Mcb_top模塊設計該模塊根據(jù)單雙link選擇信號,把來自前級模塊的并行的lvds圖像數(shù)據(jù)和相應的lvds時鐘分別送到mipi_clk_gen和mipi_data_gen子模塊產(chǎn)生mipi時鐘和數(shù)據(jù)(1)mipi時鐘和復位產(chǎn)生在模塊mipi_clk_gen中,通過對原語DCM_CLKGEN采用動態(tài)重配置的方式產(chǎn)生mipi_clk。由pin腳輸入的25Mhz時鐘經(jīng)過PLL去抖動后一路輸出給下一級模塊,一路在dcm_dfs_manage中作為重配置端口的邏輯時鐘。輸入的lvds_rst同時作為模塊邏輯和DCM_CLKGEN的復位信號。而DCM_CLKGEN輸出的時鐘鎖定信號即為mipi_rst,再延遲后輸出作為fpga復位完成信號。
(2)mipi圖像數(shù)據(jù)和控制產(chǎn)生Lvds的數(shù)據(jù)和Vs、Hs、De信號分別在mipi_data_gen模塊中同時用fifo來實現(xiàn)mipi數(shù)據(jù)。如圖所示虛線左邊為lvds_sysclk時鐘域、右邊為mipi_clk時鐘域。哪個fifo工作由link_num_sel來控制,不工作的fifo處于復位狀態(tài)。對于1link_fifo,寫入讀出都是一個通道數(shù)據(jù),讀寫時鐘同頻。對于2link_fifo,寫入兩通道數(shù)據(jù),讀出一通道數(shù)據(jù),讀時鐘為寫時鐘的一倍,兩者吞吐量相同。在link_sel中則用mipi_clk對所輸出的數(shù)據(jù)同步化打拍,保證輸出mipi數(shù)據(jù)和Vs、Hs、De之間能同步?jīng)]有相對延時,同時也使得輸出時序更穩(wěn)定。FPGA原理設計LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03Mipi_option模塊該模塊是對所要輸出的的mipi數(shù)據(jù)、控制信號操作。目前僅需將VsHsDe取反即可。Pwm_ctrl模塊該模塊產(chǎn)生LED背光啟動信號led_on/off和背光輸出led_pwm。采用PWM方式是使其背光的亮度可調(diào)節(jié),在上電時有個漸亮的過程。pin腳25Mhz時鐘同時作為該模塊和MIPI橋的工作時鐘。FPGA原理設計LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03FpgaIO配置LVDS配置LVDS信號使用LVDS3.3V標準以符合VESA和JEIDA要求。為確保LVDS接收信號可靠性,提高抗干擾能力,需要設置FPGA差分端接(OCT)功能。Mipi配置Mipi電平采用LVCMOS33標準,為配合mipi橋芯片工作,需要設置上拉PULLUP模式。其他IO配置
其他IO均使用LVCMOS33標準。Fpga時序約束lvds_clk:
需要約束到125Mhz(用于lvds信號和mipi輸出)
約束語句:
NET"pic_clk25m"TNM_NET="MCB_CLK_IN"; TIMESPEC"TS_MCB_CLK"=PERIOD"MCB_CLK_IN"40nsHIGH50%;pin_clk_25Mhz:
需要約束到25Mhz(用于相關模塊和mipi橋工作時鐘)
約束語句: NET"pid_link0_clk_p"TNM_NET="LVDS_CLK"; TIMESPEC"TS_LVDS_CLK"=PERIOD"LVDS_CLK"8.0nsHIGH50%;為能使fpga能可靠接受和輸出高速的lvds和mipi信號,必須對其所用到的時鐘做出約束,F(xiàn)PGA會自動滿足其時鐘所操作的邏輯FPGA原理設計LVDStoMIPI的FPGA信號轉換設計FPGA的Timing配置和測試Timing配置的重要性LCD模組的Timing是表征該模組本質(zhì)特性(如刷屏、分辨率)的一組參數(shù)。是讓模組正常工作的基本要求。在用轉板點屏時,LCD模組的Timing設置是否正確對能否正常點屏起到關鍵作用。Timing不對,點屏必然出現(xiàn)畫異。Timing配置過程:如左圖所示,分別對信號源和MIPI橋接芯片配置Timing,當發(fā)現(xiàn)點屏參數(shù)不符合時,先判斷是MIPI橋還是信號源問題。再確定fpga輸入和輸出的timing是否一致。
當調(diào)整參數(shù)時,一般先對行前肩、行后肩做調(diào)整。對行同步脈寬、幀同步脈寬盡量不動。注意:
FPGA并不配置Timing,只是將上層配置好的Timing原樣輸出給MIPI接口,其輸出的Timing應和上層配置一致。只有上層、MIPI橋的Timing都配置正確,其輸出到模組的Timing才正確。
LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03FPGA的Timing配置和測試下兩個圖說明了配置LCD模組的timing的8個參數(shù):配置Timing的參數(shù)定義T1,Vact:幀有效,表示一幀圖像里所含有像素的行的個數(shù)T2,VFP:幀前肩,表示到一幀結束前消隱區(qū)所含有行的個數(shù)T3,Vs:
幀同步脈寬,表示幀同步脈寬所含有行的個數(shù)T4,VBP:幀后肩,表示從幀同步到像素到來前的消隱區(qū)所含有行的個數(shù)注意:Vs和Hs的下降沿必須對齊。T5,HVact:行有效,表示一行圖像里所含像素個數(shù),即有效像素時鐘個數(shù)T6,HFP:行前肩,表示到行結束前消隱區(qū)所含像素時鐘的個數(shù)T7,Hs:行同步脈寬,表示行同步脈寬所含像素時鐘的個數(shù)T8,HBP:行后肩,表示從行同步到像素到來前的消隱區(qū)所含有像素時鐘的個數(shù)LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03通過FPGA測試信號源的LVDSTiming信號源所配置的Timing是以LVDS編碼的形式輸出,難以用示波器、邏輯分析儀查看。有效的方法:如下圖所示:把專用的測試Timing的FPGA程序下載到轉板上。用FPGA工具軟件Chipscope查看LVDS解調(diào)后Timing的T1~T8參數(shù)。這樣看的參數(shù)直觀準確使用前需要安裝ISE開發(fā)環(huán)境。FPGA的Timing配置和測試LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03MIPI接口輸入Timing的測試即為FPGA輸出的RGBTiming的測試可采用兩種方法測試:用前述方法,用FPGA專門的chipscope工具查看輸出的Timing,準確直觀。用示波器直接測量轉板上的測試點(在FPGA和MIPI橋芯片之間)可查看波形質(zhì)量、信號穩(wěn)定性,但測timing會有誤差。FPGA的Timing配置和測試LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目該項目所點MiniPad是6bit屏,分辨率768×1024,LVDS單link輸出,VESA編碼FPGA操作實例信號源配置timing,紅框內(nèi)LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目FPGA操作實例設置好轉板的撥碼開關,接好電源線,在上層配置軟件中供電轉板FPGA程序編程(如果僅是測試Timing,則不需此步驟)LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目FPGA操作實例接好FPGA下載線接到JTAG插座。打開FPGA編程工具iMPACT。在虛線框處點擊鼠標右鍵增加要編程的*.mcs文件。選擇編程器件類型。轉板FPGA程序編程LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目FPGA操作實例在已經(jīng)變綠的虛線框處點擊鼠標右鍵,選擇編程操作轉板FPGA程序編程LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目將下載器連接到FPGA的JTAG接口打開chipscope-Analyser軟件,并連接JTAG鏈路FPGA操作實例用chipscope查看信號源LVDS輸出timing添加Timing測試的FPGA程序文件(*.bit)添加用于測試的信號探測文件(*.cdc)
LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目加載完成后選擇連續(xù)抓取操作FPGA操作實例用chipscope查看信號源LVDS輸出timing點擊Waveform窗口,查看波形對窗口中的信號點擊鼠標右鍵,選擇顯示十進制數(shù)字,則在右側波形區(qū)可看到所測量的Timing值,如黃色方框內(nèi)所顯示。LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目測試FPGA輸出timingFPGA操作實例重新上電加載轉板的FPGA程序用chipscope查看(操作同前)或用示波器查看轉板測試點可在轉板的測試點上用示波器來看HorizonaltimingwithDOTCLK64MHZ(768*1024*60=64)Item
ValueHorizonalbackporchHBP0.87usHorizonallowpulsewidthHS0.99usHorizonalfrontporchHFP0.93usHorizonalactiveperiodHACT11.98usVerticalbackporchVBP443.66usVerticallowpulsewidthVS739.usVerticalfrontporchVFP532.368usVerticalactiveperiodVACT15.142ms圖為實際測得信號板子實際刷新頻率是60HZ,TTL輸出時鐘是64MHZ,換算成周期為15.6nsLVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03可在轉板的測試點上用示波器來看MIPI時鐘波形下圖根據(jù)HFP,HS,HBP,HACT的參數(shù)換算下圖即為示波器實測的timeingFPGA操作實例每一行的RGB數(shù)據(jù)在DE為高電平時輸出LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03實例1,友達MiniPad項目FPGA操作實例下載MCU程序?qū)IPI橋接芯片配置Timing關電,將LCD模組接到轉板上,重新上電查看點屏結果LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03所點是6bit屏,分辨率960×1200,LVDS雙link輸出,VESA編碼FPGA操作實例上層Timing配置如下圖:實例2,瑞儀8.9吋項目FPGA操作同友達MiniPad需要注意:撥碼開關的奇偶反向設置是否和上層配置一致LVDS傳輸?shù)南袼貢r鐘頻率是MIPI像素時鐘的一半,因此其LVDS傳輸?shù)腡iming中其和Hsync有關的4個參數(shù)(行前肩、行后肩、行同步脈寬、行有效)的值也為上層對應參數(shù)值的一半,但持續(xù)的時間不會改變。和Vsync有關的4個參數(shù)則不變LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03常見問題說明由FPGA設置不合適所引起的問題由FPGA和MCU配合引起的問題由FPGA和信號源配合引起的問題由FPGA自身設計引起的問題由線材所引起的FPGA問題LVDStoMIPI的FPGA信號轉換設計武漢精測電子公司研發(fā)部
朱亞凡2013.03常見問題說明由FPGA設置不合適所引起的問題畫面顯示一半原因:在雙link下,轉板撥碼開關被設置
單link模式;在單link下,為上層
配置或MIPI橋配置問題。畫面邊緣有鋸齒/毛刺/左右邊框位置不對原因:在雙link下,轉板撥碼開關的奇偶
反向設置和上層配置相反所致;
在單link下,為上層配置或MIPI
橋配置問題。畫面顏色缺失
原因:上層配置8bit,而轉板撥碼開關
被設置成6bit模式。畫面顏色變色
原因:上層配置6bit,而轉板撥碼開關被
設置成8bit模式。輸出VsHsDe反向
原因:轉板的撥碼開關的VeHsDe反向
設置錯誤由FPGA和MCU配合引起的問題畫面左右或上下偏移原因:上層配置的timing本身問題,
或MCU配置給MIPI橋問題導致
和FPGA輸出timing不一致邊框錯位畫異原因:上層配置的timing本身問題,或MCU配置給MIPI橋問題導致
和FPGA輸出timing不一致部分畫面重復或被壓縮
原因:上層配置的timing本身問題,
或MCU配置給MIPI橋問題導致
和FPGA輸出timing不一致由FPGA和信號源配合引起的問題點屏bit錯誤或顏色丟失等畫異
原因:Chroma29135機臺的“L
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 團知識競賽活動方案8篇
- 2025年醫(yī)療委托服務協(xié)議樣本
- 上海市松江區(qū)汽車租賃服務合同模板
- 2025年冬季供暖系統(tǒng)承包協(xié)議
- 2025年經(jīng)營權讓渡協(xié)議第十七案
- 2025年寫字樓租賃合同續(xù)租協(xié)議書
- 2025年砂洗機項目申請報告模稿
- 2025年醫(yī)師專業(yè)技能提升合作協(xié)議書范本
- 2025年藥效學研究服務項目申請報告
- 2025年鄉(xiāng)村住宅修建工程協(xié)議
- 數(shù)學-河南省三門峽市2024-2025學年高二上學期1月期末調(diào)研考試試題和答案
- 2025年春新人教版數(shù)學七年級下冊教學課件
- 《心臟血管的解剖》課件
- 心肺復蘇課件2024
- 2024-2030年中國并購基金行業(yè)發(fā)展前景預測及投資策略研究報告
- 河道清淤安全培訓課件
- 2024各科普通高中課程標準
- 7.3.1印度(第1課時)七年級地理下冊(人教版)
- 教師培訓校園安全
- 北師大版語文四年級下冊全冊教案
- 《湖南師范大學》課件
評論
0/150
提交評論