EDA實(shí)驗(yàn)04-簡單分頻時(shí)序邏輯電路設(shè)計(jì)_第1頁
EDA實(shí)驗(yàn)04-簡單分頻時(shí)序邏輯電路設(shè)計(jì)_第2頁
EDA實(shí)驗(yàn)04-簡單分頻時(shí)序邏輯電路設(shè)計(jì)_第3頁
EDA實(shí)驗(yàn)04-簡單分頻時(shí)序邏輯電路設(shè)計(jì)_第4頁
EDA實(shí)驗(yàn)04-簡單分頻時(shí)序邏輯電路設(shè)計(jì)_第5頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

第第#頁共5頁電子信息工程學(xué)系實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)時(shí)間:2011-10-10學(xué)號(hào):910705131成績:實(shí)驗(yàn)時(shí)間:2011-10-10學(xué)號(hào):910705131成績:指導(dǎo)教師(簽名)實(shí)驗(yàn)項(xiàng)目名稱:簡單分頻時(shí)序邏輯電路設(shè)計(jì)班級(jí):通信091 姓名:Jxairy實(shí)驗(yàn)?zāi)康模??掌握基本組合邏輯電路的實(shí)現(xiàn)方法。2?初步了解分頻時(shí)序邏輯電路的生成方法。實(shí)驗(yàn)環(huán)境:Windows7、max+plusn10等。實(shí)驗(yàn)內(nèi)容:1.學(xué)習(xí)VerilogHDL設(shè)計(jì)課件。2?同步置數(shù)、同步清零計(jì)數(shù)器的文本設(shè)計(jì)過程及其仿真。3.作clk_in的2分頻clk_out,要求輸出時(shí)鐘的相位與課件 1/2分頻器的輸出正好相反。實(shí)驗(yàn)過程:、同步置數(shù)、同步清零計(jì)數(shù)器實(shí)驗(yàn)的設(shè)計(jì)和仿真:新建文本:選擇菜單File下的New,出現(xiàn)如圖4.1所示的對(duì)話框,在框中選中“TextEditorfile”,按“OK”按鈕,即選中了文本編輯方式。另存為Verilog編輯文件,如圖4.2所示。在編輯窗口中輸入程序,如圖 4.3所示。NewI「FileTvpe '■GiaphicEditorhile |.gdF~「SymbolEditorfte-feKtEditorjil^)LWaveformEditorfile一時(shí)OK Cancel圖4.1新建文本SaveAsFileName:|count.*Directoryi$:dt\max2work\shiy^r/140Directories:pmax^orkcounler.vDrives:目2AutomaticExlension: pv圖4.2另存為.V編輯文件設(shè)置當(dāng)前文本:在MAX+PLUSII中,在編譯一個(gè)項(xiàng)目前,必須確定一個(gè)設(shè)計(jì)文件作為當(dāng)前項(xiàng)目。按下列步驟確定項(xiàng)目名:在File菜單中選擇Project中的Name選項(xiàng),將出現(xiàn)ProjectName對(duì)話框:在Files框內(nèi),選擇當(dāng)前的設(shè)計(jì)文件。選擇“ 0K”。如圖4.4所示。ProjactName:court,v圖4.3計(jì)數(shù)器代碼FProjectName'OnlyTopsofHierarchic?Directoryis:d:\max2work\$hiyan040ProjactName:court,v圖4.3計(jì)數(shù)器代碼FProjectName'OnlyTopsofHierarchic?Directoryis:d:\max2work\$hiyan040Files: Directories:OKCancel圖4.4設(shè)置當(dāng)前仿真的文本設(shè)計(jì)(5)打開編譯器窗口:在MAX—plusn菜單內(nèi)選擇Compiler項(xiàng),即出現(xiàn)如圖4.5的編譯器窗口。圖4.5編譯器窗口選擇Start即可開始編譯,MAX+PLUSII編譯器將檢查項(xiàng)目是否有錯(cuò),并對(duì)項(xiàng)目進(jìn)行邏輯綜合,然后配置到一個(gè)Altera器件中,同時(shí)將產(chǎn)生報(bào)告文件、編程文件和用于時(shí)間仿真用的輸出文件。(6)建立波形編輯文件:選擇菜單File下的New選項(xiàng),在出現(xiàn)的New對(duì)話框中選擇“WaveformEditorFile”,單擊OK后將出現(xiàn)波形編輯器子窗口。

(8)仿真節(jié)點(diǎn)插入:選擇菜單 Node下的EnterNodesfromSNF選項(xiàng),出現(xiàn)如圖4.6所示的選擇信號(hào)結(jié)點(diǎn)對(duì)話框。按右上側(cè)的“ List”按鈕,左邊的列表框?qū)⒘⒓戳谐鏊锌梢赃x擇的信號(hào)結(jié)點(diǎn),然后按中間的“=>”按鈕,將左邊列表框的結(jié)點(diǎn)全部選中到右邊的列表框。單擊“ OK”,選中的信號(hào)將出現(xiàn)在波形編輯器中。EnterNodesfromSNFEnterNodesfromSNF圖4.6仿真節(jié)點(diǎn)插入(9)輸入波形設(shè)置,保存波形文件,文本仿真:單擊菜單 File下的Save選項(xiàng),在彈出的窗口中將波形文件存在以上的同一目錄中,文件取名為 count.scf。單擊MAX—plusn菜單內(nèi)選擇Simulator選項(xiàng),單擊Start,接著打開OpenSCF(界面如下圖4.7所示),即完成模塊調(diào)用的波形仿真。'Simulator:TimingSimulationSimulationInput:countsdSimulationTime:0.0nsEndTime:OscillationGlitchStartTime:0.0ns廠UseDevice廠Setup/HoldrCheckOutputsEndTime:OscillationGlitch圖4.7Simulator仿真1/2分頻器設(shè)計(jì)過程及其仿真:新建文本:選擇菜單File下的New,出現(xiàn)如圖4.1所示的對(duì)話框,在框中選中“TextEditorfile按“OK”按鈕,即選中了文本編輯方式。另存為Verilog編輯文件,命名為“div_second.v”,與圖4.2類似。在編輯窗口中輸入程序,如圖 4.8所示。設(shè)置當(dāng)前文本:在File菜單中選擇Project中的Name選項(xiàng),將出現(xiàn)ProjectName對(duì)話框:在Files框內(nèi),選擇compare設(shè)計(jì)文件。選擇“OK”。與圖4.4類似。圖4.81/2分頻器的代碼打開編譯器窗口:在MAX—plusn菜單內(nèi)選擇Compiler項(xiàng),單擊Start。與圖4.5類似。建立波形編輯文件:選擇菜單File下的New選項(xiàng),在出現(xiàn)的New對(duì)話框中選擇“WaveformEditorFile”,單擊OK后將出現(xiàn)波形編輯器子窗口。仿真節(jié)點(diǎn)插入:選擇菜單 Node下的EnterNodesfromSNF選項(xiàng),單擊“List”按鈕,再單擊中間的“=>”按鈕,插入仿真節(jié)點(diǎn)。單擊“OK”,選中的信號(hào)將出現(xiàn)在波形編輯器中。與圖 4.6類似。輸入波形設(shè)置,保存波形文件,文本仿真:單擊菜單 File下的Save選項(xiàng),在彈出的窗口中將波形文件存在以上的同一目錄中, 文件取名為div_second.scf。單擊MAX—plusn菜單內(nèi)選擇Simulator選項(xiàng),單擊Start,接著打開OpenSCF(界面與圖4.7類似),即完成對(duì)1/2分頻器的波形仿真。實(shí)驗(yàn)結(jié)果及分析:一、同步置數(shù)、同步清零計(jì)數(shù)器實(shí)驗(yàn)的設(shè)計(jì)仿真,如下圖 4.9所示:

圖4.9同步置數(shù)、同步清零計(jì)數(shù)器仿真

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論