采用現(xiàn)場(chǎng)可編程門陣列器件實(shí)現(xiàn)典型電路的設(shè)計(jì)方案_第1頁(yè)
采用現(xiàn)場(chǎng)可編程門陣列器件實(shí)現(xiàn)典型電路的設(shè)計(jì)方案_第2頁(yè)
采用現(xiàn)場(chǎng)可編程門陣列器件實(shí)現(xiàn)典型電路的設(shè)計(jì)方案_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

采用現(xiàn)場(chǎng)可編程門陣列器件實(shí)現(xiàn)典型電路的設(shè)計(jì)方案1引言在科研和工程中,數(shù)據(jù)采集系統(tǒng)具有很廣泛的應(yīng)用,針對(duì)各類電壓型傳感器輸出的信號(hào)伏值不同這種情況,本文提出了一種能夠控制增益的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)以FPGA作為邏輯控制核心,選用儀表運(yùn)算放大器AD623作放大電路,ADG704作為模擬開關(guān),通過對(duì)FPGA進(jìn)行編程配置,控制模擬開關(guān)選通不同的電阻,選通電阻配合AD623實(shí)現(xiàn)放大。同時(shí)該系統(tǒng)可以對(duì)多通道配置不同的增益,從而可以采集不同傳感器輸出的信號(hào)。實(shí)現(xiàn)了采集范圍寬的采集要求。2系統(tǒng)設(shè)計(jì)方案本設(shè)計(jì)采用現(xiàn)場(chǎng)可編程門陣列(FPGA)作為主控單元,實(shí)現(xiàn)整個(gè)系統(tǒng)的邏輯控制。整個(gè)系統(tǒng)的原理框圖如圖1所示。從整個(gè)流程來看,系統(tǒng)主要由以下幾個(gè)模塊組成:運(yùn)算放大模塊、AD轉(zhuǎn)換模塊、可編程邏輯器件控制模塊。整個(gè)系統(tǒng)的工作流程為:首先確定各通道輸入信號(hào)范圍,從而確定各通道的增益,對(duì)FPGA進(jìn)行編程配置,使ADG704選中增益配置電阻,經(jīng)AD623放大后通過精密運(yùn)放OP113跟隨輸出,通過多路選擇器切換將模擬信號(hào)輸出至AD轉(zhuǎn)換器,將轉(zhuǎn)換完成的數(shù)據(jù)通過FPGA存儲(chǔ)在FLASH。完成整個(gè)系統(tǒng)的數(shù)據(jù)采集。3典型電路設(shè)計(jì)下圖2為運(yùn)算放大模塊電路圖。該模塊的核心為儀表運(yùn)放AD623,AD623是一個(gè)集成單電源儀表放大器,它能在單電源(+3V~+12V)下提供滿電源幅度的輸出,其增益設(shè)置范圍為1~1000。AD623通過提供極好的隨增益增大而增大的交流共模抑制比(ACCMRR)而保持最小的誤差,線路噪聲及諧波將由于共模抑制比在高達(dá)200Hz時(shí)仍保持恒定而受到抑制。增益可通過1腳和8腳之間的電阻設(shè)置,其公式如下:G為放大倍數(shù)。為調(diào)節(jié)電阻。圖中輸入信號(hào)前加一階無源低通濾波器,濾除混疊在信號(hào)中的高頻成分,信號(hào)截至頻率可以通過f=1/2ΠRC求得,同時(shí)在AD623輸出端又加一級(jí)分壓濾波器,它與前一級(jí)濾波器構(gòu)成二階無源低通濾波器。對(duì)濾波后的信號(hào)進(jìn)行放大,對(duì)于AD623,如果信號(hào)不加共模信號(hào)直接放大,輸出信號(hào)最大將會(huì)被限制在1.25V。如圖輸入信號(hào)為0~20mv正弦波,通過調(diào)節(jié)電阻使其增益設(shè)置為100,此時(shí)輸出應(yīng)為0~2V的正弦波,但實(shí)際波形如下:如果在輸入端加2.5V共模電壓,電路圖連接如圖2,同樣在輸入端加0~20mv正弦波,增益設(shè)置為100,輸出波形如下:為了提高驅(qū)動(dòng)能力,如圖2中在AD623輸出端加一級(jí)跟隨器OP113作為驅(qū)動(dòng),因?yàn)锳D623設(shè)計(jì)為驅(qū)動(dòng)10K歐或以上的負(fù)載,如果負(fù)載小于10KΩ時(shí),需要用一個(gè)精密運(yùn)放作為緩沖提高驅(qū)動(dòng)能力,接OP113作為跟隨驅(qū)動(dòng)器,當(dāng)負(fù)載小到600Ω時(shí),也可以在負(fù)載上得到0~4V的輸出擺幅。在圖2中ADG704作為模擬開關(guān),主要用來切換S1~S4中的某一通道與D導(dǎo)通,該選中通道與AD623配合實(shí)現(xiàn)增益控制。對(duì)于ADG704的控制,用可編程邏輯器件編程實(shí)現(xiàn)。控制使能和選擇信號(hào)A1、A0、EN通過真值表1實(shí)現(xiàn)切換。4結(jié)束語本文提出的由可編程邏輯器件控制系統(tǒng)的放大倍數(shù),充分利用了儀表運(yùn)算放大器AD623的增益可調(diào)功能及其優(yōu)越性。每一路熱電偶輸入信號(hào)可以有多個(gè)不同的放大倍數(shù),使得各種幅值不同的輸入信號(hào)采集的實(shí)現(xiàn)更加方便、可靠、快捷。選用的16位AD轉(zhuǎn)換器,以采集精度高、控制方便、轉(zhuǎn)換速度快等優(yōu)點(diǎn),更大程度地優(yōu)化了該系統(tǒng)。本文作者創(chuàng)新點(diǎn):通過對(duì)FPGA進(jìn)行編程配置,可以對(duì)不同通道輸入的伏值不同的電壓信號(hào)分別設(shè)置增益,使每一個(gè)通道輸出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論