cadence的原理圖庫設計專題培訓課件_第1頁
cadence的原理圖庫設計專題培訓課件_第2頁
cadence的原理圖庫設計專題培訓課件_第3頁
cadence的原理圖庫設計專題培訓課件_第4頁
cadence的原理圖庫設計專題培訓課件_第5頁
已閱讀5頁,還剩35頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

CADENCE原理圖庫結(jié)構(gòu)Librarysym_1entitychipspart_tablevlog_modesymbol.cssfileverilog.vfilechips.prtfilepart.ptffileverilog.vfilelcxlcxcellLcx.catfilesym_1entitychipspart_tablevlog_modesymbol.cssfileverilog.vfilechips.prtfilepart.ptffileverilog.vfilelcxcell符號圖形文件包含端口列表器件特征及物理封裝等信息器件附加屬性文件功能上的仿真模型文件CADENCE原理圖庫結(jié)構(gòu)從上面的結(jié)構(gòu)可以看出“cadence”的原理圖庫是由數(shù)據(jù)文件構(gòu)成。這樣,作庫人也可以直接從庫文件目錄中選取某個文件進行拷貝和修改。當然,首先要對文件結(jié)構(gòu)和內(nèi)容十分熟悉。用這種方法建的原理圖庫經(jīng)常會出一些錯誤。所以還是按照CADENCE的建庫步驟,使用“PartDeveloper”建庫工具來建原理圖庫。PartDeveloper界面chipspart_tablesym_1entityvlog_mode前三項是最常用的三項根據(jù)目前設計狀況另外兩項作庫時可以暫時不考慮對于初學者來說,創(chuàng)建原理圖庫不但要了解庫文件及對應的結(jié)構(gòu)關系,還要熟悉創(chuàng)建流程和熟練使用庫編輯器(PartDeveloper)為自己服務。下面以一個簡單器件的創(chuàng)建過程來演示一下一個元件庫的創(chuàng)建流程。同時,介紹一下“PartDeveloper”的基本使用。啟動PROJECTMANAGER,建立一個新工程(PROJECT)(或者直接從開始選擇libraryexplorer啟動。)在工程(project)的主界面選擇Tools/LibraryTools/PartDeveloperGOON選擇CreateNew

在Library選項中,選擇將來要存放新建器件的庫.這里,我建議大家最初建庫時,最好把自己所建的器件放到自己的庫內(nèi).這樣,既方便本人查找\修改,也不會導致各個公用庫內(nèi)器件的混亂.在“partname”和“physicalpart”選項填入名稱。例如:“74LVT574”注意選擇要創(chuàng)建器件的類型為了仿真在LogicalPin”對話框彈出同時也會出現(xiàn)一個表單。設計者在輸入“pin”之前,要根據(jù)供應商提供元件的“datasheet”中“pinname”的形式進行“Edit”選項的設置那么在這里:Bit:是基于位的形式Slot:是基于槽的形式Group:是基于組的形式?;谀姆N形式要根據(jù)“Datasheet”的形式來決定。如要輸入矢量,請選擇:BN-B;BN;BN-B。如要輸入標量,請選擇:BN-S;BN;BN-S在LogicalPin對話框中輸入pinname之前。一定要在“pin”選項種選擇正確的類型。(按所選用元件的說明)

GOON在LogicalPin對話框中逐個輸入pinname。注意:這里類似總線形式或有一定規(guī)律的pin,可以一次輸入,譬如:A1-A16;1D-8D等等。GOON

注意“LogicalPin”的分支要保證正確,即位于哪一個符號下,否則到后來出問題查找比較麻煩接下來定義一個器件封裝(package):右鍵點擊“packages”,選擇“new”,在“SpecifyPackType“選項中封裝類型,如“DIP”。在ReferenceDesignator選擇中選擇一種元件類型。如“D”。(設計者應嚴格按照原理圖設計規(guī)范中規(guī)定的各種元件對應的文字符號來添入此選項)在下面屬性中加入一條:body_name,值和上面的physicalpart相同(為了原理圖反標的正確性)然后點擊“SpecifyFootprint”在“JEDEC_TYPE”選項中輸入對應PCB的物理封裝。如:“DIP20”這里也可不填,在下面part_table中填。GOON然后點擊“PhysicalPinMapping”然后選擇AddManually,點擊PinNumbers,在“Numeric”選項中輸入“1-20”。

APPLY這里如果在上頁中加入了jedec_type的封裝名則extractfromfootprint直接取出管腳。

這里,提醒一下,在“Numeric”選項中,只能輸入數(shù)字。如果要輸入類似“A1、B2之類的管腳號,應選擇“Grid”選項。另外,一段時間以來,不少硬件設計人員在輸入管腳號時,總是覺得是一件頭痛的事情。因為他們沒有找到捷徑,而是一個一個的輸入有規(guī)律的管腳號。如果是一個“BGA”器件,上百個PIN的輸入不但耗時,而且有時難免會有手誤,從而造成將來元件的使用錯誤。其實,“CADENCE”可以讓你快速輸入。選擇“Grid”選項,在“ROW”中輸入“A-J”,在“COLUMN”中輸入“1-30”,然后點擊“Creat”你會看到!接著剛才74LVT574:

將所有“Number”一一對應給“PinName”。如果有未使用的“pin”可以在“N”選項標識表示是NC空腳。另外POWER類型可點擊右鍵復制。GOON封裝定義結(jié)束后,要給元件在原理圖中一個表示符號(Symbol):選擇“PartDeveloper”中的“Symbols”,右鍵選擇“NEW”。在對話框中高亮的三個選項中,經(jīng)常使用的為前兩項。選擇您所需要的形式進行下一步,這里選擇“Number2”:隱藏電源和地管腳顯示電源和地管腳電源和地管腳單獨體現(xiàn)在另一個符號上

如果想換一種封裝類型選擇“SpecifyPackType”這里,保持原來的封裝返回“PartDeveloper”打開“Symbols”的的分支可以看到已經(jīng)有一個“sym_1”產(chǎn)生了。打開“sym_1”的的分支可以看到“pin”的信息。選擇PartDeveloper/TOOLS或直接選擇symbol/sym_1點擊右鍵來啟動Concept-HDL查看symbol的形狀。這里可以看到在symbolview中各個pin的分布情況,有的pin的位置并不是很理想。當然可以在Concept-HDL中直接移動。但這種做法是不被提倡的,比較好的方法是返回到PartDeveloper中選擇symbols/sym_1右鍵后選擇Properties可以在這里編輯所有pin的位置。完成后再進入concept-HDL中。在concept-HDL中編輯“symbol”時要注意選擇Tools/options/grid大家在作庫的時候應該保持“GRID”的設置一致。將“SYMBOL”和“GRID”的兩項設置統(tǒng)一為0.05(50mil)和2(100mil)。這樣,在作原理圖時就不必再改變“GRID”,作出的原理圖就會清晰、規(guī)范。下面就是要建一個part_table表了:從parttablefile右鍵新建part.ptf生成一個ptf表格在key和injected部分分別輸出相應的屬性項。如:Vendor_part_numberVendorDescriptionJedec_typeAlt_symbolsPart_number等等。在這頁表中填入各屬性的相應的值,對于同一symbol對應的不同器件直接在此表中加入一行就可以了。完成了“LogicalPin”,“Package”,“Symbols”的各項設定后,存盤,再選“TOOLS”下的“CHECKPLUS”,選中所有的項,按“RUN”,在“ViewMarkers”中看結(jié)果,如沒有錯誤,一個元件庫(原理圖部分)就創(chuàng)建成功了。接下來要檢驗您所創(chuàng)建的元件是否可用。也就是說要進行測試。那么測試方法是在Concept-HDL中調(diào)用一個完成的元件(74LVT574)。存盤后打包(此時可將UpdateAllegroBoard選項關掉),然后在工程(Project)主界面上運行“Layout”啟動“Allegro”.“Allegro”啟動后,首先在“BOARDGEOMETRY/OUTLINE”層上作一個“OUTLINE”,然后選擇FILE/IMPORT/LOGIC/Concept-HDL.接著選擇Place/Quickplace/Place/ok你將會看到該器件的封裝!上面就是建一個原理圖元件庫的基本過程.實際上我們在使用元件庫繪制原理圖,無非就是將設計者自己抽象的設計思路通過符號和連線對應到實際器件和印制線路上去。那么,總結(jié)一下“CADENCE”提供給設計者庫的對應基本有三種情況:(一).一對一(一個符號對應一個封裝)

(二).多對一(一個封裝包括多個相同部分符號)

(三).一對多(一個符號對應多個封裝)所謂一對一就是上面我們所演示的情況.那么其余兩種情況也都是在基本的過程中稍有改變或添加設定.第二種情況可以參照“96PINWXY”,第三種情況就是在“Package”的設定中增加一種封裝類型.

(二).多對一(一個封裝包括三個相同部分符號)A1-A32

(二).多對一(一個封裝包括三個相同部分符號)A1-A32

(三).一對多(一個符號對應三個封裝)

(三).一對多(一個符號對應兩個封裝)其實,現(xiàn)在創(chuàng)建原理圖庫.還有一個更好的方法就是copy,因為現(xiàn)有的原理圖庫已經(jīng)包羅了很多種類,如果您想創(chuàng)建的元件與現(xiàn)有的某一個很相近(如元件的“pin”數(shù)或“pinname”大體相同),就可以“copy”或在“PartDeveloper”中“open/saveas”新的元件的命名,然后簡單更改個別選項即可得到一個新的元件(原理圖庫).還有,同樣的類型不同標稱值的器件沒有必要再作一個器件,只要在該器件的“part.ptf”文件中添加一個新的“value”即可.

簡捷方法

幾點注意(一).在輸入“pinname”或表示未使用“pin”時,不要使用“nc”,因為其已被“CADENCE”占用.(二).在定義“pin”的位置時,考慮一下將來器件的擺放方向,因為最近發(fā)現(xiàn)“Version14.1”好象有“bug”,在“Concept-HDL”中調(diào)用建好的庫,當你旋轉(zhuǎn)其時,“text”不隨之旋轉(zhuǎn).(14.2已經(jīng)解決)(三).在SYM中,如各管腳有相同的名字,命名時要將它們區(qū)分開來,比如“MPC860”有很多“GND”,命名時,應用“GND1,GND2,GND3……”將它們區(qū)分開來,再在“PACKAGE”中將其與各自的管腳數(shù)相對應。

也可以輸入一個“GND”或“VCC”,然后在package/properties/physicalpinmapping選擇pin(GND)右鍵點擊replicate,來定義多個pin為Gnd.將來在庫或原理圖中該元件的屬性中添加“power_group”“GND=GND或Vcc=Vcc”。(注意:最好是等號兩邊相同,這樣在原理圖打包時不致出錯,在原理圖再對應到具體的電源。)建議對大的器件采用此方法,對小的器件還是用顯示電源和地的方法。

(四).關于矢量“pin”的展開:在“Symbol/sym_1”下選擇矢量“pin”。如:“D<7..1>”,右鍵選擇“Expendtobits”即可。(五).當要創(chuàng)建的器件“PIN”太多的時候,建議您分為兩個部分來規(guī)劃.這樣對作圖規(guī)范、打印、檢查等都有好處.(六)輸入“l(fā)ogical

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論