存儲(chǔ)器原理與接口微機(jī)原理與接口中國(guó)科技大學(xué)_第1頁(yè)
存儲(chǔ)器原理與接口微機(jī)原理與接口中國(guó)科技大學(xué)_第2頁(yè)
存儲(chǔ)器原理與接口微機(jī)原理與接口中國(guó)科技大學(xué)_第3頁(yè)
存儲(chǔ)器原理與接口微機(jī)原理與接口中國(guó)科技大學(xué)_第4頁(yè)
存儲(chǔ)器原理與接口微機(jī)原理與接口中國(guó)科技大學(xué)_第5頁(yè)
已閱讀5頁(yè),還剩76頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

5.1存儲(chǔ)器分類一、有關(guān)存儲(chǔ)器幾種分類

按構(gòu)成存儲(chǔ)器的器件和存儲(chǔ)介質(zhì)分類

半導(dǎo)體存儲(chǔ)器磁盤和磁帶等磁表面存儲(chǔ)器光電存儲(chǔ)器目前一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)按存取方式分類

隨機(jī)存儲(chǔ)器RAM(RandomAccessMemory)

只讀存儲(chǔ)器ROM(Read-OnlyMemory)串行訪問(wèn)存儲(chǔ)器(SerialAccessStorage)目前二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)按在計(jì)算機(jī)中的作用分類主存儲(chǔ)器(內(nèi)存)輔助存儲(chǔ)器(外存)高速緩沖存儲(chǔ)器目前三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)二、半導(dǎo)體存儲(chǔ)器的分類1、隨機(jī)存取存儲(chǔ)器RAM2、只讀存儲(chǔ)器ROM目前四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)二、半導(dǎo)體存儲(chǔ)器的分類1、隨機(jī)存取存儲(chǔ)器RAMa.靜態(tài)RAM(ECL,TTL,MOS)b.動(dòng)態(tài)RAM目前五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、只讀存儲(chǔ)器ROMa.掩膜式ROM

b.可編程的PROM

c.可用紫外線擦除、可編程的EPROM

d.可用電擦除、可編程的E2PROM等目前六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)絕緣層浮動(dòng)?xùn)叛┍雷⑷胧組OS管可用紫外線擦除、可編程的EPROM目前七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)編程使柵極帶電擦除EPROM芯片上方有一個(gè)石英玻璃窗口當(dāng)一定光強(qiáng)的紫外線透過(guò)窗口照射時(shí),所有存儲(chǔ)電路中浮柵上的電荷會(huì)形成光電流泄放掉,使浮柵恢復(fù)初態(tài)。一般照射20~30分鐘后,讀出各單元的內(nèi)容均為FFH,說(shuō)明EPROM中內(nèi)容已被擦除。目前八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)RAM靜態(tài)RAM(SRAM)動(dòng)態(tài)RAM(DRAM)ROM掩膜型ROM可編程ROM(PROM)可擦除可編程ROM(EPROM)電可擦除可編程ROM(E2PROM)目前九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)三、多層存儲(chǔ)結(jié)構(gòu)概念1、核心是解決容量、速度、價(jià)格間的矛盾,建立起多層存儲(chǔ)結(jié)構(gòu)。一個(gè)金字塔結(jié)構(gòu)的多層存儲(chǔ)體系充分體現(xiàn)出容量和速度關(guān)系目前十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、多層存儲(chǔ)結(jié)構(gòu)寄存器Cache(高速緩存)內(nèi)存磁盤磁道、光盤目前十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)

Cache—主存層次:解決CPU與主存的速度上的差距;主存—輔存層次:解決存儲(chǔ)的大容量要求和低成本之間的矛盾。目前十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)5.2、主存儲(chǔ)器結(jié)構(gòu)一、主存儲(chǔ)器的主要技術(shù)指標(biāo)存儲(chǔ)容量存取速度可靠性功耗

目前十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)1、容量存儲(chǔ)容量存儲(chǔ)器可以容納的二進(jìn)制信息量稱為存儲(chǔ)容量(尋址空間,由CPU的地址線決定)

實(shí)際存儲(chǔ)容量:在計(jì)算機(jī)系統(tǒng)中具體配置了多少內(nèi)存。

目前十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、存取速度存取時(shí)間是指從啟動(dòng)一次存儲(chǔ)器操作到完成該操作所經(jīng)歷的時(shí)間,又稱為讀寫周期。 SDRAM: 12ns10ns8ns RDRAM: 1ns 0.625ns目前十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)3、可靠性

可靠性是用平均故障間隔時(shí)間來(lái)衡量(MTBF,MeanTimeBetweenFailures)4、功耗

功耗通常是指每個(gè)存儲(chǔ)元消耗功率的大小目前十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)二、主存儲(chǔ)器的基本組成MOS型器件構(gòu)成的RAM,分為靜態(tài)和動(dòng)態(tài)RAM兩種,靜態(tài)RAM通常有6管構(gòu)成的觸發(fā)器作為基本存儲(chǔ)電路靜態(tài)存儲(chǔ)單元,動(dòng)態(tài)RAM通常用單管組成基本存儲(chǔ)電路。

目前十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)1、靜態(tài)存儲(chǔ)單元

目前十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)

目前二十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)(2)動(dòng)態(tài)存儲(chǔ)單元

目前二十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)(3)、結(jié)構(gòu)地址譯碼輸入輸出控制存儲(chǔ)體

目前二十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)地址線控制線數(shù)據(jù)線存儲(chǔ)體譯碼器輸入輸出控制單譯碼結(jié)構(gòu)目前二十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)地址譯碼器:接收來(lái)自CPU的n位地址,經(jīng)譯碼后產(chǎn)生2n個(gè)地址選擇信號(hào),實(shí)現(xiàn)對(duì)片內(nèi)存儲(chǔ)單元的選址。控制邏輯電路:接收片選信號(hào)CS及來(lái)自CPU的讀/寫控制信號(hào),形成芯片內(nèi)部控制信號(hào),控制數(shù)據(jù)的讀出和寫入。存儲(chǔ)體:是存儲(chǔ)芯片的主體,由基本存儲(chǔ)元按照一定的排列規(guī)律構(gòu)成。目前二十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)譯碼器譯碼器矩陣譯碼電路行線列線地址線地址線目前二十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前二十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)一、8086CPU的管腳及功能

8086是16位CPU。它采用高性能的N—溝道,耗盡型負(fù)載的硅柵工藝(HMOS)制造。由于受當(dāng)時(shí)制造工藝的限制,部分管腳采用了分時(shí)復(fù)用的方式,構(gòu)成了40條管腳的雙列直插式封裝5.3、8086CPU總線產(chǎn)生目前二十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前二十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)二、8086的兩種工作方式

最小模式:系統(tǒng)中只有8086一個(gè)處理器,所有的控 制信號(hào)都是由8086CPU產(chǎn)生。最大模式:系統(tǒng)中可包含一個(gè)以上的處理器,比如 包含協(xié)處理器8087。在系統(tǒng)規(guī)模比較大 的情況下,系統(tǒng)控制信號(hào)不是由8086直 接產(chǎn)生,而是通過(guò)與8086配套的總線控 制器等形成。目前二十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)三、最小模式下8086CPU總線產(chǎn)生(一)、地址線、數(shù)據(jù)線產(chǎn)生

相關(guān)信號(hào)線及芯片1、AD15~AD0(AddressDataBus)地址/數(shù)據(jù)復(fù)用信號(hào),雙向,三態(tài)。在T1狀態(tài)(地址周期)AD15~AD0上為地址信號(hào)的低 16位A15~A0;在T2~T4狀態(tài)(數(shù)據(jù)周期)AD15~AD0上是數(shù)據(jù)信號(hào)D15~D0。

目前三十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)機(jī)器周期:時(shí)鐘周期總線周期:對(duì)內(nèi)存或?qū)/O接口的一次操作的時(shí) 間指令周期:指令執(zhí)行的時(shí)間目前三十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)

2、A19/S6~A16/S3(Address/Status):地址/狀態(tài)復(fù)用信號(hào),輸出。在總周期的T1狀態(tài)A19/S6~A16/S3上是地址的高4位。在T2~T4狀態(tài),A19/S6~A16/S3上輸出狀態(tài)信息。目前三十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前三十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)S4S3當(dāng)前正在使用的段寄存器00ES01SS10CS或未使用任何段寄存器11DS目前三十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)3、三態(tài)緩沖的8位數(shù)據(jù)鎖存器74LS373(8282)目前三十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前三十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)A、CP正脈沖,DQB、CP為零,保持C、/OE=0,O0輸出;否則高阻目前三十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前三十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)

4、ALE(AddressLatchEnable)地址鎖存使能信號(hào),輸出,高電平有效。用來(lái)作為地址鎖存器的鎖存控制信號(hào)。

目前三十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前四十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前四十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)工作過(guò)程1、AD0-AD15,A16/S1-A19/S4出現(xiàn)地址信息;2、ALE發(fā)正脈沖,地址信息進(jìn)74LS373;3、AD0-AD15轉(zhuǎn)換為數(shù)據(jù)線,A16/S1 -A19/S4輸出狀態(tài)目前四十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)11233目前四十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)(二)、數(shù)據(jù)線驅(qū)動(dòng) 相關(guān)信號(hào)線及芯片1、雙向數(shù)據(jù)總線收發(fā)器(8286,74LS245) 兩個(gè)功能: a、雙向選擇 b、通道控制

目前四十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)A、/OE控制通道 /OE=0,三態(tài)門導(dǎo)通; /OE=1,三態(tài)門斷開;B、T控制方向 T=0,BA T=1,AB目前四十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、/DEN(DataEnable)數(shù)據(jù)使能信號(hào),輸出,三態(tài),低電平有效。用于數(shù)據(jù)總線驅(qū)動(dòng)器的控制信號(hào)。3、DT/R(DataTransmit/Receive):數(shù)據(jù)驅(qū)動(dòng)器數(shù)據(jù)流向控制信號(hào),輸出,三態(tài)。在8086系統(tǒng)中,通常采用8286或8287作為數(shù)據(jù)總線的驅(qū)動(dòng)器,用DT/R#信號(hào)來(lái)控制數(shù)據(jù)驅(qū)動(dòng)器的數(shù)據(jù)傳送方向。當(dāng)DT/R#=1時(shí),進(jìn)行數(shù)據(jù)發(fā)送;DT/R#=0時(shí),進(jìn)行數(shù)據(jù)接收。

目前四十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前四十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前四十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)工作過(guò)程1、如果CPU輸出數(shù)據(jù),DT/R=1,三態(tài) 門方向?yàn)锳B,如果CPU輸入數(shù)據(jù); DT/R=0,三態(tài)門方向取BA;2、/DEN有效,74LS245工作;3、CPU輸入/輸出數(shù)據(jù)完成,/DEN無(wú)效, 74LS245停止工作,通道斷開。目前四十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)123目前五十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)5、48086系統(tǒng)的存儲(chǔ)器接口

一、存儲(chǔ)器接口應(yīng)考慮的幾個(gè)問(wèn)題存儲(chǔ)器與CPU之間的時(shí)序配合;CPU總線負(fù)載能力;8086CPU對(duì)存儲(chǔ)器的讀寫方式存儲(chǔ)芯片的選用連接方式

目前五十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)二、存儲(chǔ)器接口舉例(一)、只讀存儲(chǔ)器(ROM)擴(kuò)展電路

目前五十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)1、ROM(EPROM27系列)信號(hào)分類:目前五十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)總線部分: D0—D7,數(shù)據(jù)線 A0—An-1,地址線。n是地址線個(gè)數(shù)。 對(duì)于2716,n為11, 對(duì)于27256,n=15。電源部分: VCC,GND,電源和地 VPP,編程電壓。在CPU僅對(duì)芯片進(jìn)行 讀操作時(shí),Vpp一般直接接電源電壓。目前五十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)控制部分: /OE讀控制線。當(dāng)其有效時(shí), 數(shù)據(jù)從EPROM內(nèi)的某個(gè)單元通過(guò) 數(shù)據(jù)線傳送到CPU。

/CS片選線。該信號(hào)一般為低 電平有效。有效時(shí)表示本芯片工 作。在芯片編程時(shí)這根線常作編 程控制線。

目前五十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前五十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、CPU提供的信號(hào)線 數(shù)據(jù)線D15~D0 地址線A19~A0 存儲(chǔ)器或I/O端口訪問(wèn)信號(hào)M/IO# 讀信號(hào)/RD 寫信號(hào)/WR目前五十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前五十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)特點(diǎn)a、控制線可以組合不同功能b、CPU根據(jù)指令發(fā)出信號(hào)目前五十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)3、8086CPU對(duì)存儲(chǔ)器的讀方式目前六十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前六十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)結(jié)論CPU總是16位的讀;從偶地址讀;目前六十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)例:設(shè)計(jì)一ROM擴(kuò)展電路,容量為64KBYTE,地址從00000H開始。EPROM芯片取27256

目前六十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)目前六十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)解:1、與8088CPU連接(8位)2、與8086CPU連接(16位)目前六十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)總結(jié)(與8086CPU)數(shù)據(jù)線連接地址線連接CS產(chǎn)生控制線連接目前六十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)(二)、靜態(tài)隨機(jī)讀寫存儲(chǔ)器(RAM)擴(kuò)展電路目前六十七頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)1、62系列靜態(tài)RAM芯片信號(hào)線

目前六十八頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn) 信號(hào)線可分為如下幾類:

總線部分: D0—D7,數(shù)據(jù)線 A0—An-1,地址線。n是地址線個(gè)數(shù)。 對(duì)于6116,n為11, 對(duì)于62256,n=15。

電源部分: VCC,GND,電源和地目前六十九頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)

控制部分: /RD讀控制線。當(dāng)其有效時(shí),數(shù)據(jù)從 EPROM內(nèi)的某個(gè)單元通過(guò)數(shù)據(jù)線傳送 到CPU。 /WR 寫控制線。當(dāng)其有效時(shí),CPU把數(shù) 據(jù)通過(guò)數(shù)據(jù)線傳送到RAM中的某個(gè)單 元。 /CS片選線。該信號(hào)一般為低電平有效。 有效時(shí)表示本芯片工作。目前七十頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)2、特點(diǎn) a、讀/寫; b、讀十六位操作; c、寫十六/八位操作目前七十一頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)3、8086CPU的一個(gè)重要信號(hào)線 /BHE高8位數(shù)據(jù)允許控制線目前七十二頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)例:設(shè)計(jì)一RAM擴(kuò)展電路,容量為32K字,地址從10000H開始。芯片采用62256。目前七十三頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)解:1、所需芯片2、/CS產(chǎn)生3、奇、偶芯片譯碼4、電路目前七十四頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)總結(jié)數(shù)據(jù)線連接地址線連接CS產(chǎn)生奇、偶CS產(chǎn)生控制線連接目前七十五頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)三、譯碼方式全譯碼部分譯碼線譯碼目前七十六頁(yè)\總數(shù)八十一頁(yè)\編于二十二點(diǎn)74LS138譯碼芯片

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論