下載本文檔
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
緒論單元測(cè)試世界上第一塊集成電路芯片誕生于1947年。(
)
A:錯(cuò)
B:對(duì)
答案:A第一章測(cè)試4位二進(jìn)制數(shù)的最大數(shù)是1111B(
)
A:對(duì)
B:錯(cuò)
答案:A4位八進(jìn)制數(shù)的最大數(shù)是8888O(
)
A:錯(cuò)
B:對(duì)
答案:A4位十六進(jìn)制數(shù)的最大數(shù)是FFFFH(
)
A:對(duì)
B:錯(cuò)
答案:A與4位二進(jìn)制數(shù)的最大值等值的十進(jìn)制數(shù)是15(
)
A:錯(cuò)
B:對(duì)
答案:B與4位八進(jìn)制數(shù)的最大值等值的十進(jìn)制數(shù)是4038(
)
A:對(duì)
B:錯(cuò)
答案:B與4位十六進(jìn)制數(shù)的最大值等值的十進(jìn)制數(shù)為65535(
)
A:錯(cuò)
B:對(duì)
答案:B二進(jìn)制數(shù)(1011.11)2的十進(jìn)制數(shù)是11.3(
)
A:錯(cuò)
B:對(duì)
答案:A十進(jìn)制數(shù)(26.335)10轉(zhuǎn)換成二進(jìn)制數(shù)是=(11010.011)2(
)
A:錯(cuò)
B:對(duì)
答案:A(000101010000)8421BCD是(150)10也是(96)16(
)
A:錯(cuò)
B:對(duì)
答案:B用BCD碼表示十進(jìn)制數(shù)(36)10=(00110111)8421BCD(
)
A:對(duì)
B:錯(cuò)
答案:B第二章測(cè)試兩個(gè)變量的異或運(yùn)算和同或運(yùn)算之間是反邏輯的關(guān)系。(
)
A:錯(cuò)
B:對(duì)
答案:B代入定理中對(duì)代入邏輯式的形式和復(fù)雜程度有限制。(
)
A:對(duì)
B:錯(cuò)
答案:B將一個(gè)約束項(xiàng)寫(xiě)人邏輯函數(shù)式或不寫(xiě)入邏輯函數(shù)式,對(duì)函數(shù)的輸出有影響。(
)
A:對(duì)
B:錯(cuò)
答案:B將一個(gè)任意項(xiàng)寫(xiě)人邏輯函數(shù)式或不寫(xiě)入邏輯函數(shù)式,對(duì)函數(shù)的輸出無(wú)影響。(
)
A:對(duì)
B:錯(cuò)
答案:A去掉無(wú)關(guān)項(xiàng)才能得到更簡(jiǎn)單的邏輯函數(shù)化簡(jiǎn)結(jié)果。(
)
A:錯(cuò)
B:對(duì)
答案:A邏輯運(yùn)算是邏輯變量與及常量之間邏輯的算術(shù)運(yùn)算,是數(shù)量之間的運(yùn)算。(
)
A:對(duì)
B:錯(cuò)
答案:B在邏輯代數(shù)中交換律和普通代數(shù)的運(yùn)算規(guī)則是相同的。(
)
A:錯(cuò)
B:對(duì)
答案:B在邏輯代數(shù)中互補(bǔ)律和普通代數(shù)的運(yùn)算規(guī)則是相同的。(
)
A:對(duì)
B:錯(cuò)
答案:B反演定理是對(duì)任一邏輯式Y(jié),若將式中與或互換、01互換,可以得到Y(jié)’。(
)
A:對(duì)
B:錯(cuò)
答案:B邏輯代數(shù)是一個(gè)封閉的代數(shù)系統(tǒng),它由一個(gè)邏輯變量集,常量0和1以及“與”、“或”、“非”三種基本運(yùn)算所構(gòu)成。(
)
A:錯(cuò)
B:對(duì)
答案:B第三章測(cè)試多個(gè)二極管門電路可以串聯(lián)使用。(
)
A:對(duì)
B:錯(cuò)
答案:BCMOS反相器輸出的高、低電平值與負(fù)載電流無(wú)關(guān)。(
)
A:錯(cuò)
B:對(duì)
答案:AOC和OD門在使用時(shí)其輸出端必須外接上拉電阻和電源。(
)
A:錯(cuò)
B:對(duì)
答案:B任何輸出結(jié)構(gòu)的邏輯門輸出端并聯(lián)時(shí)都能實(shí)現(xiàn)“線與”邏輯。(
)
A:對(duì)
B:錯(cuò)
答案:BCMOS傳輸門的輸出端和輸入端是不能互換的。(
)
A:錯(cuò)
B:對(duì)
答案:ATTL反相器的輸入端懸空時(shí)相當(dāng)于接入低電平。(
)
A:錯(cuò)
B:對(duì)
答案:A三態(tài)輸出緩沖器的用途不包括有以下幾種:(
)
A:線與邏輯
B:電平變換
C:雙向模擬開(kāi)關(guān)
D:數(shù)據(jù)雙向傳輸
E:總線結(jié)構(gòu)
答案:BCOC和OD門不可以實(shí)現(xiàn)的功能是:(
)
A:數(shù)據(jù)雙向傳輸
B:電平變換
C:線與邏輯
D:雙向模擬開(kāi)關(guān)
E:總線結(jié)構(gòu)
答案:ADE圖中電路由TTL邏輯門構(gòu)成,輸出端的邏輯電平是:(
)
A:高阻態(tài)
B:低電平
C:高電平
D:不確定
答案:B圖中電路由CMOS邏輯門構(gòu)成,輸出端的邏輯電平是:(
)
A:高阻態(tài)
B:不確定
C:高電平
D:低電平
答案:C第四章測(cè)試在二—十進(jìn)制譯碼器中,未使用的輸入編碼應(yīng)做約束項(xiàng)處理。(
)
A:對(duì)
B:錯(cuò)
答案:A普通編碼器在任何時(shí)刻只能對(duì)一個(gè)輸入信號(hào)進(jìn)行編碼。(
)
A:錯(cuò)
B:對(duì)
答案:B優(yōu)先編碼器的輸入信號(hào)是相互排斥的,不容許多個(gè)編碼信號(hào)同時(shí)有效。(
)
A:錯(cuò)
B:對(duì)
答案:A編碼和譯碼是互逆的過(guò)程。(
)
A:對(duì)
B:錯(cuò)
答案:A共陰發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來(lái)驅(qū)動(dòng)。(
)
A:對(duì)
B:錯(cuò)
答案:A3位二進(jìn)制編碼器是3位輸入、8位輸出。(
)
A:錯(cuò)
B:對(duì)
答案:A組合邏輯電路的特點(diǎn)是:任何時(shí)刻電路的穩(wěn)定輸出,僅僅取決于該時(shí)刻各個(gè)輸入變量的取值,與電路原來(lái)的狀態(tài)無(wú)關(guān)。(
)
A:對(duì)
B:錯(cuò)
答案:A半加器與全加器的區(qū)別在于半加器無(wú)進(jìn)位輸出,而全加器有進(jìn)位輸出。(
)
A:對(duì)
B:錯(cuò)
答案:B串行進(jìn)位加法器的優(yōu)點(diǎn)是電路簡(jiǎn)單、連接方便,而且運(yùn)算速度快。(
)
A:錯(cuò)
B:對(duì)
答案:A二進(jìn)制譯碼器的每一個(gè)輸出信號(hào)就是輸入變量的一個(gè)最小項(xiàng)。(
)
A:對(duì)
B:錯(cuò)
答案:A第五章測(cè)試判斷題觸發(fā)器的狀態(tài)通常指輸出端Q的狀態(tài)(
)。
A:對(duì)
B:錯(cuò)
答案:A由或非門構(gòu)成的SR鎖存器,在S=1,R=0時(shí),鎖存器的輸出狀態(tài)為“0”(
)。
A:對(duì)
B:錯(cuò)
答案:B電平觸發(fā)的觸發(fā)器存在“空翻”現(xiàn)象(
)。
A:錯(cuò)
B:對(duì)
答案:B時(shí)序邏輯電路的輸出僅取決于當(dāng)時(shí)的輸入信號(hào),與電路原來(lái)的狀態(tài)無(wú)關(guān)(
)。
A:錯(cuò)
B:對(duì)
答案:A存儲(chǔ)8位二進(jìn)制信息需要8個(gè)觸發(fā)器(
)。
A:錯(cuò)
B:對(duì)
答案:B若某時(shí)序邏輯電路的狀態(tài)轉(zhuǎn)換圖中沒(méi)有無(wú)效狀態(tài),則不存在自啟動(dòng)問(wèn)題(
)。
A:錯(cuò)
B:對(duì)
答案:B由或非門構(gòu)成的SR鎖存器,當(dāng)(
)時(shí),鎖存器的輸出保持原狀態(tài)不變。
A:S=0,R=0
B:S=0,R=1
C:S=1,R=1
D:S=1,R=0
答案:A觸發(fā)器圖形符號(hào)中,C1前面的“>”表示(
)。
A:脈沖觸發(fā)
B:低電平有效輸入
C:高電平有效輸入
D:邊沿觸發(fā)
答案:DT觸發(fā)器的特性方程是(
)。
A:
B:
C:
D:
答案:D四種觸發(fā)器中,有約束條件的是(
)。
A:D觸發(fā)器
B:T觸發(fā)器
C:SR觸發(fā)器
D:JK觸發(fā)器
答案:C下列電路中,(
)不是時(shí)序邏輯電路。
A:計(jì)數(shù)器
B:觸發(fā)器
C:移位寄存器
D:譯碼器
答案:D要構(gòu)成1位十進(jìn)制計(jì)數(shù)器,至少需要(
)觸發(fā)器。
A:10個(gè)
B:2個(gè)
C:4個(gè)
D:8個(gè)
答案:C對(duì)十進(jìn)制加法計(jì)數(shù)器74160,假設(shè)初始狀態(tài)為0000,當(dāng)輸入15個(gè)計(jì)數(shù)脈沖后,輸出狀態(tài)為(
)。
A:1111
B:0101
C:1010
D:1011
答案:B對(duì)四位二進(jìn)制加法計(jì)數(shù)器74161,假設(shè)初始狀態(tài)為0000,當(dāng)輸入10個(gè)計(jì)數(shù)脈沖后,輸出狀態(tài)為(
)。
A:0000
B:1010
C:1111
D:1011
答案:A對(duì)扭環(huán)形計(jì)數(shù)器,假設(shè)初始狀態(tài)為0000,當(dāng)輸入5個(gè)計(jì)數(shù)脈沖后,輸出狀態(tài)為(
)。
A:0011
B:1111
C:1100
D:0111
答案:D第六章測(cè)試從SRAM中讀出數(shù)據(jù)以后,原來(lái)存儲(chǔ)的數(shù)據(jù)保持不變。(
)
A:對(duì)
B:錯(cuò)
答案:A一個(gè)SRAM有10位地址線、8位數(shù)據(jù)線,這它的存儲(chǔ)容量1MB。(
)
A:對(duì)
B:錯(cuò)
答案:B執(zhí)行讀出操作以后,DRAM存儲(chǔ)單元中的數(shù)據(jù)會(huì)被破壞。(
)
A:對(duì)
B:錯(cuò)
答案:B既然閃存能夠擦除后重寫(xiě),不能把它歸類到只讀存儲(chǔ)器當(dāng)中。(
)
A:對(duì)
B:錯(cuò)
答案:B若存儲(chǔ)器的容量為1024×8位,則地址代碼應(yīng)取8位。(
)
A:對(duì)
B:錯(cuò)
答案:BCPLD是基于E2PRAM和乘積項(xiàng)的結(jié)構(gòu)原理。(
)
A:對(duì)
B:錯(cuò)
答案:AFPGA是基于SRAM和查找表LUT的結(jié)構(gòu)原理。(
)
A:對(duì)
B:錯(cuò)
答案:AMultisim具有較為詳細(xì)的電路分析功能,用于設(shè)計(jì)、測(cè)試和仿真各種電子電路。(
)
A:對(duì)
B:錯(cuò)
答案:A
QuartusⅡ和Vivado不是為FPGA/CPLD芯片設(shè)計(jì)的集成化專用開(kāi)發(fā)工具。(
)
A:對(duì)
B:錯(cuò)
答案:B基于QuartusⅡ的開(kāi)發(fā)流程主要包含:設(shè)計(jì)輸入,綜合、適配、約束、時(shí)序分析、仿真和下載等。(
)
A:錯(cuò)
B:對(duì)
答案:B第七章測(cè)試多諧振蕩電路屬于脈沖波形產(chǎn)生電路
(
)
A:對(duì)
B:錯(cuò)
答案:A施密特觸發(fā)電路的回差電壓越大,電路的抗干擾能力越強(qiáng)
(
)
A:對(duì)
B:錯(cuò)
答案:B觸發(fā)信號(hào)決定了單穩(wěn)態(tài)電路的暫穩(wěn)態(tài)的停留時(shí)長(zhǎng)(
)
A:錯(cuò)
B:對(duì)
答案:A多諧振蕩器有一個(gè)穩(wěn)態(tài)和一個(gè)暫穩(wěn)態(tài)
(
)
A:對(duì)
B:錯(cuò)
答案:B555計(jì)時(shí)器可以連接成壓控多諧振蕩器
(
)
A:錯(cuò)
B:對(duì)
答案:B555定時(shí)器有清零端
(
)
A:錯(cuò)
B:對(duì)
答案:B單穩(wěn)態(tài)觸發(fā)電路在無(wú)觸發(fā)信號(hào)時(shí)處于暫穩(wěn)態(tài)
(
)
A:對(duì)
B:錯(cuò)
答案:B由555定時(shí)器接成單穩(wěn)態(tài)電路,其脈沖寬度主要取決于555定時(shí)器的類型(
)
A:對(duì)
B:錯(cuò)
答案:B555定時(shí)器的輸入,輸出
為高電平
(
)
A:對(duì)
B:錯(cuò)
答案:A將555定時(shí)器接成多諧振蕩電路,應(yīng)通過(guò)管腳2將反相輸出接回輸入端(
)
A:錯(cuò)
B:對(duì)
答案:A第八章測(cè)試A/D轉(zhuǎn)換的一般步驟包括取樣、保持、量化及編碼4個(gè)過(guò)程。(
)
A:對(duì)
B:錯(cuò)
答案:A香農(nóng)采樣定理:當(dāng)采樣頻率Fs不小于輸入模擬信號(hào)頻譜中最高頻率Fmax的兩倍時(shí),采樣信號(hào)可以不失真地恢復(fù)原模擬信號(hào)。(
)
A:對(duì)
B:錯(cuò)
答案:B兩個(gè)量化電平之間的差值稱為量化單位Δ,
。(
)
A:對(duì)
B:錯(cuò)
答案:ADAC的轉(zhuǎn)換精度用轉(zhuǎn)換速度和轉(zhuǎn)換誤差來(lái)描述。(
)
A:對(duì)
B:錯(cuò)
答案:BDAC轉(zhuǎn)換器的轉(zhuǎn)換誤差是實(shí)際輸出模擬電壓與理想輸出模擬電壓間的最大誤差。(
)
A:錯(cuò)
B:對(duì)
答案:B一般產(chǎn)品說(shuō)明書(shū)中給出的ADC建立時(shí)間tset是從全0變?yōu)槿?時(shí)的建立時(shí)間。(
)
A:對(duì)
B:錯(cuò)
答案:ADAC的分辨率用于表征D/A轉(zhuǎn)換器對(duì)輸入模擬量變化的敏感程度。(
)
A:對(duì)
B:錯(cuò)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 人教版小學(xué)五年級(jí)美術(shù)下冊(cè)教案+教學(xué)分析
- 2025-2030全球過(guò)熱過(guò)載保護(hù)器行業(yè)調(diào)研及趨勢(shì)分析報(bào)告
- 2025-2030全球OLED圖形顯示模塊行業(yè)調(diào)研及趨勢(shì)分析報(bào)告
- 2025-2030全球工程用行星減速機(jī)行業(yè)調(diào)研及趨勢(shì)分析報(bào)告
- 2025-2030全球曲軸現(xiàn)場(chǎng)加工行業(yè)調(diào)研及趨勢(shì)分析報(bào)告
- 2024年農(nóng)村文化建設(shè)知識(shí)競(jìng)賽試題及答案
- 2024年煤礦安全生產(chǎn)知識(shí)競(jìng)賽題庫(kù)及答案(共100題)
- 2024年教師資格之中學(xué)綜合素質(zhì)考前沖刺試卷A卷(含答案)
- 萬(wàn)孚生物:2024年半年度報(bào)告
- 科技前沿的康復(fù)機(jī)器人安全性研究進(jìn)展
- 乳腺癌的綜合治療及進(jìn)展
- 【大學(xué)課件】基于BGP協(xié)議的IP黑名單分發(fā)系統(tǒng)
- 2025年八省聯(lián)考高考語(yǔ)文試題真題解讀及答案詳解課件
- 信息安全意識(shí)培訓(xùn)課件
- 2024年山東省泰安市初中學(xué)業(yè)水平生物試題含答案
- 美的MBS精益管理體系
- 中國(guó)高血壓防治指南(2024年修訂版)解讀課件
- 2024安全員知識(shí)考試題(全優(yōu))
- 2024年衛(wèi)生資格(中初級(jí))-中醫(yī)外科學(xué)主治醫(yī)師考試近5年真題集錦(頻考類試題)帶答案
- 中國(guó)大百科全書(shū)(第二版全32冊(cè))08
- 第六單元 中華民族的抗日戰(zhàn)爭(zhēng) 教學(xué)設(shè)計(jì) 2024-2025學(xué)年統(tǒng)編版八年級(jí)歷史上冊(cè)
評(píng)論
0/150
提交評(píng)論