《數(shù)字電子技術(shù)》黃瑞祥 第五章習(xí)題答案_第1頁
《數(shù)字電子技術(shù)》黃瑞祥 第五章習(xí)題答案_第2頁
《數(shù)字電子技術(shù)》黃瑞祥 第五章習(xí)題答案_第3頁
《數(shù)字電子技術(shù)》黃瑞祥 第五章習(xí)題答案_第4頁
《數(shù)字電子技術(shù)》黃瑞祥 第五章習(xí)題答案_第5頁
已閱讀5頁,還剩39頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

01230123第五章

習(xí)題答案5-1

分析題5-1圖所示電路,畫出時序圖和狀態(tài)圖,起始狀態(tài)QQQQ。0123解:狀態(tài)圖:CP

Q

0

Q

1

Q

2

Q

301234

01000

00100

00010

10001時序圖:

5-2

分析題5-2圖所示電路,畫出電路的狀態(tài)圖。解:狀態(tài)圖CP

Q

Q

Q

01234

01000

00100

00010

5-3JK觸發(fā)器組成5-3所示電路。分析該電路為幾進制計數(shù)器,并畫出電路的狀態(tài)圖。解:狀態(tài)圖:CP012345

Q1010100

Q2001100

Q3000010該電路為五進制計數(shù)器

5-4觸發(fā)器促成如圖5-4圖所示的電路。(1)分析該電路為幾進制計數(shù)器,畫出狀態(tài)圖。(2)若令K=1,電路為幾進制計數(shù)器,畫出其狀態(tài)圖。3解)

CP01234567

QQQ12000100010110001101011000

3(2)

為7進制計數(shù)器CP012345為4進制計數(shù)器

QQQ12000100010110001100

3

01015-5試畫出題5-5(a示電路中B,C端的波形輸入端A,CP形如題5-5圖(b)所示,觸發(fā)器的起始狀態(tài)為零。123456789101114161719CPAQQBC

5-6

分析題5-6圖所示電路,畫出電路的狀態(tài)圖,說明電路能否自啟動。解:狀態(tài)圖:CP

Q

1

Q

2

Q

3

Z0123456701

0000101011100111100011000100101000101000該電路能夠自啟動

5-7

分析題5-7圖所示電路,畫出電路的狀態(tài)圖,說明電路能否自啟動。CPQQQQ43200000

110001210013110141110501116101171101000101000100011110010010010011001011101100110100110100010101010101010101100101110111111110

由狀態(tài)圖可見,電路圖能夠自啟動

5-8畫出題5-8圖所示電路的狀態(tài)圖和時序圖,簡要說明電路的基本功能。解:狀態(tài)圖:功能分析:根據(jù)狀態(tài)圖可知:電路為三位格雷碼發(fā)生器。

5-9

畫出題5-9圖所示的狀態(tài)圖和時序圖。解:狀態(tài)圖:時序圖:

5-10如題5-10所示,F(xiàn)F0下降沿觸發(fā)的JK觸發(fā)器,F(xiàn)F1為上升沿觸發(fā)的D觸發(fā)器,試對應(yīng)給定的R,CP,J,K的波形,畫出,Q波形。D01

5-11試用下降沿觸發(fā)的觸發(fā)器設(shè)計一個同步時序電路實現(xiàn)的狀態(tài)圖如題5-11圖所示。解:電路圖:

5-12試用上升沿觸發(fā)的D發(fā)器和與非門設(shè)計一個同步時序電路實現(xiàn)的狀態(tài)圖如題5-12圖所示。解:電路圖如下:

5-13試用下降沿觸發(fā)的邊沿型觸發(fā)器和與非門,設(shè)計一個按自然態(tài)進行的七進制同步加法計數(shù)器。解:電路圖:5-14試用上升沿觸發(fā)的邊沿型D發(fā)器和與非門計一個按自然態(tài)序進行計數(shù)的十進制同步加法計數(shù)器。解:電路圖:

5-15試用JK觸發(fā)器設(shè)計一個同步十進制計數(shù)器,要實現(xiàn)的狀態(tài)圖如題5-15圖所示。解:電路圖如下:

5-16

試設(shè)計一個具有如題圖所示功能的計數(shù)器電路中M為控制變量。M=,計數(shù)器為8421碼六進加法;M=,計數(shù)器為循環(huán)碼六進制計數(shù)。解:電路圖如下:

5-17試用JK觸發(fā)器設(shè)計一個同步2421(A)碼的十進制計數(shù)器,電路的狀態(tài)圖如題5-17圖所示。解:電路圖如下:

5-18試用JK觸發(fā)器設(shè)計一個同步余3環(huán)碼十進制減法計數(shù)器,電路的狀態(tài)圖如題5-18圖所示。解:電路圖如下:

5-19用JK觸發(fā)器設(shè)計一個步進電機用的三相六狀態(tài)脈沖分配器。如果1示線圈導(dǎo)通,用0表示線圈截止,則三個線圈狀態(tài)圖如題圖所示。在正轉(zhuǎn)時輸入端G為1,反轉(zhuǎn)時為。解:電路圖如下:

5-20用JK發(fā)器設(shè)計一個按自然態(tài)序進行計數(shù)的同步加法計數(shù)器,要求當控制信號M=0時為六進制,M=1時為十二進制。解:電路圖實現(xiàn)如下:

5-21分析題5-21圖所示各電路,畫出它們的狀態(tài)圖和時序圖,指出各是幾進制計數(shù)器。

解:狀態(tài)圖:時序圖:

5-22試分析題5-22圖所示電路,指出各計數(shù)器的計數(shù)長度M多少?并畫出相應(yīng)的狀態(tài)圖。

解:74161為異步清零,同步置數(shù)4位同步二進制加法計數(shù)器(a為13進制同步加法計數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:(b為9進制加法計數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:(c為15進制計數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:(d為7進制計數(shù)器,狀態(tài)轉(zhuǎn)換圖如下:

5-23試分析題5-23圖所示電路的計數(shù)長度為多少,采用的是哪種接法。分別畫出(Ⅰ)和(Ⅱ)的狀態(tài)圖。若電路作為分頻器使用,則芯片(Ⅱ)的CO端輸出的脈沖和時鐘CP的分頻比為多少?題5-23圖解:

(Ⅰ為進制步加法計數(shù)器,其狀態(tài)圖如下:(Ⅱ)為5進制同步加法計數(shù)器,其狀態(tài)圖如下:兩片74160計數(shù)器之間采用異步接法。若電路作為分頻器使用,則芯片(Ⅱ)的CO輸出的脈沖和時鐘CP的分頻比為1:35。

5-24試分析題5-24圖所示電路,分別畫出兩個芯片的狀態(tài)圖。若電路作為分頻器使用,則74161的輸出Y與時鐘CP的分頻比為多少?解:圖中74160為6進制同步加法計數(shù)器,狀態(tài)圖如下:圖中74161為6進制同步加法計數(shù)器,狀態(tài)圖如下:若電路作為分頻器使用,則的輸出Y與時鐘CP的分頻比為

5-25試分析題5-25圖所示各電路畫它們的狀態(tài)圖和狀態(tài)表指出各是幾進制計數(shù)器。

解)狀態(tài)表:QnQnQn3210000

Q

0

n

Qn+1Qn+1Qn+1Q3210001

0

n+10001001000110100狀態(tài)圖:

0010001101000000為五進制計數(shù)器(b)狀態(tài)表:QnQnQnQnQn+1Qn+1Qn+1Q321032110000001

0

n+10001001000100011001101000100100010001001100110101010101110110000狀態(tài)圖:為九進制計數(shù)器

(c)狀態(tài)表:QnQnQnQ32101001

n

Qn+1Qn+1Qn+1Q3210000

0

n+1000000010010001101000101狀態(tài)圖:

000100100011010001011001為七進制計數(shù)器

5-26

分析題5-26圖所示各電路,分別指出它們各是幾進制計數(shù)器。解:(a)圖中74290(Ⅰ)構(gòu)10進制(Ⅱ)構(gòu)成9進制,74290(Ⅱ)的狀態(tài)圖如下:所以電路構(gòu)成910進制計數(shù)器。(b)根據(jù)歸零邏輯可知,采用異步清零時S(10001000)=(136)N2

10所以電路構(gòu)成進制計數(shù)器。

5-27試分別畫出利用下列方法構(gòu)成的六進制計數(shù)器的連線圖。(1)利用74161的異步清零功能;(2)利用74163的同步清零功能;(3)利用74161或74163的同步置數(shù)功能;(4)利用74290的異步清零功能。解:(1)(2)(3)

(4)5-28試分別畫出用74161的異步清零和同步置數(shù)功能構(gòu)成的下列計數(shù)器的連線圖。(1)60進制計數(shù)器(2)180進制計數(shù)器解)異步清零電路圖如下:

同步置數(shù)電路圖如下:(2)異步清零電路圖如下:同步置數(shù)電路圖如下:

5-29試分別畫出用74290構(gòu)成的下列計數(shù)器的連線圖:(1)9進制計數(shù)器(2)50進制計數(shù)器(3)30進制計數(shù)器(4)88進制計數(shù)器解)9進制計數(shù)器電路圖如下:(2)50進制計數(shù)器電路圖如下:

(3)30進制計數(shù)器電路圖如下:(4)88進制計數(shù)器電路圖如下:

5-30用74163設(shè)計一個按自然態(tài)序進行計數(shù)的同步加法計數(shù)器,要求當控制信號M=0時為六進制,時為十二進制。解:電路實現(xiàn)如下:

5-31試分別畫出用74164(8位單向移位寄存器)構(gòu)成的下列環(huán)形計數(shù)器:(1)5位環(huán)形計數(shù)器;(2)7位環(huán)形計數(shù)器。解)5位環(huán)形計數(shù)器電路圖如下:(2)7位環(huán)形計數(shù)器電路圖如下:

5-32試分別畫出用74164構(gòu)成的下列扭環(huán)形計數(shù)器:(1)4位能自啟動的扭環(huán)形計數(shù)器;(2)8位扭環(huán)形計數(shù)器。解)4位能自啟動的扭環(huán)形計數(shù)器電路圖如下:(2)8位扭環(huán)形計數(shù)器電路圖如下:

5-33試分別畫出用74164成的最大長度移位型計數(shù)器:(1)3位最大長度移位型計數(shù)器;(2)7位最大長度移位型計數(shù)器。解)電路圖如下:(2)電路圖如下:

5-34試畫出用74161(4位二進制同步加法計數(shù)器)構(gòu)成具有時序狀態(tài)為0,1,2,3,4,5,8,9,10,11,14,15的計數(shù)器。解:電路圖如下:5-35用計數(shù)器和數(shù)據(jù)選擇器(MUX計一個脈沖序列發(fā)生器使之在一系列CP信號作用下其輸出端能周期性地輸出的脈沖序列。解:電路圖如下:

5-36用計數(shù)器74LS161及8選(MUX74LS151一片以及必要的輔助電路產(chǎn)生序列信號0100’1100’0101’11。解:電路圖如下:5-37用計數(shù)器74LS161及8選(MUX74LS151一片以及必要的輔助電路產(chǎn)生如下序列信號:當X=0時,序列信號為0110’1101;當X=1時,序列信號為’010。解:電路圖如下:

5-38用移位寄存器以及必要的輔助電路設(shè)計一個同步時序電路有兩個輸入XX,一個輸出。當X連續(xù)輸入3(正好3)后,再輸入11212個1時,輸出Z為1,而且在同一時間內(nèi)X能同時為1。畫出狀態(tài)12圖并用電路實現(xiàn)。解:輸入X,X輸出Z之間的關(guān)系為12CP123455X0111011XΦ000102Z000010電路圖如下:

5-39用74LS161計數(shù)器為核心器件

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論