版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
最新整理微機原理與接口技術(shù)考試試題及答案
一.選擇(每題1分)
下列各題四個選擇項中,只有一個選項是正確的。請將正確選項
號寫在相應空位置上。
1.系統(tǒng)總線又稱為,這是指模塊式微處理機機箱內(nèi)的底
版總線。
1)主板總線2)內(nèi)總線3)片內(nèi)總線4)局部總線
2.目前市場上出售的臺式PC機中Pentium4微處理器的主頻一
般為
1)0.5GHz左右2)1GHz左右3)3GHz左右4)5GHz以上
3..按諾依曼結(jié)構(gòu)理論,下面哪個不是計算機組成部分:
1)運算器2)控制器3)打印機4)復印機
4.程序設(shè)計人員不能直接使用的寄存器是
1)通用寄存器2)指令指針寄存器3)標志寄存器4)段寄存器
5.Pentium微處理器的結(jié)構(gòu)之所以稱為超標量結(jié)構(gòu),是因為下面
哪一種原因?
1)Pentium微處理器不僅能進行32位運算,也能進行64位運算
2)Pentium微處理器內(nèi)部含有多條指令流水線和多個執(zhí)行部件
3)數(shù)據(jù)傳輸速度很快,每個總線周期最高能傳送4個64位數(shù)據(jù)
4)微處理器芯片內(nèi)部集成的晶體管數(shù)超過100萬個,功耗很大
6.在任何時刻,存儲器中會有一個程序是現(xiàn)役的,每一個現(xiàn)役
程序最多可以使用
①3個段②4個段③5個段④6個段
7.Pentium微處理機配備了5個控制寄存器。其中沒有定義,
而供將來使用的是1)CR12)CR23)CR34)CR4
8.Pentium地址總線是32位的,它的內(nèi)部數(shù)據(jù)總線的寬度是:
1)16位2)32位3)64位4)36位
9.Pentium的寄存器可分為浮點寄存器、系統(tǒng)級寄存器等—大
類。
1)22)33)44)5
10.屬于系統(tǒng)級寄存器的是O
1)系統(tǒng)地址寄存器和控制寄存器2)通用寄存器和系統(tǒng)地址寄
存器
3)通用寄存器和控制寄存器4)系統(tǒng)地址寄存器和段寄存器
11.下面是關(guān)于CPU與Cache之間關(guān)系的描述,其中正確的一
條描述是:
1)Cache中存放的是主存儲器中一部分信息的映像
2)用戶可以直接訪問Cache
3)片內(nèi)Cache要比二級Cache的容量大得多
4)二級Cache要比片內(nèi)Cache的速度快得多
12.在保護方式下,段寄存器內(nèi)存放的是o
1)段基址2)段選擇符3)段描述符4)段描述符表基址
13.通常,人們把用符號表示計算機指令的語言稱為--------
1)機器語言2)匯編語言3)模擬語言4)仿真語言
14.Pentium系統(tǒng)之所以為超標量計算機是因為采用了
1)并行流水線結(jié)構(gòu)2)數(shù)據(jù)與指令分離的Cache結(jié)構(gòu)
3)轉(zhuǎn)移預測技術(shù)4)提高了時鐘頻率
15.Pentium系統(tǒng)內(nèi)約定,一個字的寬度是—。
1)1字節(jié)2)2字節(jié)3)4字節(jié)4)8字節(jié)
16.Pentium用來作為堆棧指針的寄存器是:
1)EIP寄存器2)EBP寄存器3)ESP寄存器4)EDI寄存器
17.Pentium微處理機可訪問的物理存儲器的范圍是
1)4GB2)64TB3)4MB4)16GB
18.存儲管理是由分段存儲管理和組成。
1)分段部件2)分頁部件3)分頁存儲管理4)虛擬管理
19.Pentium微處理機的分頁存儲管理系統(tǒng)把頁的大小定義成
o1)16KB2)4MB3)4KB4)4GB
20.經(jīng)分段存儲管理部件分段之后生成的線性地址由
與12位偏移量組成。
1)段地址寄存器和10位頁目錄索引2)段描述符表和10位頁
表索引
3)10位頁目錄索引和10位頁表索引4)10位頁表索引和虛擬
地址
21.段選擇符(段寄存器)中請求特權(quán)級字段共位。
1)1位2)2位3)3位4)4位
22.多段存儲管理方式中,每一個程序都擁有它自己的
,以及多種屬于它自己的存儲器段。
1)段描述符2)段選擇符3)段選擇符和段描述符4)段描述符
寄存器
23.符合匯編語言變量命名規(guī)則的變量名是o1)MOV
2)CX3)DATA4)LPT1
24.Pentium微處理機是-----微處理機
1)16位。2)32位。3)64位。4)準64位。
25.Pentium微處理機配置的超標量執(zhí)行機構(gòu)允許------以并
行方式執(zhí)行。1)一條指令2)兩條指令3)三條指令4)四條指
令
26.Pentium標志寄存器上各標志位信息反映的是-----。
1)寄存器堆棧中每一寄存器中的內(nèi)容。
2)Pentium微處理機的狀態(tài)信息。
3)Cache操作信息。
4)存儲器狀態(tài)信息。
27.當前,在Pentium機中,常用來在系統(tǒng)中的各部件之間進行
高速數(shù)據(jù)傳輸操作的系統(tǒng)總線是:
1)ISA2)EISA3)PCI4)VESA
28.下面關(guān)于微處理器的敘述中,錯誤的是
1)微處理器是用單片超大規(guī)模集成電路制成的具有運算和控制
功能的處理器
2)一臺計算機的CPU可能由1個、2個或多個微處理器組成
3)日常使用的PC機只有一個微處理器,它就是中央處理器
4)目前巨型計算機的CPU也由微處理器組成
29.Pentium機中的寄存器、Cache、主存儲器及輔存儲器,其
存取速度從高到低的順序是:
1)主存儲器,Cache,寄存器,輔存2)快存,主存儲器,寄存
器,輔存
3)寄存器,Cache,主存儲器,輔存4)寄存器,主存儲器,Cache,
輔存30.用MB(兆字節(jié))作為PC機主存容量的計量單位,這里
1MB等于多少字節(jié)?
1)2102)2203)2304)240
31.Pentium微處理器在保護模式下對存儲器進行訪問時,段寄
存器提供的是1)段選擇符2)段基址
3)段描述符4)偏移地址
32.下面是關(guān)于PCI總線的敘述,其中錯誤的是
1)PCI支持即插即用功能
2)PCI的地址線與數(shù)據(jù)線是復用的
3)PCI總線是一個16位寬的總線
4)PCI是一種獨立于處理器的總線標準,可以支持多種處理器
33.Pentium微處理器在實施分頁存儲管理時,其最小頁面的大
小是
1)256B2)4KB3)1MB4)4MB
34.下面關(guān)于總線的敘述中,錯誤的是
1)總線的位寬指的是總線能同時傳送的數(shù)據(jù)位數(shù)
2)總線標準是指總線傳送信息時應遵守的一些協(xié)議與規(guī)范
3)Pentium機中的PCI總線不支持成組傳送方式
4)總線的寬帶是指每秒鐘總線上可傳送的數(shù)據(jù)量
二.選擇填空(每空1分)1.Pentium微處理機的段寄存器(也
稱段選擇符)是-----位的寄存器,用它可選擇
----------------個段的邏輯地址。
(1)32位(2)16位(3)8位(4)64位
(5)16KB(6)64TB(7)4GB(8)3.2GB
2..Pentium微處理機實現(xiàn)的是----和------兩級存儲管理。
(1)主存儲器(2)磁盤(3)分段管理(4)Cache
(5)分頁管理(6)二級Cache
3.在保護方式下,Pentium微處理機可以訪問----字節(jié)虛擬
存儲器地址空間和-------------字節(jié)實地址存儲器空間。
(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB
(6)4GB(7)21GB(8)32GB(9)1TB(10)32TB
(11)64TB(12)16TB注:GB=千兆TB=兆兆
4.Pentium微處理機段的轉(zhuǎn)換過程是,由系統(tǒng)給出的地址以及
程序給出的地址都是-------,它是
由-------和--------組成。
(1)實地址(2)邏輯地址(3)一個32位的基地址(4)一個
16位的
段選擇符(5)一個只能在段內(nèi)使用的32位的偏移量(6)20位
的段的界限5.Pentium微處理機共配備有-------段寄存器,
它們都是-------的寄存器,它們的作用是用來一一。
(1)8個(2)16個(3)6個(4)32位的(5)16位
(6)從寄存器中選出所需的地址(7)從段描述符表中選出所需
的段描述符(8)從段描述符中選出32位的基地址(9)從段描
述符中選出段的界限。6.Pentium微處理機浮點部件寄存器堆
棧是由-------個、-------位的寄存器構(gòu)成。
(1)16個(2)32個(3)8個(4)3個(5)16位
(6)32位(7)64位(8)80位
7.Pentium微處理機浮點部件的狀態(tài)字寄存器內(nèi)容反映的是一
(1)浮點部件的全部狀態(tài)和環(huán)境(2)浮點部件的數(shù)值(3)浮
點部件的總
線狀態(tài)(4)Pentium微處理機的狀態(tài)和環(huán)境
8.總線是一種------,是由系統(tǒng)中各部件所共享,在------
一的控制之下將信息準確地傳
送給-------。
(1)公共信號(2)數(shù)據(jù)通道(3)專用地信號連線(4)主控設(shè)
備
(5)中斷源(6)從屬設(shè)備(7)信號源(8)存儲器
(9)寄存器
三.填空題:(每空1.分)
1.目前微型計算機的基本工作原理是的原理,其基
本結(jié)構(gòu)屬于馮?諾依曼結(jié)構(gòu)。
2.Pentium的指令指針寄存器EIP中存放的是
o3.運算器中進行的各種算術(shù)運算操作
歸結(jié)為兩種最基本的操作。4.Pentium微處理機規(guī)
定了4個寄存器用于控制分段存儲器管理中的數(shù)據(jù)結(jié)構(gòu)位置。其
中GDTR和IDTR稱為—寄存器,LDTR和TR稱為寄
存器。
5.中斷包括INTR和NMIo
6.指出下列指令語句中源操作數(shù)是;目的操作數(shù)是
MOVAX,OCFH
7.假設(shè)BX寄存器上的內(nèi)容為0100H,下列指令執(zhí)行后AX寄存
器的內(nèi)容分別是什么?
MOVAX,1200H;(AX)=
MOVAX,BX;(AX)=
ADDAX,BX;(AX)=
8.總線操作周期的4個操作階段分別是------,--------,
四.判斷題(對:J;錯:X)(每題1分)
Pentium系統(tǒng)屬于RISC類微處理機。
RISC類的微處理機,為了減少訪問內(nèi)存的次數(shù)而增加寄存器的
數(shù)目。
Pentium數(shù)據(jù)寄存器可以存放8、16、32位二進制數(shù)據(jù)。
Pentium系統(tǒng)的段寄存器為32位寄存器。
Pentium的V流水線和U流水線都可執(zhí)行任何指令。
對一個段進行訪問,必須將這個段的描述符裝入到段寄存器中。
Pentium段描述符是由8個字節(jié)共64個二進制位組成。
Pentium分段用于程序保護,分頁用于把程序映射到大小固定的
虛擬頁上。Pentium在進行分頁轉(zhuǎn)換中,頁目錄項的高20位頁
框地址是與物理存儲器中的物理頁是相對應的。
線性地址是同一標準的不分段的地址空間內(nèi)的32位地址。
利用索引字段可以從擁有210個段描述符的段描述符表中選出
任何一個段描述符。
Cache的命中率是指命中Cache的次數(shù)與訪問Cache的次數(shù)之
比。
當程序有高度的順序性時,Cache更為有效。
Pentium處理機是32位微處理機,因此其內(nèi)部數(shù)據(jù)總線是32位
的。
RISC類微處理機采用大量通用寄存器,從根本上提高了CPU的
運算速度,尤其適于在多任務(wù)處理的環(huán)境。
系統(tǒng)地址寄存器只能在保護方式下使用,所以又稱其為保護方式
寄存器。
異常是指微處理機檢測到的異常情況,異常又進一步地劃分為故
障,自陷和異常終止三種。
運算器是存儲信息的部件,是寄存器的一種。
通常,微處理機的控制部件是由程序計數(shù)器、指令寄存器、指令
譯碼器、時序部件等組成。
Pentium微處理機配備有5個32位的控制寄存器:CRO、CR1、
CR2、CR3、CR4O保存著跟任務(wù)有關(guān)的適合于所有任務(wù)的機器狀
態(tài)。
在Pentium微處理機的指令指針寄存器EIP內(nèi)存放著下一條要執(zhí)
行的指令
在全局描述符表GDT(GlobalDescriptorTable)中存放供所
有程序共用的段描述符。
五.簡答題
1.什么是超標量技術(shù)?試說明超標量技術(shù)在Pentium上是怎樣
實現(xiàn)的?(3分)2.試簡單說明Pentium將邏輯地址轉(zhuǎn)換成物
理地址的過程。(3分)
3.試簡單說明Pentium浮點部件的流水線操作8個操作步驟及
操作過程。(4分)一.答案:
1.(2)2.(3)3.(4)4.(3)5.(2)
6.(4)
7.(1)
8.(3)9.3)10.1)
11.(1)12.2)13.2)14.1)15.2)
16.3)17.1)18.3)19.3)20.3)
21.2)22.1)23.4)24.2)25.2)
26.2)27.3)28.1)29.3)30.2)
311)323)332)343)
二.答案:
1.2),5)
2.3),5)順序可以換
3.11),6)
4.2),4),5)
5.3)5)7)
6.3),8)
7.1)8.2),4),6)
三.答案
存儲程序控制
當前代碼段內(nèi)下一條要執(zhí)行指令的偏移量
相加和移位
全局描述符表和中斷描述符表局部描述符表和任務(wù)狀態(tài)可屏蔽、
不可屏蔽中斷
AXOCFH
1200H01OOH0200H
總線請求和仲裁階段尋址階段數(shù)據(jù)傳送階段結(jié)束階段
四.答案:
1.錯
2.對
3.對
4.錯
5.錯
6.錯
7.對
8.錯
9.錯10對
11錯12對13錯14錯15錯
16對17對18錯19對20錯
21錯22對
五.答案
1.什么是超標量技術(shù)?試說明超標量技術(shù)在Pentium上是怎樣
實現(xiàn)的?(3分)
在一個時鐘周期內(nèi)同時執(zhí)行一條以上的指令(或在一個時鐘周期
內(nèi)同時執(zhí)行2條指令)的技術(shù),稱為超標量技術(shù)。
在Pentium上,采用了U流水線和V流水線,從而實現(xiàn)了超標量
操作運行。2.試簡單說明Pentium將邏輯地址轉(zhuǎn)換成物理地址
的過程。(3分)
系統(tǒng)或程序給出的地址都是邏輯地址,經(jīng)由分段部件,將邏輯地
址轉(zhuǎn)換成線性地址,若不分頁,這個線性地址就是物理地址。
若需要分頁,則再由分頁部件,將線性地址轉(zhuǎn)換成物理地址。
3.試簡單說明Pentium浮點部件的流水線操作8個操作步驟及
操作過程。(4分)
Pentium的浮點部件也采用了流水線操作技術(shù),流水線操作由8
個操作步驟組成:預取PF,首次譯碼D1,二次譯碼D2,存儲器
和寄存器的讀操作EX,
首次執(zhí)行XI,二次執(zhí)行X2,寫浮點數(shù)WF和出錯報告ER。
其中,預取PF和首次譯碼D1與整數(shù)流水線中的前兩個操作步驟
共用,浮點部件的第3
個操作步驟開始激活浮點指令的執(zhí)行邏輯,然后執(zhí)行后5個操作
步驟。
《微型計算機原理及接口技術(shù)》試題
(120分鐘)
一.單項選擇題(在每小題的四個備選答案中選出一個正確的
1.8086CPU芯片的外部引線中,數(shù)據(jù)線的條數(shù)為()o
A.6條
B.8條
C.16條
D.20條
2.8086CPU工作在總線請求方式時,會讓出()o
A.地址總線
B.數(shù)據(jù)總線
C.地址和數(shù)據(jù)總線
D.地址、數(shù)據(jù)和控制總線
3.8086在執(zhí)行OUTDX,AL指令時,AL寄存器的內(nèi)容輸出到()
上。
A.地址總線B.數(shù)據(jù)總線C.存儲器D.寄存器
4.8086CPU的I/O地址空間為()字節(jié)。
A.64KBB.1MBC.256BD.1024B
5.當8086CPU讀I/0接口時,信號M/10和DT/R的狀態(tài)必須
是()。
A.00
B.01
C.10
D.11
6.在8088CPU中,用于寄存器間接尋址輸入輸出指令的寄存器
是()。
A.AX
B.BX
C.CX
D.DX
7.兩片8259A級聯(lián)后可管理()級中斷。
A.15B.16C.32D.64
8.8086中斷系統(tǒng)中優(yōu)先級最低的的是()o
A.可屏蔽中斷
B.不可屏蔽中斷
C.單步中斷
D.除法出錯
9.CPU在執(zhí)行INAL,DX指令時,其()。
A.I0/M為高,RD為低B.IO/M為高,WR為低
C.I0/M為低,RD為低D.IO/M為低,WR為低
10.內(nèi)存從A4000H至UCBFFFH,共有()
A.124K
B.160K
C.180K
D.224K
11.8088CPU中的CS寄存器是一個多少位的寄存器?()o
A.8位
B.16位
C.24位
D.32位
12.地址譯碼器的輸出一般可為接口的()信號。
A.片選B.數(shù)據(jù)輸入C.地址D.控制
13.8255工作在方式0時,下面哪種說法正確()
A.A、B、C三個口輸入均有鎖存能力
B.只有A口輸入有鎖存能力
C.只有C口輸入有鎖存能力
D.A、B、C三個口輸入均無鎖存能力
14.實現(xiàn)DMA傳送,需要()
A.CPU通過執(zhí)行指令來完成
B.CPU利用中斷方式來完成
C.CPU利用查詢方式來完成
D.不需要CPU參與即可完成
15.CPU在執(zhí)行OUTDX,AL指令時,。寄存器的內(nèi)容送到地
址總線上。
A.ALB.DXC.AXD.DL
二、填空題
1.分析與設(shè)計接口電路的基本方法有和。
2.DMA可以工作在狀態(tài)和狀態(tài)下,區(qū)分當前DMA工作在什么狀
態(tài)下。
3.8086/8088的引腳用于決定其工作模式。
4.在譯碼過程中,如果有一根地址線沒有用到,會有個重疊地
址。
5.在總線上要完成一次數(shù)據(jù)傳輸一般要經(jīng)歷如下階段:、、
和。6.8255A是芯片,有種工作方式;
7.8253是芯片,內(nèi)部有個端口地址,其中的每個計數(shù)器可
作為
進制和進制計數(shù)器使用。
8.從8253計數(shù)器中讀出的計數(shù)值讀出的減一計數(shù)器當前值。
(是、不是)9.串行通信包括和兩種方式。
10.158的16位二進制補碼為,原碼為,反碼為。
11.-20的8位二進制補碼為,原碼為,反碼為。
12.操作數(shù)尋址方式主要有、、和4類。13.中斷過程包
括、、和4個階段。
14.I/O端口地址的編制方式是和。
三.簡答題
1.微型計算機接口一般應具有哪些功能?2.8086有哪兩種
工作模式?其主要區(qū)別是什么?
3.什么是中斷、中斷向量和中斷向量表?
4.什么是串行接口?簡述同步通信和異步通信的區(qū)別?
5.何為全譯碼方式?何為部分譯碼方式?其優(yōu)、缺點各是什
么?6.8086/8088cpu怎樣得到中斷服務(wù)程序地址?請分別對
軟件中斷和硬件中斷加以說明?7.試說明完整匯編程序上機
的主要四個步驟并寫出命令格式(設(shè)源程序的基本名為
EXAMPLE)o
四.綜合題
1.寫出以下原理圖中,芯片8253選通工作的地址范圍,各端口
地址各為多少?設(shè)置8253計數(shù)器2#為BCD碼計
數(shù)方式,工作于方式3(方波發(fā)生器),CLK2輸入端每來10
個計數(shù)脈沖,輸出端OUT2的高電平與低電平反相一次(對稱方
波),寫出8253的初始化程序段。(1)8253各端口地址;
(2)8253控制字(無關(guān)位可設(shè)為0)、計數(shù)初值;
(3)8253初始化及向計數(shù)器置計數(shù)初值的程序段;2.下圖
為采用查詢方式工作的輸入接口,地址譯碼器中A15?A1直接接
或門輸入??磮D并回答下列問題:
⑴輸入設(shè)備在向接口傳送8位數(shù)據(jù)的同時,還傳送負脈沖STB,
該信號的作用是什么?
⑵D觸發(fā)器的作用是什么?
⑶編程序,用查間方式將輸入設(shè)備的一個數(shù)據(jù)讀入CPU的BL
中。D0-D7三鎖輸D7態(tài)存A0門器入
EECPSTBA15設(shè)A142121
R備DCPAlQ觸I0R1發(fā)D+5V21器答案:一。選擇
題
1.C2.D3.B4.A5.A6.D7.A8.C9.C10.B
11.B12.A13.D14.D15.B二.填空題1.兩側(cè)分析法軟硬
件結(jié)合法2.主動態(tài)被動態(tài)3.MN/MX
4.2
5.總線請求和仲裁階段尋址階段數(shù)據(jù)傳送階段結(jié)束階段
6.可編程并行接口三
7.可編程定時器/計數(shù)器42108.A/D9.不是
10.同步通信異步通信
11.009EH009EH009EH12.ECH94HEBH13.立即尋址方式寄
存器尋址方式存儲器尋址方式端口尋址方式14.中斷請求中
斷響應及判優(yōu)中斷服務(wù)中斷返回
15.獨立編制存儲器映射編制
三.簡答題
1.輸入輸出方式有三種:(1)執(zhí)行CPU命令功能。(2)返
回外設(shè)狀態(tài)功能。(3)數(shù)據(jù)緩沖功能。
(4)信號轉(zhuǎn)換功能。
(5)設(shè)備選擇功能;(6)數(shù)據(jù)寬度與數(shù)據(jù)格式轉(zhuǎn)換功能。
2.①8086有最大和最小兩種工作模式。
A2A1
A0
A8A7
A6A5A4A3G1
G2A
G2BB
C
A
Y1
CSOUT2GATE2
CLK2
74LS138
8253
②最小工作模式是指MN/MX引腳為高電平,系統(tǒng)中只有
8086/8088微處理器,系統(tǒng)中的所有控制信號都直接由CPU產(chǎn)生。
最大工作模式是指MN/MX引腳為低電平,它是相對于最小模式而
言的,系統(tǒng)中除了8086/8088作為處理器外,還包含數(shù)值運算協(xié)
處理器8087、輸入/輸出協(xié)處理器8089,以及總線控制器8288
和總線仲裁控制器8289等支持芯片,從而可以完成更復雜的運
算或控制任務(wù)。
3.①所謂中斷是指CPU在正常執(zhí)行程序的過程中,由于內(nèi)部/
外部事件的觸發(fā)或由程序的預先安排,引起CPU暫時中斷當前正
在運行的程序,而轉(zhuǎn)去執(zhí)行為內(nèi)部/外部事件或程序預先安排的
事件的服務(wù)子程序,待中斷服務(wù)子程序執(zhí)行完畢后,CPU再返回
到被暫時中斷的程序處(斷點)繼續(xù)執(zhí)行原來的程序,這一過程
稱為中斷。
②中斷向量是中斷服務(wù)程序的入口地址。
③把系統(tǒng)中所有的中斷類型碼及其對應的中斷向量按一定的規(guī)
律存放在一個區(qū)域內(nèi),這個存儲區(qū)域就叫中斷向量表。
4.①數(shù)據(jù)單條1位寬的傳輸線上,一比特一比特地按順序傳送。
②各位已知
5.全譯碼方式:CPU的全部地址總線都參與地址譯碼,因此一
個端口對應唯一的一個地址,使用的地址線比較多,電路比較復
雜。
部分譯碼方式:CPU輸出的地址信號只有部分參與地址譯碼,另
一部分未參與,因此一個譯碼輸出對應若干個端口地址,這就是
地址重疊現(xiàn)象。這種方法使用地址線少,電路簡單。
6.①8086/8088CPU依據(jù)中斷號乘以4找到中斷向量表的位置,
即從0段偏移中斷號乘以4處連續(xù)取兩個字,低字是中斷服務(wù)程
序的偏移地址,高字是中斷服務(wù)程序的段地址。
②軟件中斷和硬件中斷的處理主要是獲取中斷號的方法不同,軟
件中斷的中斷號是編程人員指定或CPU內(nèi)定的,不可屏蔽硬件中
斷的中斷號為2,可屏蔽硬件中斷的中斷號是由中斷控制器
8259A在中斷響應期間送給CPU的,即必須有中斷響應過程。
7.編輯:EDIT文件名.ASM
匯編:MASM文件名.ASM
連接:LINK文件名.OBJ
調(diào)試運行或直接運行:DEBUG文件名.EXE或文件名
四綜合題
1.(1)因為G
1=1,所以A
8
=A
7
=1;因為G
2A
=G
2B
=0,所以A
6
=A
5
=0;
因為CS=Y
1,所以A
4
A
3
A
2
=001;
A1A
用來選通8255內(nèi)部端口地址:A
1
A
=(00、01、10、11)
所以,8253的1#計數(shù)器端口地址為:
0000,0001,1000,0100B=0184H(2分)8253的2#計數(shù)器端口地
址為:0000,0001,1000,0101B=0185H(2分)8253的3#計數(shù)器
端口地址為:0000,0001,1000,0110B=0186H(2分)8255的控制
端口地址為:0000,0001,1000,0111B=O187H(2分)(2)8253
控制字為10010111B(或10110111);(2分)計數(shù)初值為0AH
(或000AH);(2分)
(3)8253初始化程序段:(4分)
MOVDX,187H
MOVAL,10010111B(或10110111)
OUTDX,AL
向計數(shù)器置計數(shù)初值的程序段:(4分)
MOVDX,185H
MOVAL,OAH
OUTDX,AL
或:
MOVDX,185H
MOVAL,OAH
OUTDX,AL
MOVAL,OOH
OUTDX,AL
2.(1)STB脈沖除了將輸入設(shè)備的數(shù)據(jù)鎖存到鎖存器的輸出端
外,該脈沖還用來觸發(fā)D觸發(fā)器,使其輸出Q為高
電平,此高電平表示外設(shè)有數(shù)據(jù)準備好。
⑵D觸發(fā)器的作用是用來提供外設(shè)數(shù)據(jù)準備好的狀態(tài)。
⑶程序如下:
START:MOVDX,0001H
WAIT:INAL,DX
ANDAL,80H
JNZWAIT
MOVDX,0000H
INAL,DX
MOVBL,AL
RET
安徽新華學院20-20學年度第一學期
《微機原理與接口技術(shù)》課程期末考試試卷(A卷,考試)
命題教師審核人:適用年級專業(yè):
大項一二三四五六七總分統(tǒng)分人
得分
一、單項選擇(在備選答案中選出一個正確答案,并將其號碼填
在
題干后的括號內(nèi)。每題2分,共30分)
1.某微機最大可尋址的內(nèi)存空間為16MB,其CPU地
址總線至少應有()條。
A.32
B.16
C.20
D.24
2.用8088CPU組成的PC機數(shù)據(jù)線是()。
A.8條單向線
B.16條單向線
C.8條雙向線
D.16條雙向線
3.微處理器系統(tǒng)采用存儲器映像方式編址時存儲單元與I/O端
口是通過()
來區(qū)分的。
A.不同的地址編碼
B.不同的讀控制邏輯
C.不同的寫控制邏輯
D.專用I/O指令
4.要禁止8259A的IR0的中斷請求,則其中斷屏蔽操作指令字
OCW1應為
()O
A.80H
B.28H
C.E8H
D.01H
5.在8086環(huán)境下,對單片方式使用的8259A進行初始化時,必
須放置的初始化命令
字為Oo
A.ICW1,ICW2,ICW3
B.ICW1,ICW2,ICW4
C.ICW1,ICW3,ICW4
D.ICW2,ICW3,ICW4
6.6166為2Kx8位的SRAM芯片,它的地址線條數(shù)為()。
A.11
B.12
C.13
D.14
7.在計算機系統(tǒng)中,可用于傳送中斷請求和中斷相應信號的是
()O
A.地址總線
B.數(shù)據(jù)總線
C.控制總線
D,都不對
8.段寄存器裝入2300H,該段的結(jié)束地址是()o
A.32FFFH
B.23000H
C.33FFFH
D.33000H
9.在進入DMA工作方式之前,DMA控制器當作CPU總線上的一
個()。
A.I/O設(shè)備
B.I/O接口
C.主處理器
D.邏輯高
10.在8086宏匯編過程中不產(chǎn)生指令碼,只用來指示匯編程序
如何匯編的指令是()O
A.匯編指令
B.宏指令
C.機器指令
D.偽指令
U.中斷向量表占用內(nèi)存地址空間為OO
A.00000H-003FFH
B.00000H-000FFH
C.00000H?00100H
D.FFF00H?FFFFFH
12.實現(xiàn)CPU與8259A之間信息交換是()。
A.數(shù)據(jù)總線緩沖器
B.級聯(lián)緩沖/比較器
C.讀寫控制電路
D.數(shù)據(jù)總線緩沖器與讀寫控制電路
13.Intel8253的最大輸入時鐘頻率是()。
A.5MHz
B.2MHz
C.1MHz
D.4MHz
14.完成兩數(shù)相加后是否溢出的運算,用()標志位判另!k
A.ZF
B.IF
C.OF
D.SF
15.8255A的方式選擇控制字應寫入()。A.A口B.B口C.
C口D.控制口
二、填空題(把答案填寫在題中橫線上,每空1分,共20分)
1.8086/8088CPU的數(shù)據(jù)線和地址線是以方式
輪流使用的。
2.CPU中的總線接口部件BIU,根據(jù)執(zhí)行部件EU的要
求,完成與或的數(shù)
據(jù)傳送。3.8086中的BIU由個
位段寄存器、一個
位指令指針、字節(jié)指令隊列、位地
址加法器和控制電路組成。
4.8086/8088構(gòu)成的微機中,每個主存單元對應兩種地址:
和O
5.對于8259A的中斷請求寄存器IRR,當某一個IRi端呈現(xiàn)
時,則表示該端有中斷請求。
6.若8259A中ICW2的初始值為40H,則在中斷響應周期數(shù)據(jù)
總線上出現(xiàn)的與IR5對應的中斷類型碼為o
7.在存儲器的層次結(jié)構(gòu)中,越遠離CPU的存儲器,其存取速度
存儲容量_____________,價格o
8.存儲器的存取速度可用和兩
個時間參數(shù)來衡量,其中后者比前者大。
9.中斷返回指令I(lǐng)RET總是排在o
10.若8255A的系統(tǒng)基地址為2F9H,且各端口都是奇地址,則
8255A的三個端口地址為o
三、綜合題(第1、3題各10分,第2、4題各15分,共50分)
1.存儲器系統(tǒng)連接如下圖,請分別寫出圖中第一組(1#、
2#)、第二組(3#、4#)的地址分配范圍。(寫出具體步
驟)
2.計數(shù)器/定時器8253,振蕩器(頻率為1MHZ)連線如下圖
所示,其中振蕩器的脈沖
輸出端接通道0的計數(shù)輸入端CLK0,設(shè)8253的端口地址為
180H?186Ho
8253
CLKO<1MHZ方波
CLK1
GATED
OUTO■?2KHz方波
GATE1
0UT1》周期為1秒的連續(xù)方波
請完成以下任務(wù):
(1)該電路中通道0的OUT0輸出2KHz連續(xù)方波,通道0的
計數(shù)初值為多少(寫出計算式)?GATE0應接何電位?在圖上
畫出。
(2)若要8253的OUT1端,能產(chǎn)生周期為1秒的連續(xù)方波,該
如何解決?在圖上畫出。(3)寫出實現(xiàn)上述功能的8253初始
化程序。
3.設(shè)8255A的4個端口地址為90H?93H,將A口置成方式0
輸出,B口置成方式1輸入,C作為輸入口。要求編制8255A初
始化程序并設(shè)計譯碼電路(可選用任意芯片),只用8位地址線
(A0?A7)o
4.通過8259A產(chǎn)生中斷使8255A的端口A經(jīng)過反相驅(qū)動器連
接一共陰極七段發(fā)光二極管顯示器;端口B是中斷方式的輸入
口。設(shè)8259A的中斷類型碼基值是32H。8255A口地址為
60H-63H.8259A端口地址為20H、21H。試完成以下任務(wù):
(1)設(shè)系統(tǒng)中只有一片8259A,中斷請求信號為邊沿觸發(fā)方式,
采用中斷自動結(jié)束方式、全嵌套且工作在非緩沖方式,試完成
8259A的初始化編程。
(2)若使LED上顯示E,端口A送出的數(shù)據(jù)應為多少?如顯示0
端口A送出的數(shù)據(jù)又為多少?編寫程序?qū)崿F(xiàn)在LED上先顯示E,
再顯示0的程序。
附8259A初始化命令字和操作命令字格式:
ICW1:
AO
需要設(shè)置ICW4
不需要設(shè)置ICW4
ICW2s
ICW3:主片格式
AO
S7S6S5S4S3S2S1SO
1:表示IRi端上未接8259A^片
0:表示IRL端上接有8259硯片
從片格式
ICW4:
AO
000SFNMBUFM/SAEOIUPM
r18086/8088配置
-L08080/8085配置
自動EO:[方式
{:非自動EOI方式
r1特殊完全嵌套方式
Lo非特殊完全嵌套方式
非緩沖方式0X
緩沖從825910
方式主825911
OCW1:
A0
M7M6M5M4M3M2MlM0
f1:屏蔽由IR工引入的中斷請求
Si-10:允許IRi端中斷請求引入
微機原理與接口技術(shù)試題
一、單選題
(―)CPU
1、8086CPU的指令隊列為()個字節(jié)。C
A2
B4
C6
D8
2、標志寄存器的標志位ZF=1表示運算結(jié)果()oA
A為零
B為負
C不為零
D有進位
3、如果算術(shù)或邏輯運算結(jié)果不為0,則()oA
AZF=0
BZF=1
CSF=0
DSF=1
4、在8086CPU的延長總線周期中,在()狀態(tài)之后插入Tw狀態(tài)。
C
AT1
BT2
CT3
DT4
4、8086/8088讀/寫總線周期,微處理器是在。狀態(tài)采樣READY
信號,以便決定是否插人Tw。C
AT1
BT2
CT3
DT4
5、8086CPU可插入()D
A1個等待周期
B2個等待周期
C3個等待周期
D任意多個等待周期
6、關(guān)于8086CPU的非可屏蔽中斷,下列說法正確的是()oC
A受中斷允許標志IF的影響
B可用軟件屏蔽
C對應的中斷類型號為2
D在整個系統(tǒng)中可以有多個
7、8086CPU有16根數(shù)據(jù)線和20根地址線,故可尋址的最大地
址空間為()。B
A64K
BB1MB
C1KB
D64MB
8、對可編程接口芯片進行讀/寫操作的前提條件是()。B
ARD=0
BCS=0
CWR=0或RD=0
DWR=0
9、中斷向量表用于()oC
A存放類型號
B存放中斷處理程序
C存放中斷處理程序入口地址
D存放中斷處理程序的返回地址
10、在8086CPU系統(tǒng)中,如果要讀/寫從奇地址單元開始的一個
字,需()個總線周期。B
A1
B2
C4D不能確定
11、在8086系統(tǒng)中,如果要讀/寫從偶地址單元開始的一個字,
需要用()個總線周期。A
A1
B2
C4D不能確定
12、如果允許CPU接收可屏蔽中斷請求,則標志位()oA
AIF=1
BIF=0
CCF=1
DCF=0
13、8086CPU要求復位信號RESET至少維持()個時鐘周期的高
電平。B
A2
B4
C5
D6
14、()是微型計算機的核心。A
ACPU
BRAM
CROM
D內(nèi)存
15、8086CPU復位時,代碼寄存器CS和指令指針寄存器IP分
別初始化為()。C
A0000H,0000H
B0000H,FFFFH
CFFFFH,0000H
DFFFFH,FFFFH
16、在最小模式下,如果8086CPU的引腳10M/為高電平,表
示()。B
ACPU和I/O接口之間進行數(shù)據(jù)傳輸
BCPU和存儲器之間進行數(shù)據(jù)傳輸
C存儲器和存儲器之間進行數(shù)據(jù)傳輸
D存儲器和I/O接口之間進行數(shù)據(jù)傳輸
17、關(guān)于8086CPU的信號INTA,下列說法正確的是()。B
A是中斷請求信號輸入端
B該信號對外設(shè)的中斷請求做出響應
C該信號低電平有效
D外設(shè)收到該信號的第一個負脈沖后,往數(shù)據(jù)總線上發(fā)中斷類型
碼
18、關(guān)于8086的ALE信號,以下說法錯誤的是()。A
AALE端可以浮空
B高電平有效
C在任一總線周期的T1狀態(tài),ALE輸出有效電平
D地址鎖存器將AL
E作為鎖存信號,對地址進行鎖存
19、類型號為32H的中斷所對應的中斷向量存放在()開始的
4個單元。A
A0000:00C8H
B0000:0032H
C0000:0128H
D0000:0000H
20、8086在進行I/O寫操作時,10M/和RDT/必須是()。
B
A.0,0
B.0,1
C.1,0
D.1,1
21、在8086中,一個最基本的總線周期有()個時鐘周期組成。
C
A.1
B.2
C.4
D.5
22、8086CPU非屏蔽中斷請求通過()引腳引入的。BA.INTA
B.NMIC.INTRD.HOLD
23、下面哪一個中斷的優(yōu)先級最高()。A
A.NMI中斷
B.INTR中斷
C.單步中斷
D.斷點中斷
24、8086/8088的中斷向量表()。
A.存放類型號
B.存放中斷處理程序入口地址
C.存放中斷處理程序
D.是中斷處理程序的返回地址
25、在8086存儲空間中,用一個總線周期訪問一個16位的字數(shù)
據(jù)時,BHE和A0必須是()。
A.0,0
B.0,1
C.1,0
D.1,1
26、8086CPU的外部中斷請求線是指()。
AINTR
BNMI
CINTR和NMI
D以上都不對
27、如果8086CPU工作在最小模式,則引腳MXMN/固定接()。
A地
B+5V
C浮空
D以上說法都不對
M/為高電平,表示()。
28、在最小模式下,如果8086的引腳10
ACPU和I/O接口之間進行數(shù)據(jù)傳輸
BCPU和存儲器之間進行數(shù)據(jù)傳輸
C存儲器和存儲器之間進行數(shù)據(jù)傳輸
D存儲器和I/O接口之間進行數(shù)據(jù)傳輸
29、Reset信號有效后,8086CPU的啟動地址()。C
A.FFFFFh
B.OFFFFh
C.FFFFOh
D.OOOOOh
30、在8086CPU的標志寄存器中,控制標志位占()A
A.3位
B.9位
C.4位
D.16位
31、堆棧的工作方式是()oD
A.先進先出
B.隨機讀寫
C.只能讀出不能寫入
D.后進先出
32、若8086CPU主頻為8MHz,則其基本總線周期為()。B
A.200ns
B.500ns
C.125ns
D.250ns
33、8086/8088CPU系統(tǒng)中最大模式下增加總線控制器8288的
目的是()。D
A.提高總線控制能力
B.提高總線驅(qū)動能力
C.控制協(xié)處理器
D.解決總線共享控制問題
34、計算機的發(fā)展以C為標志。
A.電子器件的更新
B.時間的劃分
C.CPU的發(fā)展
D.集成電路的發(fā)展
(二)CPU和內(nèi)存
1、某操作數(shù)在內(nèi)存中存放的段地址為2000H,偏移量為0050H,
則該操作數(shù)所在的存儲單元的物理地址為()oC
A2050H
B0050H
C20050H
D2000H
2、主存儲器和CPU之間增加高速緩沖存儲器的目的是()oA
A解決CPU和主存之間的速度匹配問題
B擴大主存儲器的容量
C擴大CPU中通用寄存器的數(shù)量D解決大容量、低成本的矛盾。
3、增加內(nèi)存一輔存層次的目的是()oD
A解決CPU和主存之間的速度匹配問題
B擴大CPU中通用寄存器的數(shù)量
C既擴大主存容量又擴大CPU通用寄存器數(shù)量D解決大容量、
降低成本的矛盾。
4、某存儲器容量為32Kxi6位,則()。C
A.地址線為16根,數(shù)據(jù)線為32根
B.地址線為32根,數(shù)據(jù)線為16根
C.地址線為15根,數(shù)據(jù)線為16根
D.地址線為15根,數(shù)據(jù)線為32根
5、在DMA方式下,數(shù)據(jù)從內(nèi)存?zhèn)魉偷酵庠O(shè)的路徑是()C
A.內(nèi)存->CPU-總線f外設(shè)
B.內(nèi)存fDMAC—外設(shè)
C.內(nèi)存一數(shù)據(jù)總線一外設(shè)
D.外設(shè)f內(nèi)存
6、掩膜型ROM可簡記為。A
A、PROM
B、MROM
C、EPROM
D、EEPROM
7、存儲器芯片位數(shù)不足時,需用Bo
A、字擴展
B、位擴展
C、字位擴展
D、以上均可
(三)8251
1、關(guān)于8251的初始化,說法正確的是()oC
A芯片復位后,第一次用奇地址寫入的值為控制字
B控制字寫入偶地址端口
C模式字須寫入奇地址端口
D同步字符寫入偶地址端口
C/、WR、RD狀態(tài)為()。D
2、當CPU往8251寫入控制命令時,CS、D
A0、0、0、0
B0、0、0、1
C1、1、0、1
D0、1、0、1
C/=l,說明()。D
3、如果8251A的引腳WR=1,RD=0,D
ACPU從8251讀取數(shù)據(jù)信息
BCPU把數(shù)據(jù)送8251輸出
CCPU往8251寫控制命令
DCPU從8251讀狀態(tài)信息
4、關(guān)于標準異步通信的數(shù)據(jù)格式說法正確的是()oD
A起始位采用邏輯1電平
B數(shù)據(jù)位由8個二進制位組成
C停止位采用邏輯。電平
D校驗位可選
5、在異步傳輸中,設(shè)每個字符對應1個起始位,8個信息位,1
個停止位,波特率為2400bps,則每秒鐘傳輸?shù)淖畲笞址麛?shù)是()
個。A
A240
B480
C2400
D300
6、對于串行通訊,如果數(shù)據(jù)可以從A發(fā)送到B,也可由B發(fā)送
到A,但同一時間只能進行一個方向的傳送,這種通訊方式稱為
()通訊方式。B
A單工
B半雙工C全雙工D并行
7、串行異步通信的實現(xiàn),必須做到()oC
A通信雙方有同步時鐘的傳送,以實現(xiàn)同步
B一塊數(shù)據(jù)傳送結(jié)束時,用循環(huán)冗余校驗進行校驗
C以字符為傳送信息的單位,按約定配上起始位、停止位和校驗
位
D塊與塊之間用同步字符隔開
8、串行接口中,并行數(shù)據(jù)和串行數(shù)據(jù)的轉(zhuǎn)換是用()來實現(xiàn)的。
B
A.數(shù)據(jù)寄存器
B.移位寄存器
C.鎖存器
D.A/D轉(zhuǎn)換器
9、關(guān)于8251的SYNDET引腳,說法錯誤的是()。D
A在復位時,SYNDET變?yōu)榈碗娖?/p>
B在內(nèi)同步情況下,SYNDET作為輸出端
C在外同步情況下,SYNDET作為輸入端
DSYNDET只用于異步方式
10、在異步傳輸中,設(shè)每個字符對應1個起始位,8個信息位,
1個停止位,波特率為1200bps,則每秒鐘傳輸?shù)淖畲笞址麛?shù)是
()個。
A120
B150
C1200
D以上都不對
11、關(guān)于異步通信的字符格式,說法錯誤的是OoB
A每個字符必須包括一個起始位
B每個字符必須包括一個奇偶校驗位
C停止位可以是1位半
D每個字符可以有5到8個信息位
12、若傳送率為1200,波特率因子n=16,則收、發(fā)時鐘(RxC.TxC)
的頻率為()B
A.1MHz
B.19.2KHz
C.20KHz
D.2400Hz
13、8251A的方式控制字(即模式字)的作用是()A
A.決定8251的數(shù)據(jù)格式
B.決定8251的數(shù)據(jù)格式和傳送方向
C.決定8251何時收發(fā)
D.以上都不對
(四)8255
1、在8255A中,能工作在方式2的端口為()oA
A端口A
B端口B
C端口C
DA、B、C三個端口都可以
2、8255可編程并行接口有()種工作方式。C
A.1
B.2
C.3
D.4
3、設(shè)8255A的方式選擇控制字為9BH,其含義是()B
A.A、B、C口全為輸出
B.A、B、C口全為輸入
C.A、B口為方式0且輸出
D.以上都不對
4、對于8255芯片的描述正確的是。D
A、A口只能輸入,B口只能輸出
B、C口高4位只能輸入,低4位只能輸出
C、C口高4位、低4位不能同時輸入輸出
D、A、B、C口既可以輸入,也可以輸出
(五)8259
1、如果8259A的ICW2為20H,則8259A的IR2對應的中斷類型
碼為()。C
A20H
B21H
C22H
D23H
2、關(guān)于8259A的初始化命令字,下列說法正確的是()oA
A四個初始化命令字的設(shè)置次序固定
B四個初始化命令字都必須設(shè)置
CICW4必須設(shè)置
D以上說法都不正確
3、在8259A的初始化命令字中,必須設(shè)置的是()oA
AICW1和ICW2
BICWhICW2和ICW3
CICW1
DICW4
4、如果8259A的ICW2為43H,則8259A的IRO對應的中斷類型
碼為()。A
A40H
B41H
C42H
D43H
5、IBMPC/XT計算機系統(tǒng)中負責中斷管理的芯片一般是()oD
A8237
B8251
C8253
D8259
6、用三片8259A級數(shù)是()B
A.24級
B.22級
C.23級
D.21級
(六)8253
1、8253可編程定時器/計數(shù)器的最大計數(shù)初值是()C
A65536
BFFOOH
C0000H
DFFFFH
2、關(guān)于8253,說法正確的是()。B
A初始化時,可以先設(shè)初值,再寫控制字
B讀計數(shù)器的計數(shù)值時,必須先發(fā)鎖存命令
C控制字寫入后,所有控制邏輯電路立即復位,OUT輸出高電平
D用二進制格式計數(shù)時,OFFFFH是計數(shù)器能容納的最大初始值
3、8253工作在哪幾種方式時,可輸出1個時鐘周期寬度(lclk)
的負脈沖()B
A.方式0,4,5
B.方式2,4,5
C.方式1,2,4
D.方式0,2,4
15、設(shè)8253芯片的端口基地址是60H,尋址控制寄存器的命令
是。D
A、OUT60H,AL
B、OUT61H,AL
C、OUT62H,AL
D、OUT63H,AL
(七)8237
1、對DMA控制器8237A發(fā)復位命令,可使屏蔽寄存器()。A
A置1
B清0
C保持原值不變
D不能確定
(A)DAC和ADC
1、一個8位D/A轉(zhuǎn)換器分辨率可以達到滿量程的()B
A.1/8
B.1/255
C.1/16
D.1/32
(九)總線
1、USB總線是()。D
A內(nèi)部總線
B局部總線
C系統(tǒng)總線
D外部總線
2、PCI總線當采用66MHz總線時鐘工作于64位系統(tǒng)時,其數(shù)據(jù)
傳輸率為()MB/soC
A.132
B.264
C.528
D.1056
3、關(guān)于RS—232—C標準,說法正確的是()oD
A采用正邏輯規(guī)定邏輯電平
B規(guī)定的信號電平與TTL電平兼容
C將0V?+15V規(guī)定為邏輯“0”
D將+5V一■F15V規(guī)定為邏輯“0”
4、關(guān)于PCI總線,說法錯誤的是()oC
A是局部總線
B具備即插即用功能
C與ISA總線不兼容
D負載能力較強
5、總線上每秒傳輸?shù)淖畲笞止?jié)量稱為。C
A總線位寬
B總線字寬
C傳輸率
D數(shù)據(jù)位數(shù)
二、填空題
(-)CPU
1、微型計算機由、、和系統(tǒng)總線構(gòu)成。
CPU;存儲器;輸入輸出接口電路。
2、微型計算機的總線根據(jù)功能可分為、和。
數(shù)據(jù)總線;地址總線;控制總線。
3、中斷類型碼為31H的中斷向量存放在從開始的4個存儲單元。
OOOOH:00C4H
4、系統(tǒng)工作于實模式,設(shè)BX=4000H,DI=0100H,DS=3100H,
變量名BUF的偏移地址為0020H,在指令MOVAX,BUF[BX+DI]
中,源操作數(shù)的尋址方式為;物理地址為。
相對基址加變址尋址;35100Ho
5、CPU的可屏蔽中斷受標志的影響,如果允許CPU接受可屏蔽
中斷請求,則該標志取值為。IF、1
6、在8086〃8088的延長總線周期中,在周期之后插入TW等待
周期。T3
7、8086CPU的編程結(jié)構(gòu)分為和兩部分,二者是工作方式。
總線接口部件BIU;執(zhí)行部件EU;并行。
8、在8086中,一個最基本的總線周期有個時鐘周期組成。4
9、當一個系統(tǒng)中包含的外設(shè)接口較多時,數(shù)據(jù)總線上需要有
_______________________________以增強驅(qū)動能力。發(fā)送器和接
收器
10、軟件中斷服務(wù)程序的入口地址是由
____________________________產(chǎn)生的。
中斷向量
11、標志寄存器中共用了個有效位來存放標志和標志,其中0F
表示標
志。
9;狀態(tài);控制;溢出
12、一個完整的中斷過程包括
_______________________________________________四個階
段。確定可屏蔽中斷優(yōu)先級的方法通常有
_______________________________________________三種。
中斷請求、中斷響應、中斷處理及中斷返回;軟件查詢方式、簡
單硬件方式及專用硬件方式
13、PU與外設(shè)見的數(shù)據(jù)傳送控制方式有
種,其中適用于高速數(shù)據(jù)傳輸。
程序方式、斷方式、DMA方式;DMA
(二)CPU和內(nèi)存
1、主存儲器和CPU之間增加高速緩沖存儲器的目的是。
解決CPU和主存之間的速度匹配問題
2、存儲器擴展有兩種方法,分別是擴展和擴展。
數(shù)據(jù)寬度;字節(jié)數(shù)
3、內(nèi)存容量受微機系統(tǒng)總線的位數(shù)的限制。
地址
(三)外設(shè)接口芯片
1、RS-232-C規(guī)定一5V?-15V為邏輯,+5V?+15V為邏輯,
屬于邏輯。
1;0;負
2、在異步傳輸中,設(shè)每個字符對應1個起始位、7個數(shù)據(jù)位、1
個奇偶校驗位、1個停止位,如果波特率為1200bps,則每秒鐘
傳輸?shù)淖畲笞址麛?shù)是個。120
3、CPU和輸入/輸出設(shè)備之間的信號分為、和控制信息三類。
數(shù)據(jù)信息、狀態(tài)信息
4、在計算機系統(tǒng)中定時信號一般可以用和兩種方法來獲得。
軟件、硬件
5、9片8259中斷控制器組成兩級級聯(lián),則最多能提供個中斷。
64
6、DMA控制器8237A的每個通道有四種工作模式:、、和。
單字節(jié)傳輸、塊傳輸、請求傳輸、級聯(lián)傳輸。
7、CPU和外設(shè)之間的數(shù)據(jù)傳送方式有三種:、和。
程序方式;中斷方式;DMA方式。
8、波特率指。
每秒鐘傳輸?shù)枚M制數(shù)據(jù)的位數(shù)
(四)ADC和DAC
1、要把一個數(shù)字量變?yōu)槟M電壓,實際上需要兩個環(huán)節(jié),即先
把數(shù)字量變?yōu)槟M電流,這是由完成的;再將模擬電流變?yōu)槟M
電壓,這是完成的。
DA/C、運算放大器
2、模/數(shù)轉(zhuǎn)換的方法有、、等幾種方式。
計數(shù)式、積分式、逐次逼近式。
3、在模/數(shù)轉(zhuǎn)換期間要求模擬信號保持穩(wěn)定,因此當輸入信號變
化速率較快時,應采用電路。采樣保持
4、A/D轉(zhuǎn)換器可以將轉(zhuǎn)換成。模擬量、數(shù)字量
三、簡答題
(-)CPU
1、什么是總線?總線的性能指標有哪幾個?簡述各自的含義(4
分)
總線:多個模塊電路或設(shè)備之間傳送信息的一組公用信號線。(1
分)
總線寬度:指一次可同時傳輸?shù)臄?shù)據(jù)位數(shù),位數(shù)越多,一次傳輸
的信息就越多。(1分)
總線頻率:總線工作時每秒內(nèi)能傳輸?shù)臄?shù)據(jù)的次數(shù)。頻率越高,
單位時間內(nèi)傳輸?shù)臄?shù)據(jù)量就越大。(1分)
傳輸率:總線工作時每秒內(nèi)傳輸?shù)淖止?jié)數(shù)。(1分)
2、(4分)簡述80
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年人教A版九年級地理下冊月考試卷
- 2025年蘇教新版七年級物理下冊階段測試試卷含答案
- 2025年人教版選修3歷史上冊階段測試試卷含答案
- 2025年浙科版七年級物理下冊階段測試試卷含答案
- 2025年湘師大新版八年級生物下冊階段測試試卷含答案
- 2025年北師大版八年級生物上冊階段測試試卷含答案
- 2025年浙教版八年級地理下冊階段測試試卷
- 2025年湘教版選修4歷史下冊月考試卷含答案
- 2025年統(tǒng)編版2024八年級歷史上冊月考試卷
- 2025年新科版八年級地理下冊月考試卷
- 完整版秸稈炭化成型綜合利用項目可行性研究報告
- 油氣行業(yè)人才需求預測-洞察分析
- 《數(shù)據(jù)采集技術(shù)》課件-Scrapy 框架的基本操作
- 2025年河北省單招語文模擬測試二(原卷版)
- 高一化學《活潑的金屬單質(zhì)-鈉》分層練習含答案解析
- DB34∕T 4010-2021 水利工程外觀質(zhì)量評定規(guī)程
- 2024年內(nèi)蒙古中考英語試卷五套合卷附答案
- 2024年電工(高級)證考試題庫及答案
- 農(nóng)產(chǎn)品質(zhì)量評估與分級
- 儲能電站火災應急預案演練
- 人教版(新插圖)二年級下冊數(shù)學 第4課時用“進一法”和“去尾法”解決簡單的實際問題 教學課件
評論
0/150
提交評論