ic驗(yàn)證崗位職責(zé)8篇_第1頁(yè)
ic驗(yàn)證崗位職責(zé)8篇_第2頁(yè)
ic驗(yàn)證崗位職責(zé)8篇_第3頁(yè)
ic驗(yàn)證崗位職責(zé)8篇_第4頁(yè)
ic驗(yàn)證崗位職責(zé)8篇_第5頁(yè)
已閱讀5頁(yè),還剩5頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

Word-10-ic驗(yàn)證崗位職責(zé)8篇高級(jí)ic驗(yàn)證工程師崗位職責(zé)

高級(jí)ic驗(yàn)證工程師崗位職責(zé):

1.負(fù)責(zé)制定模塊級(jí)/系統(tǒng)級(jí)的驗(yàn)證方案,搭建模塊級(jí)/系統(tǒng)級(jí)驗(yàn)證平臺(tái),編寫模塊級(jí)/系統(tǒng)級(jí)測(cè)試用例,完成模塊級(jí)/系統(tǒng)級(jí)的功能驗(yàn)證。參加芯片后仿真;

2.編寫驗(yàn)證自動(dòng)化腳本,加速驗(yàn)證過程和提高驗(yàn)證的自動(dòng)化;

3.解決芯片驗(yàn)證過程中的工具和環(huán)境問題。

4.參加芯片bringup調(diào)試。

任職要求:

1.精通芯片驗(yàn)證流程和uvm驗(yàn)證辦法學(xué),使用uvm+systemverilog搭建驗(yàn)證平臺(tái);

2.精通verilog和systemverilog語(yǔ)言;嫻熟使用vcs,verdi等主流eda仿真工具;

3.認(rèn)識(shí)linux/unix環(huán)境,認(rèn)識(shí)c/c++,嫻熟掌控makefile,perl/python等腳本語(yǔ)言;

4.認(rèn)識(shí)axi/ahb等總線協(xié)議;有ssd控制器芯片設(shè)計(jì)驗(yàn)證閱歷優(yōu)先考慮;

5.5年左右設(shè)計(jì)或者驗(yàn)證工程師閱歷,有過至少1個(gè)asic/soc項(xiàng)目的流片閱歷;

6.較強(qiáng)的技術(shù)文檔撰寫本事和良好的團(tuán)隊(duì)配合本事;具備樂觀的工作態(tài)度,做事仔細(xì)負(fù)責(zé),擅長(zhǎng)交流。

職位必備項(xiàng)

小學(xué)類型必需公辦以上小學(xué)

專業(yè)挑選必需電氣工程類,計(jì)算機(jī)科學(xué)與技術(shù)類相關(guān)專業(yè)

學(xué)歷必需統(tǒng)招本科以上學(xué)歷

其他項(xiàng)5年左右設(shè)計(jì)或者驗(yàn)證工程師閱歷,有過至少1個(gè)asic/soc項(xiàng)目的流片閱歷

精通芯片驗(yàn)證流程和uvm驗(yàn)證辦法學(xué),使用uvm+systemverilog搭建驗(yàn)證平臺(tái)

職位優(yōu)先項(xiàng)

工作閱歷5年以上工作閱歷優(yōu)先

技能要求具備較強(qiáng)的r;建模;集成電路本事優(yōu)先

方向要求具有芯片;集成電路相關(guān)工作閱歷優(yōu)先

其他項(xiàng)精通verilog和systemverilog語(yǔ)言;嫻熟使用vcs,verdi等主流eda仿真工具

認(rèn)識(shí)linux/unix環(huán)境,認(rèn)識(shí)c/c++,嫻熟掌控makefile,perl/python等腳本語(yǔ)言

認(rèn)識(shí)axi/ahb等總線協(xié)議;有ssd控制器芯片設(shè)計(jì)驗(yàn)證閱歷優(yōu)先考慮

崗位職責(zé):

1.負(fù)責(zé)制定模塊級(jí)/系統(tǒng)級(jí)的驗(yàn)證方案,搭建模塊級(jí)/系統(tǒng)級(jí)驗(yàn)證平臺(tái),編寫模塊級(jí)/系統(tǒng)級(jí)測(cè)試用例,完成模塊級(jí)/系統(tǒng)級(jí)的功能驗(yàn)證。參加芯片后仿真;

2.編寫驗(yàn)證自動(dòng)化腳本,加速驗(yàn)證過程和提高驗(yàn)證的自動(dòng)化;

3.解決芯片驗(yàn)證過程中的工具和環(huán)境問題。

4.參加芯片bringup調(diào)試。

任職要求:

1.精通芯片驗(yàn)證流程和uvm驗(yàn)證辦法學(xué),使用uvm+systemverilog搭建驗(yàn)證平臺(tái);

2.精通verilog和systemverilog語(yǔ)言;嫻熟使用vcs,verdi等主流eda仿真工具;

3.認(rèn)識(shí)linux/unix環(huán)境,認(rèn)識(shí)c/c++,嫻熟掌控makefile,perl/python等腳本語(yǔ)言;

4.認(rèn)識(shí)axi/ahb等總線協(xié)議;有ssd控制器芯片設(shè)計(jì)驗(yàn)證閱歷優(yōu)先考慮;

5.5年左右設(shè)計(jì)或者驗(yàn)證工程師閱歷,有過至少1個(gè)asic/soc項(xiàng)目的流片閱歷;

6.較強(qiáng)的技術(shù)文檔撰寫本事和良好的團(tuán)隊(duì)配合本事;具備樂觀的工作態(tài)度,做事仔細(xì)負(fù)責(zé),擅長(zhǎng)交流。

【第2篇】高級(jí)ic驗(yàn)證工程師崗位職責(zé)任職要求

高級(jí)ic驗(yàn)證工程師崗位職責(zé)

ic驗(yàn)證高級(jí)工程師采微科技上海采微電子科技有限公司1.?developtestplans,testsandverificationinfrastructureforcomplexip's/sub-system/soc's

2.?createverificationenvironmentforbothdirectedandrandomverification

3.?createreusablebusfunctionalmodels,monitors,checkersandscoreboards

4.?drivefunctionalcoveragedrivenverificationclosure

5.?workwitharchitects,designersandpost-siliconteams

任職條件

1.?mswith5+or3+yearsofexperienceindesignverification

2.?experiencewithrisccpu(riscv/mips/arm)relatedipsverificationarehighlydesirable

3.?experiencewithusb/mipi_csi/mipi_dsiorotherhighspeedinterfaceipsverificationarehighlydesirable

4.?experiencewithdeeplearningacceleratorrelatedipsverificationarehighlydesirable

5.?excellentknowledgeofpopularedasimulationtools(vcsorequivalentsimulationtools,debugtoolslikedebussy,simvision)

6.?experienceinsystemverilogorsimilarhvlishighlydesirable

7.?c++programminglanguageexperiencedesirable

8.?scriptingknowledge(perl/shell)

9.?excellentcommunicationskillsandabilitytoleadhighlycompetentteam.

高級(jí)ic驗(yàn)證工程師崗位

【第3篇】ic驗(yàn)證工程師崗位職責(zé)

ic驗(yàn)證工程師采微科技上海采微電子科技有限公司,上海采微科技,采微科技senior/staffverificationengineerormanager

responsibilities:

-participate/leadasicdigitalverificationforcpu/socprojects;

-createverificationplanswithdesigners;

-developdvarchitectureandverificationenvironment;

-verificationexecutionandsign-off;

skillsmandatory:

-excellentteamworkingstyle;

-solidip/socverificationbackground:

-massproductionforverifiedip/soc

-productionexperiencesonverificationstrategiesandtestplans;

-proficiencyinuvmfortestbenchcreation,debug,reuse,constrained-randomstimulusandfunctionalcoverage;

-expertlevelknowledgeofverificationtools;

-familiarwithlinux,csh/pythonoranyscriptlanguages;

skillsplus:

-productionexperienceonsimulationaccelerationsolution;

-familiarwithx86architectureisabigplus,especiallyonpciexpress;

-familiarwithanyriscarchitecture(arm,mips,.etc);

-familiarwithsystemmodeling;

-goodunderstandingonmodernoperatingsystemsandvirtualization.

高級(jí)/工作人員驗(yàn)證工程師或經(jīng)理

職責(zé):

-參加/領(lǐng)導(dǎo)針對(duì)cpu/soc項(xiàng)目的asic數(shù)字驗(yàn)證;

-與設(shè)計(jì)師制定驗(yàn)證方案;

-開發(fā)dv架構(gòu)和驗(yàn)證環(huán)境;

-驗(yàn)證落實(shí)和簽名;

技能強(qiáng)制:

-優(yōu)秀的團(tuán)隊(duì)合作精神;

-固體ip/soc驗(yàn)證背景:

-批量生產(chǎn)的驗(yàn)證ip/soc

-驗(yàn)證策略和測(cè)試方案的生產(chǎn)閱歷;

-嫻熟的uvm測(cè)試臺(tái)創(chuàng)建,調(diào)試,重用,約束隨機(jī)刺激和功能籠罩;

-驗(yàn)證工具的專家級(jí)學(xué)問;

-認(rèn)識(shí)linux,csh/python或任何腳本語(yǔ)言;

技能加:

-模擬加速解決計(jì)劃的生產(chǎn)閱歷;

-認(rèn)識(shí)x86架構(gòu)是一大優(yōu)勢(shì),特殊是在pciexpress上;

-認(rèn)識(shí)任何risc架構(gòu)(arm,mips,.etc);

-認(rèn)識(shí)系統(tǒng)建模;

-對(duì)現(xiàn)代操作系統(tǒng)和虛擬化的良好理解。

【第4篇】數(shù)字ic驗(yàn)證工程師崗位職責(zé)

數(shù)字ic驗(yàn)證工程師崗位職責(zé):

1.負(fù)責(zé)搭建模塊級(jí)到系統(tǒng)級(jí)可重用的驗(yàn)證環(huán)境及驗(yàn)證平臺(tái);

2.負(fù)責(zé)編寫測(cè)試用例,并舉行調(diào)試、收集分析驗(yàn)證籠罩率;

3.負(fù)責(zé)改進(jìn)并完美公司的芯片驗(yàn)證流程。

任職要求:

1.本科及以上學(xué)歷,微電子、電子工程、通信工程類專業(yè);

2.至少5年以上工作閱歷或有多個(gè)ic設(shè)計(jì)項(xiàng)目的驗(yàn)證閱歷;

3.認(rèn)識(shí)asic芯片全開發(fā)流程(cot/soc均可);

4.嫻熟掌控hdl語(yǔ)言:verilog/systemverilog;

5.對(duì)驗(yàn)證辦法學(xué)的嫻熟使用:vmm/uvm/ovm之一;

6.腳本的嫻熟使用:sh/perl/tcl/makefile/python/ruby。

崗位職責(zé):

1.負(fù)責(zé)搭建模塊級(jí)到系統(tǒng)級(jí)可重用的驗(yàn)證環(huán)境及驗(yàn)證平臺(tái);

2.負(fù)責(zé)編寫測(cè)試用例,并舉行調(diào)試、收集分析驗(yàn)證籠罩率;

3.負(fù)責(zé)改進(jìn)并完美公司的芯片驗(yàn)證流程。

【第5篇】ic驗(yàn)證崗位職責(zé)

ic驗(yàn)證1.負(fù)責(zé)制定高籠罩率的芯片/模塊驗(yàn)證方案;

2.用systemverilog以及uvm驗(yàn)證辦法學(xué)舉行模塊以及全芯片的功能驗(yàn)證;

3.通過仿真,fpga和emulator舉行性能分析和驗(yàn)證;

4.落實(shí)帶時(shí)序的后仿真工作;

5.為芯片測(cè)試工程師提供測(cè)試機(jī)測(cè)試向量;

6.在soc芯片中通過固件代碼(c語(yǔ)言)舉行芯片測(cè)試;

7.協(xié)助fpga工程師搭建并調(diào)試芯片/模塊的fpga驗(yàn)證環(huán)境。

1.負(fù)責(zé)制定高籠罩率的芯片/模塊驗(yàn)證方案;

2.用systemverilog以及uvm驗(yàn)證辦法學(xué)舉行模塊以及全芯片的功能驗(yàn)證;

3.通過仿真,fpga和emulator舉行性能分析和驗(yàn)證;

4.落實(shí)帶時(shí)序的后仿真工作;

5.為芯片測(cè)試工程師提供測(cè)試機(jī)測(cè)試向量;

6.在soc芯片中通過固件代碼(c語(yǔ)言)舉行芯片測(cè)試;

7.協(xié)助fpga工程師搭建并調(diào)試芯片/模塊的fpga驗(yàn)證環(huán)境。

【第6篇】ic驗(yàn)證工程師職位描述與崗位職責(zé)任職要求

職位描述:

1.工作內(nèi)容:

a)負(fù)責(zé)芯片或ip的驗(yàn)證相關(guān)工作;

b)驗(yàn)證環(huán)境和相關(guān)腳本的開發(fā)和維護(hù);

c)與設(shè)計(jì)人員合作,協(xié)調(diào)驗(yàn)證的相關(guān)工作;

2.崗位需求:

a)碩士學(xué)歷,3到5年工作閱歷;

b)精通systemverilog和uvm驗(yàn)證辦法學(xué);

c)認(rèn)識(shí)相關(guān)eda工具;

d)有soc層次驗(yàn)證環(huán)境開發(fā)閱歷優(yōu)先。

【第7篇】高級(jí)asic驗(yàn)證工程師職位描述與崗位職責(zé)任職要求

職位描述:

崗位職責(zé):

搭建模塊級(jí)和系統(tǒng)級(jí)uvm驗(yàn)證環(huán)境

按照設(shè)計(jì)需求文檔制定模塊級(jí)和系統(tǒng)級(jí)驗(yàn)證計(jì)劃,跟設(shè)計(jì)工程師一起審查設(shè)計(jì)和驗(yàn)證

驗(yàn)證囫圇設(shè)計(jì),調(diào)試各種錯(cuò)誤與設(shè)計(jì)中的bug

管理驗(yàn)證的審查,建立代碼質(zhì)量的標(biāo)準(zhǔn)

崗位要求:

碩士及以上學(xué)歷,三年以上相關(guān)工作閱歷

精通verilog,systemverilog,sva及腳本語(yǔ)言(perl,shell等)

精通uvm驗(yàn)證的工具和環(huán)境

有視頻編解碼,圖像處理和外設(shè)(mipi、usb,存儲(chǔ)控制器等)調(diào)試閱歷者優(yōu)先

具有較強(qiáng)的交流、學(xué)習(xí)和撰寫英文文檔的本事

responsibilities:

buildsystemandunit-leveluvmverificationenvironment

createsystemandunit-levelverificationplansfromspecificationandreviewwithdesignengineers

debugfailuresandmanagebugtracking

conductverificationreviewsandsetstandardforcodingq

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論