實驗四 組合邏輯電路_第1頁
實驗四 組合邏輯電路_第2頁
實驗四 組合邏輯電路_第3頁
實驗四 組合邏輯電路_第4頁
實驗四 組合邏輯電路_第5頁
已閱讀5頁,還剩18頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

實驗四組合邏輯電路的設(shè)計與測試信息技術(shù)學(xué)院電子電工教研室實驗設(shè)備實驗掛件箱,用來完成各種實驗直流電壓表與直流電流表直流電壓源與直流電流源設(shè)備電源開關(guān)實驗設(shè)備的啟動(1)插上設(shè)備380伏的電源實驗設(shè)備的啟動(2)1)鑰匙開2)啟動3)三相電網(wǎng)輸入直流電壓源與電流源恒流源輸出指示恒流源輸出電流大小調(diào)節(jié)恒流源電源開關(guān)電壓源輸出指示指示UA電壓源還是UB電壓源UA電壓源輸出UB電壓源輸出設(shè)備提供1路電流源,2路電壓源電壓源開關(guān)直流電壓源與電流源實驗前恒流源電源開關(guān)關(guān)上,輸出調(diào)最小,逆時針旋到底檢查線路連接無誤后,才可打開電源開關(guān)實驗前恒壓源電源開關(guān)關(guān)上,輸出調(diào)最小,逆時針旋到底實驗前恒壓源電源開關(guān)關(guān)上,輸出調(diào)最小,逆時針旋到底檢查線路連接無誤后,才可打開電源開關(guān)直流電壓源與電流源的使用方法3)檢查線路連接無誤后,打開電源開關(guān)1)實驗前恒壓源電源開關(guān)關(guān)上,輸出調(diào)最小,逆時針旋到底2)連接電路,檢查線路連接無誤4)調(diào)節(jié)輸出至所需的大小直流電壓表與電流表讀數(shù)顯示量程選擇及開關(guān)黑色接負(fù)電流表紅色接正極,不同量程插孔不同紅色接正極,黑色接負(fù)極電表的開關(guān)先關(guān)上,等測量前再打開1)測支路電流I13)讀數(shù)I1=8.7mA電源的連接2)電流表串聯(lián)接入電路的方法測支路電流的方法連接導(dǎo)線的使用(2)電路搭建連接導(dǎo)線:常用于搭建模擬電路。連接導(dǎo)線的使用(3)電路搭建連接高壓導(dǎo)線:常用于搭建模擬電路時高壓線路的連接,安全性好。連接導(dǎo)線的使用(4)數(shù)字電路搭建連接導(dǎo)線:由于數(shù)字電路掛件箱的插孔較小,搭建數(shù)字電路時應(yīng)用這種插頭較小的連接線。與前面的連接導(dǎo)線相比,插頭較小連接導(dǎo)線的使用(5)數(shù)字電路搭建電源連接導(dǎo)線:由于數(shù)字電路掛件箱的插孔較小,而電源的插孔較大,所以搭建數(shù)字電路時應(yīng)用這種插頭不同的連接線來連接電源。兩插頭大小不同數(shù)字電路與模擬電路互連時可用這種導(dǎo)線連接。連接導(dǎo)線的使用(6)搭建電路時可能在同一個插孔上要插多條導(dǎo)線,可采用如下連法:同個插孔插兩條導(dǎo)線同個插孔插五條導(dǎo)線一、實驗?zāi)康?/p>

掌握組合邏輯電路的設(shè)計和測試方法二、實驗原理1、使用中、小規(guī)模集成電路來設(shè)計組合電路是最常見的邏輯電路。設(shè)計組合電路的一般步驟如圖4—1所示。

2、組合邏輯電路設(shè)計舉例用“與非”門設(shè)計一個表決電路。當(dāng)四個輸入端中有三個或四個為“1”時,輸出端才為“1”。設(shè)計步驟:根據(jù)題意列出真值表如表4—1所示,再填入卡諾圖表4—2中由卡諾圖得出邏輯表達(dá)式,并演化成“與非”的形式Z=ABC+BCD+ACD+ABD=

根據(jù)邏輯表達(dá)式畫出用“與非門”構(gòu)成的邏輯電路如圖4—2所示。在實驗裝置適當(dāng)位置選定三個14P插座,按照集成塊定位標(biāo)記插好集成塊CC4012。按圖4—2接線,輸入端A、B、C、D接至邏輯開關(guān)輸出插口,輸出端Z接邏輯電平顯示輸入插口,按真值表(自擬)要求,逐次改變輸入變量,測量相應(yīng)的輸出值驗證邏輯功能,與表4—1進(jìn)行比較,驗證所設(shè)計的邏輯電路是否符合要求。三、實驗設(shè)備與器件1、+5V直流電源2、邏輯電平開關(guān)3、邏輯電平顯示器4、直流數(shù)字電壓表5、CC4011×2(74LS00)CC4012×3(74LS20)CC4030(74LS86)CC4081(74LS08)74LS54×2(CC4085)CC4001(74LS02)1、設(shè)計用與非門及用異或門、與門組成的半加器電路。要求按本文所述的設(shè)計步驟進(jìn)行,直到測試電路邏輯功能符合設(shè)計要求為止。2、設(shè)計一個一位全加器,要求用異或門、與門、或門組成。3、設(shè)計一位全加器,要求用與或非門實現(xiàn)。四

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論