用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計_第1頁
用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計_第2頁
用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計_第3頁
用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

【W(wǎng)ord版本下載可任意編輯】用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計當(dāng)前,無論在軍事還是民用方面,對于數(shù)字信號處理的實時性、快速性的要求越來越高。可編程邏輯器件(PLD)由于在速度和集成度的飛速提高,越來越多的電子系統(tǒng)采用可編程邏輯器件來實現(xiàn)數(shù)字濾波。

Altera公司的FLEX10K是工業(yè)界個嵌入式的PLD,具有***度、低成本、低功率等優(yōu)點。器件的主要構(gòu)造特點是除主要的邏輯陣列塊(LAB)之外,首次采用了嵌入陣列塊(EAB)。每個陣列塊包含8個邏輯單元(LE)和一個局部互連。一個LE又由四輸入查找表(LUT)、一個可編程存放器和專用的載運和級聯(lián)功能的信號通道所組成。

在FLEX10K器件中,把每一組邏輯單元(8個LE)組成一個邏輯陣列塊(LAB),所有的邏輯陣列塊(LAB)排成行和列。在一行里還包含一個單一的EAB。多個LAB和多個EAB采用快速通道互相連接。

嵌入式陣列塊(EAB)是FLEX10K系列器件在構(gòu)造設(shè)計上的一個重要部件。它是一個輸入端口和輸出端口都帶有存放器的一種靈活的RAM塊,嵌入陣列塊(EAB)組成的規(guī)模和靈活性比照較多的內(nèi)存是適宜的。功能包括乘法器、向量的標(biāo)準(zhǔn)和誤差矯正電路等。在應(yīng)用中,這些功能又能夠聯(lián)合完成數(shù)字濾波器和微控制器的功能。

采用可編程的帶有只讀平臺的嵌入陣列塊(EAB)在配置期間可執(zhí)行邏輯功能并建立一個大的查找表(LUT),在這個查找表里用查找的結(jié)果執(zhí)行組合邏輯函數(shù),而不用計算它們。顯然,用這種組合邏輯函數(shù)執(zhí)行比通常在邏輯里應(yīng)用算法執(zhí)行要快,而且專用EAB容易應(yīng)用,并且快速提供可能預(yù)測的延遲。

本文介紹了應(yīng)用Altera公司的FLEX10K系列CPLD快速完成卷積的方法實現(xiàn)有限沖激響應(yīng)(FIR)濾波器的設(shè)計。

查表法實現(xiàn)卷積運算方法

有限沖激響應(yīng)(FIR)濾波器的基本構(gòu)造如是一個分節(jié)的延時線,把每一節(jié)的輸出加權(quán)累加,得到濾波器的輸出。數(shù)學(xué)上表示為:

構(gòu)造如圖1所示。它由用一條均勻間隔抽頭的延遲線上對抽頭信號開展加權(quán)求和構(gòu)成。

根據(jù)上式,可以看出FIR數(shù)字濾波器涉及到大量的卷積運算,使用常規(guī)硬件實現(xiàn)時會占用大量的資源。通過充分利用FLEX10K系列芯片所具有的查表構(gòu)造,將卷積運算轉(zhuǎn)化為查表移位求和來實現(xiàn)。例如:對于式

y=+++(1)

假設(shè)x和h都是無符號整型二進制數(shù),寬度兩位,取值兩位如下:

h(1)=01,h(2)=11,h(3)=10,h(4)=11

x(1)=11,x(2)=00,x(3)=10,x(4)=01

從圖2可以看到式(1)運算的實現(xiàn)。中間數(shù)據(jù)p1(n)中的4個數(shù)據(jù)實際上是乘數(shù)x(n)的位比特與h(n)相乘的結(jié)果,并且該值不是0就是h(n)。進一步考慮,中間數(shù)據(jù)p1和p2的值,既“100”t3.gif(8144字節(jié))和“011”是由不同的h(n)之和構(gòu)成,而對h(n)的選擇是由乘數(shù)x(n)的相同位的比特決定的。例如上圖x(n)的位為1001,則p1的值為h(1)+h(4);其高位為1010,則p1的值為h(1)+h(3)。因此利用Altera公司FLEX器件中的查找表(LUT)構(gòu)造,預(yù)先將h(n)的各種組合存入查找表,則上例中的原需4次乘法和3次加法的卷積運算轉(zhuǎn)化為1次加法。圖3顯示了用查找表實現(xiàn)該例的構(gòu)造。

用查表法實現(xiàn)卷積運算時,有并行和串行兩種構(gòu)造。圖3中為并行構(gòu)造,其中兩個LUT是完全相同的。在并行構(gòu)造中,LUT的數(shù)量根據(jù)x(n)的數(shù)據(jù)寬度決定。一位對應(yīng)一個LUT,這樣速度到達,在FLEX10K的構(gòu)造中提供了兩條專用數(shù)據(jù)通道,即進位鏈和級聯(lián)鏈,通過級聯(lián)鏈相鄰的LUT可以用來并行計算函數(shù)的各個部分。

利用FLEX10K芯片實現(xiàn)FIR數(shù)字濾波器

FELEX10K系列芯片具有查找表構(gòu)造,利用其實現(xiàn)采用全局并行的FIR數(shù)字濾波器,也即將輸入x(n)經(jīng)過不同的延遲后同時開展處理。

FIR數(shù)字濾波器的層次構(gòu)造圖如圖4所示:

控制器模塊(contr)的作用是產(chǎn)生控制信號對延遲、并串轉(zhuǎn)換、抽頭系數(shù)、移位相加模塊開展控制,以使它們按一定的形式組合在一起實現(xiàn)濾波器功能??刂破髂K在接收到A/D轉(zhuǎn)換結(jié)束信號后,依次產(chǎn)生移位存放器使能信號、并行到串行轉(zhuǎn)換的裝入信號、移位相加的裝入信號、加減控制信號和濾波結(jié)果輸出信號等各種控制信號,使上述各個模塊按照一定的時序開展操作,從而完成濾波功能。時延環(huán)節(jié)模塊(shift-reg)的作用為使A/D轉(zhuǎn)換后的數(shù)據(jù)通過不同的觸發(fā)器,進而產(chǎn)生不同的延遲。并/串轉(zhuǎn)換模塊(p-s-ff)的作用是將通過時延模塊產(chǎn)生的不同延遲分別同時轉(zhuǎn)換為查找表的串行地址,提供應(yīng)抽頭系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論