pcb分層堆迭在控制emi輻射中的作用和設計技巧教案資料_第1頁
pcb分層堆迭在控制emi輻射中的作用和設計技巧教案資料_第2頁
pcb分層堆迭在控制emi輻射中的作用和設計技巧教案資料_第3頁
pcb分層堆迭在控制emi輻射中的作用和設計技巧教案資料_第4頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、Good is good, but better carries it.精益求精,善益求善。pcb分層堆迭在控制emi輻射中的作用和設計技巧-PCB分層堆疊在控制EMI輻射中的作用和設計技巧PCB分層堆疊設計控制EMI輻射電源匯流排電磁屏蔽PCB堆疊多電源層的設計總結(jié)作者:RickHartley高級PCB硬體工程師AppliedInnovationInc.解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設計技巧。電源匯流排在IC的電源引腳附近合理地安置

2、適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由於電容呈有限頻率響應的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應該怎麼解決這些問題?就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。當然,電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直

3、接連到IC電源引腳所在的焊盤上,這要另外討論。為了控制共模EMI,電源層要有助於去耦和具有足夠低的電感,這個電源層必須是一個設計相當好的電源層的配對。有人可能會問,好到什麼程度才算好?問題的答案取決於電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。上升時間為100到300ps的器件并不多,但是按照目前IC的發(fā)展速度,上升時間在100到300ps范圍的器件將占有很高的比例。對於100到300ps上升時間的電路,3mil層間距對大多數(shù)應用將不再適用。那時,有必要采用層間距小於1mil的分層技術(shù),并用介電常數(shù)很高的材料代替FR4介電材料?,F(xiàn)在,陶瓷和加陶塑料可以滿足100到300ps上升時間電路的設計要求。盡管未來可能會采用新材料和新方法,但對於今天常見的1到3ns上升時間電路、3到6mil層間距和FR4介電材料,通常足夠處理高端諧波并使

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論