簡(jiǎn)易頻譜分析儀(C題)_第1頁(yè)
簡(jiǎn)易頻譜分析儀(C題)_第2頁(yè)
簡(jiǎn)易頻譜分析儀(C題)_第3頁(yè)
簡(jiǎn)易頻譜分析儀(C題)_第4頁(yè)
簡(jiǎn)易頻譜分析儀(C題)_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、簡(jiǎn)易頻譜分析儀(C題)摘要 本系統(tǒng)以單片機(jī)(MCU)為控制核心,輔以可編程邏輯器件(FPGA),用數(shù)字頻率合成芯片AD9851產(chǎn)生掃頻信號(hào),利用無(wú)源混頻器件ADE-1ASK實(shí)現(xiàn)混頻,基于外差式頻譜分析原理,成功實(shí)現(xiàn)了對(duì)頻率范圍為1MHz30MHz電壓有效值為20mV5Mv的信號(hào)的頻譜測(cè)量與分析,并將其在示波器上顯示,測(cè)量的中心頻率和掃頻寬度可通過(guò)鍵盤(pán)設(shè)置并在單片機(jī)的液晶屏上顯示其頻率及幅值。人機(jī)界面友好 關(guān)鍵詞:外差式頻譜分析 DDS掃頻 示波器顯示 無(wú)源混頻Facile Spectrum Analysis ApparatusAbstract Based on the theory of sp

2、ectrum analysis, with SCM as its nucleus and FPGA as its subsidiary part, applying the DDS technology to generate frequency-scaning signals, the apparatus is able to analyze input signals and display the result on the oscillograph. The frequency of the given signal can range from 10MHz to 30MHz and

3、the virtual volt from 20mv to 5Mv, with both central frequency and scaning frequency range changeable.Keywords: spectrum analysis, DDS frequency scaning1.1題目任務(wù)要求及相關(guān)指標(biāo)的分析4設(shè)計(jì)任務(wù):4.設(shè)計(jì)要求:41.2方案的比較與選擇5掃頻信號(hào)發(fā)生器的設(shè)計(jì)方案論證與選擇:5混頻電路的設(shè)計(jì)方案論證與選擇:5窄帶濾波器的方案論證和選擇:72、系統(tǒng)總體設(shè)計(jì)方案及實(shí)現(xiàn)方框圖:82.1系統(tǒng)設(shè)計(jì)82.2說(shuō)明93、理論分析與計(jì)算93.1基本要求的實(shí)現(xiàn):9頻

4、率測(cè)量范圍:9頻率分辨力9輸入信號(hào)電壓有效值和輸入阻抗103.2發(fā)揮部分的實(shí)現(xiàn):10將頻率測(cè)試范圍擴(kuò)展到1MHz30MHz。10調(diào)頻調(diào)幅等幅波的識(shí)別10其他:104主要功能電路的實(shí)現(xiàn)104.輸入阻抗變換電路104.2DDS信號(hào)源電路4.3中頻窄帶濾波電路114.4峰值檢測(cè)電路124.5 A/D采樣電路124.6D/A轉(zhuǎn)換電路134.7.混頻電路135、系統(tǒng)軟件的設(shè)計(jì)145.1 整個(gè)系統(tǒng)的軟件設(shè)計(jì)流程:146、測(cè)試數(shù)據(jù)與分析156.1測(cè)試原理與方法15頻率測(cè)量范圍的測(cè)量156.2使用儀器及型號(hào)166.3測(cè)試數(shù)據(jù)結(jié)果:167、參考文獻(xiàn)168 結(jié)語(yǔ):161.方案論證與選擇1.1題目任務(wù)要求及相關(guān)指標(biāo)

5、的分析設(shè)計(jì)任務(wù):采用外差原理設(shè)計(jì)并實(shí)現(xiàn)頻譜分析儀,其參考原理框圖如圖所示:混頻器放大器示波器本機(jī)振蕩器掃頻發(fā)生器信號(hào)處理 電路顯示電路輸入XY檢波器濾波器 參考原理框圖.設(shè)計(jì)要求:(1)基本要求:可以測(cè)量頻率在10MHz30MHz范圍,有效值為20mv±5mv的信號(hào)的頻譜,要求輸入阻抗為50,頻率分辨率為10k才Hz,掃頻信號(hào)的中心頻率以及掃頻寬度可設(shè)置,利用示波器顯示被測(cè)信號(hào)的頻譜圖,并顯示間隔為1MHz的頻標(biāo)。(2)發(fā)揮部分:將頻率測(cè)量范圍擴(kuò)展至1MHz30MH;能夠識(shí)別載波頻率在頻率測(cè)試范圍內(nèi)的調(diào)幅,調(diào)頻和等幅波,并測(cè)定其中心頻率。調(diào)幅波的調(diào)制度=30%,調(diào)制信號(hào)的頻率為20k

6、Hz;調(diào)頻波的頻偏為20kHz,調(diào)制信號(hào)頻率為1kHz。 實(shí)現(xiàn)其他創(chuàng)新功能。 題目明確要求用外差原理實(shí)現(xiàn)頻譜分析,將輸入信號(hào)與本振信號(hào)(掃頻信號(hào))進(jìn)行混頻經(jīng)窄帶濾波器,得到中頻信號(hào),對(duì)該中頻信號(hào)進(jìn)行峰值檢波所得的結(jié)果就可以線性表示該頻率分量的幅值,將周期性掃頻信號(hào)與檢波輸出信號(hào)分別送示波器的X和Y信道,用示波器的X-Y顯示模式,便可以在示波器上顯示出被測(cè)信號(hào)的頻譜圖。 后級(jí)窄帶濾波器的帶寬大小就是頻譜分析儀頻率分辨率的大小,而后級(jí)窄帶濾波器的帶寬又受到掃頻信號(hào)頻率步進(jìn)的限制。若掃頻步進(jìn)頻率大于后級(jí)的窄帶濾波器的帶寬,就有可能漏掉某些頻率成分。1.2方案的比較與選擇掃頻信號(hào)發(fā)生器的設(shè)計(jì)方案論證與

7、選擇: 方案一:用傳統(tǒng)的分離元件搭建振蕩電路,在LC震蕩電路中采用壓控變?nèi)荻O管或在RC振蕩電路中用壓控電阻,由單片機(jī)送控制數(shù),經(jīng)D/A轉(zhuǎn)換為電壓量后控制電路中的壓控器件,振蕩電路的頻率值便隨控制數(shù)的變化而變化,以此來(lái)產(chǎn)生掃頻信號(hào)。該方案實(shí)現(xiàn)簡(jiǎn)便但是頻率精度低,輸出波形穩(wěn)定性差,抗干擾能力差,而且題目要求的掃頻信號(hào)頻率高,范圍大,很難找到合適的壓控器件來(lái)實(shí)現(xiàn)該電路。 方案二:用集成的壓控震蕩器,采用閉環(huán)反饋控制,實(shí)現(xiàn)框圖如圖1.2.1。用單片機(jī)送控制數(shù) ,經(jīng)D/A后的得到的電壓作為集成壓控震蕩器的控制電壓,其輸出的波形一方面經(jīng)低通濾波器以平滑波形,一方面經(jīng)A/D后再送至單片機(jī),以調(diào)整單片機(jī)的輸

8、出。該方案可以提高輸出波形的穩(wěn)定度,但是其輸出的頻率精度受VCO的定時(shí)元件的精度、熱穩(wěn)定性以及電源的穩(wěn)定性影響,雖然采用閉環(huán)控制提高了頻率的穩(wěn)定度,但是頻率精度仍然無(wú)法保證。 圖1.2.1 閉環(huán)反饋控制振蕩器原理框圖 方案三:直接使用集成DDS芯片產(chǎn)生掃頻信號(hào)。DDS芯片是由相位累加器,相幅轉(zhuǎn)換函數(shù)表,D/A轉(zhuǎn)換器以及內(nèi)部時(shí)序控制產(chǎn)生器等電路,其中相位累加器從零開(kāi)始對(duì)時(shí)鐘信號(hào)進(jìn)行計(jì)數(shù),以控制電路所給定的步長(zhǎng),每來(lái)一個(gè)脈沖便往累加器加一,由于累加器的長(zhǎng)度一定,在一個(gè)特定時(shí)間,累計(jì)器從零到溢出的時(shí)間可控 ,由其對(duì)應(yīng)于一個(gè)正弦波的周期,相幅轉(zhuǎn)換表將相位累加器送來(lái)的相位信號(hào)轉(zhuǎn)換為對(duì)應(yīng)的正弦波的幅度信號(hào)

9、,經(jīng)D/A轉(zhuǎn)換后便得到所需的波形,在后級(jí)加低通濾波器便可以得到所需波形。該方法產(chǎn)生的頻率穩(wěn)定,頻率精度高,易于控制,而且已有的DDS芯片可以產(chǎn)生題目所要求的高頻信號(hào)。 經(jīng)過(guò)上述分析比較,從題目所要求的頻率范圍以及產(chǎn)生波形的穩(wěn)定度和精度等方面因素的考慮,采用方案三來(lái)產(chǎn)生掃頻信號(hào)。電路的設(shè)計(jì)方案論證與選擇: 方案一:用現(xiàn)有模擬乘法器實(shí)現(xiàn)混頻,該方案電路簡(jiǎn)單,輸入端只需電壓激勵(lì),一般不必加匹配網(wǎng)絡(luò),各端口之間隔離度高,使用方便,但是乘法器的3dB處增益帶寬只有1MHz,這就限制了乘法器的工作范圍,所以該方案適用于頻率較小而幅度較大的信號(hào)。 方案二:采用接收機(jī)中常用的三極管混頻器,其原理如圖所示,圖中

10、為射頻輸入,為本振輸入,為中頻輸出。為了保證頻譜的純度,射頻輸入和中頻輸出都使用了LC選頻電路,適用于固定頻率的本振信號(hào)的混頻 方案三:用二級(jí)管環(huán)路振蕩器進(jìn)行所示。 環(huán)路混頻原理圖該方案電路簡(jiǎn)單、噪聲低,組合頻率分量少混頻失真小,且工作頻帶寬,但是由于是無(wú)源混頻,考慮到傳輸線變壓器、二極管損耗和VxmVlm的條件,所以混頻輸出信號(hào)較低,一般需要采用現(xiàn)放大后濾波的方式來(lái)解決,但是這樣很容易在放大器內(nèi)部產(chǎn)生組合頻率的干擾失真??紤]到本系統(tǒng)的被測(cè)信號(hào)是頻率為1MHz的30MHz有效值為20mv±5mv的信號(hào),以及掃頻信號(hào)可變決定選用二極管環(huán)形混頻器來(lái)實(shí)現(xiàn)混頻。 minicircuits公司

11、的Level7微波混頻器ADE1ASK的頻率范圍內(nèi),它變頻損耗低,且其引腳少,外圍電路簡(jiǎn)單,是一款不錯(cuò)的混頻芯片,適用于本系統(tǒng)要求。 方案一:采用分立元件搭建多階無(wú)源窄帶濾波器,該方案雖然可以通過(guò)提高濾波器的階數(shù)來(lái)實(shí)現(xiàn)的邊沿陡峭的窄帶濾波器,但是由于計(jì)算所得的元件參數(shù)值實(shí)際上難以精確得到使得該方案不可行。 方案二:選用合適的陶瓷濾波器,陶瓷濾波器的通帶品平坦,但是市面上沒(méi)有頻率適合本系統(tǒng)的賣(mài),需要定制。 方案三:利用晶振良好的選頻特性做窄帶濾波器,但是由于其通帶太窄,而題目要求的頻率分辨率為10kHz,無(wú)法符合題目要求。 方案四:用可控制的集成濾波器實(shí)現(xiàn),可以精確設(shè)定窄帶濾波器的中心頻率,可以

12、通過(guò)簡(jiǎn)單調(diào)整外圍電路的元件參數(shù)改變?yōu)V波器的帶寬。 考慮到本系統(tǒng)題目明確要求的頻率分辨率為10kHz,以及物理可實(shí)現(xiàn)等方面的因素考慮,選用第四種方案來(lái)設(shè)計(jì)窄帶率波器。 方案一:將經(jīng)過(guò)窄帶濾波器后的中頻信號(hào)進(jìn)行A/D采樣,送FPGA或單片機(jī)分析和處理,得到中頻信號(hào)的峰值,該方案準(zhǔn)確度高,但是加大了軟件部分的工程量。 方案二:用集成有效值測(cè)量芯片測(cè)得中頻信號(hào)的有效值,以得到的值作為示波器的垂直輸入,來(lái)線性表征該頻率的幅值。但是由于前級(jí)的窄帶濾波器不是做得足夠的窄,實(shí)際得到的中頻信號(hào)的頻率分量有可能不純,換言之就是其測(cè)得的有效值并不能表示該頻率分量的幅值。 方案三:用簡(jiǎn)單的二極管峰值檢波電路,檢得中頻

13、信號(hào)的幅值,再在后級(jí)加電流補(bǔ)償電路補(bǔ)償電流,以得到平穩(wěn)得直流電壓。 綜合考慮電路實(shí)現(xiàn)的復(fù)雜度以及精度,選擇方案三來(lái)實(shí)現(xiàn)檢波。2、系統(tǒng)總體設(shè)計(jì)方案及實(shí)現(xiàn)方框圖:2.1系統(tǒng)設(shè)計(jì) DDS前級(jí)信號(hào)處理電路濾波電路放大電路可變?cè)鲆婵刂齐?路混頻電路窄帶濾波器 A/D電路A/D電路F P G A D/A電路示波器示檢波電路單片機(jī)RAM鍵盤(pán)LCD顯示 圖2.1.1系統(tǒng)框圖2.2說(shuō)明:本系統(tǒng)利用單片機(jī)送控制給DDS集成芯片讓其產(chǎn)生周期性掃頻信號(hào),經(jīng)過(guò)低通濾波器平滑其輸出波形,經(jīng)后級(jí)放大電路后一方面與經(jīng)過(guò)前級(jí)處理的過(guò)的信號(hào)一起送混頻電路進(jìn)行混頻,一方面經(jīng)A/D后的送FPGA?;祛l后得到的信號(hào)經(jīng)過(guò)可變?cè)鲆婵刂齐娐?/p>

14、后送窄帶濾波器得到相應(yīng)的中頻信號(hào),中頻信號(hào)經(jīng)檢波后A/D送FPGA,兩路信號(hào)經(jīng)處理后送D/A給示波器顯示。 3、理論分析與計(jì)算3.1基本要求的實(shí)現(xiàn):要求頻率測(cè)量范圍為10MHz到30MHz,這就要求產(chǎn)生本振信號(hào)的掃頻信號(hào)源產(chǎn)生的信號(hào)頻率要在30MHz以上,我們用集成DDS芯片AD9851來(lái)實(shí)現(xiàn),而AD9851的工作頻率為180MHz,頻帶寬,正常輸出工作頻率范圍為072MHz。完全可以滿(mǎn)足題目要求。頻率分辨力頻譜儀分辨力指的是將兩條相鄰譜線分辯出來(lái)的能力,其大小主要取決于窄帶濾波器的帶寬。題目要求的分辨力為10kHz,就是說(shuō)窄帶濾波器的帶寬最大為10kHz。與此同時(shí)掃頻信號(hào)的頻率步進(jìn)必須小于1

15、0kHz,否則就有可能漏掉部分頻率分量,選擇集成開(kāi)關(guān)電容濾波器MF10來(lái)實(shí)現(xiàn),選用MF10的mode1工作模式作為來(lái)實(shí)現(xiàn)窄帶濾波。取10kHz,Q1,通過(guò)上面的公式可計(jì)算出15kHz,25kHz。R1=R2=10K, R3選用103的滑變實(shí)測(cè)顯示該濾波器完全能夠達(dá)到預(yù)想性能。另外,在產(chǎn)生X軸行掃描信號(hào)的DAC位數(shù)一定的情況下,頻譜儀的分辨力決定了它的最大掃頻寬度。例如8位的DAC產(chǎn)生的掃描信號(hào)使得示波器一屏最多顯示256個(gè)點(diǎn),而要滿(mǎn)足題目的分辨力10kHz的要求的話,則一屏最多為256×10000=2.56MHz,即最大掃頻范圍為2.56MHz。輸入信號(hào)電壓有效值和輸入阻抗題目要求輸

16、入電壓有效值為20mV±5mV,輸入阻抗為50所以在前級(jí)加以反相放大器來(lái)實(shí)現(xiàn)具體。3.2發(fā)揮部分的實(shí)現(xiàn):3.2.2調(diào)頻調(diào)幅等幅波的識(shí)別題目要求能識(shí)別調(diào)幅、調(diào)頻和等幅波信號(hào)及測(cè)定其中心頻率的功能,實(shí)現(xiàn)這個(gè)功能最好是混頻后采樣送FPGA,進(jìn)行FFT分析。 通過(guò)改變窄帶濾波器的帶寬,減小掃頻信號(hào)的步進(jìn)頻率,可進(jìn)一步提高改掃頻儀的頻率步進(jìn)4主要功能電路的實(shí)現(xiàn)4.輸入阻抗變換電路由于要求系統(tǒng)輸入阻抗為50 ,因此需要在系統(tǒng)前級(jí)輸入端進(jìn)行阻抗變換。采用如圖所示電路實(shí)現(xiàn),利用同相放大器高輸入阻抗的特點(diǎn)得到50 輸入阻抗。此外,通過(guò)此放大器也能使輸入有效值為20mV的信號(hào)得以放大提供給后級(jí)。選用高速

17、運(yùn)放AD811,其輸出阻抗為9,為了滿(mǎn)足混頻器ADESK輸入阻抗匹配的條件,在放大器后端接入串聯(lián)一個(gè)39電阻,以提供約504.2DDS信號(hào)源電路4.3中頻窄帶濾波電路 為了獲得較好的中頻信號(hào)、濾出高次諧波,需要使用一個(gè)帶通濾波器實(shí)現(xiàn)。對(duì)此濾波器的要求主要是通帶要平坦,過(guò)渡帶要陡。已選用MF10來(lái)實(shí)現(xiàn)濾波,理論分析部分以對(duì)電路進(jìn)行分析,為了是過(guò)渡帶陡峭,采用4級(jí)級(jí)連的方式,微調(diào)R3的值使得帶寬仍保持在10kHz。具體電路如圖4.3所示。 圖4.3 窄帶濾波電路(2級(jí))4.4峰值檢測(cè)電路 具體電路圖如圖4.4所示 圖4.4峰值檢波電路4.5 A/D采樣電路 A/D變換選用常用的MAX197完成,此

18、器件轉(zhuǎn)換精度高,數(shù)據(jù)穩(wěn)定,其具體電路如圖4.5所示:圖4.5 MAX197連接圖4.6D/A轉(zhuǎn)換電路 用常規(guī)器件0800實(shí)現(xiàn),具體電路圖如圖4.6 圖4.6 0800的連接圖4.7.混頻電路混頻電路的實(shí)現(xiàn)由于采用了微波混頻器ADE1ASK而變得異常簡(jiǎn)單。ADE1ASK僅有6個(gè)引腳,其中3個(gè)是地,另外3個(gè)則分別是射頻輸入,本振輸入和中頻輸出,其引腳圖如圖4.7,所以只需將相應(yīng)的信號(hào)連接到對(duì)應(yīng)的引腳上就行了。由于該器件是無(wú)源器件,噪聲系數(shù)非常小,動(dòng)態(tài)范圍也很大,唯一需要注意的是3個(gè)引腳的端口阻抗均為50,在連入系統(tǒng)時(shí)需要考慮到阻抗匹配的問(wèn)題,但其射頻輸入口的輸入阻抗恰好符合題目對(duì)系統(tǒng)的輸入阻抗要求

19、。GNDGNDGNDLOIFRFADE-1ASK圖4.7 ADE-1ASK引腳圖5、系統(tǒng)軟件的設(shè)計(jì)5.1 整個(gè)系統(tǒng)的軟件設(shè)計(jì)流程如圖5.1所示: 圖5.1 軟件流程圖6、測(cè)試數(shù)據(jù)與分析6.1測(cè)試原理與方法頻率測(cè)量范圍的測(cè)量 由于所用混頻器的頻率范圍遠(yuǎn)高于系統(tǒng)工作頻率范圍,因此整個(gè)系統(tǒng)的頻率測(cè)量范圍取決于本地振蕩信號(hào)的頻率范圍,確定頻率測(cè)量范圍只需要測(cè)量本機(jī)DDS本振源能夠輸出的幅度穩(wěn)定、頻譜純凈的正弦信號(hào)范圍。由于頻率較高,必須使用采樣頻率足夠高的示波器來(lái)測(cè)量其幅度。輸入阻抗的測(cè)量窄帶濾波器的幅頻特性測(cè)量在輸入幅度V情況下測(cè)量不同頻率時(shí)濾波器的輸出,即可得到窄帶濾波器的幅頻特性。中心頻率的測(cè)定

20、輸入不同類(lèi)型:等幅、調(diào)頻、調(diào)幅信號(hào),測(cè)量其中心頻率,并于信號(hào)源的讀數(shù)比較,即可以確定頻率精度和分辨率。6.2使用儀器及型號(hào)清華同方PC機(jī):Pentium(R)4 CPU 1.80GHz+256M Byte內(nèi)存+Windows XP操作系統(tǒng)直流穩(wěn)壓電源:SG1733SB3A500MHz高頻數(shù)字存儲(chǔ)示波器:Tektronix TDS3052B60MHz數(shù)字存儲(chǔ)示波器:Tektronix TDS 100220MHz模擬示波器:YB4320G數(shù)字信號(hào)源:Agilent 33120A數(shù)字多用表:FLUCKE 17B高頻信號(hào)源:QF155A6.3測(cè)試數(shù)據(jù)結(jié)果 由上面的測(cè)試結(jié)果可以看出,本設(shè)計(jì)完成了頻譜分析儀的基本要求,能夠?qū)σ欢l率范圍內(nèi)的輸入信號(hào)進(jìn)行簡(jiǎn)單的頻譜分析,實(shí)現(xiàn)的功能及性能、指標(biāo)包括: 、MHz30MHz頻率測(cè)量范圍;

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論