




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、第第13章章 組合邏輯電路組合邏輯電路第第15講講13.6 TTL13.6 TTL集成門電路集成門電路13.7 13.7 其它類型的其它類型的TTLTTL門電路門電路13.8 13.8 組合邏輯電路的分析組合邏輯電路的分析13.9 13.9 組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)13.10 13.10 集成組合邏輯電路集成組合邏輯電路 TTL 晶體管晶體管- -晶體管邏輯集成電路晶體管邏輯集成電路集成門電路集成門電路集成門電路集成門電路雙極型雙極型TTL (Transistor-Transistor Logic Integrated Circuit , TTL)ECLNMOSCMOSPMOSMO
2、SMOS型型(M Metal-etal-O Oxide-xide- S Semiconductoremiconductor,MOSMOS)MOS 金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)管集成電路金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)管集成電路CBAF 13.6.1 TTL與非門的基本原理與非門的基本原理TTL與非門的內(nèi)部結(jié)構(gòu)與非門的內(nèi)部結(jié)構(gòu)+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABCT T1 1: :多發(fā)射極晶體管多發(fā)射極晶體管13.6 TTL集成門電路集成門電路NNP1. 任一輸入為低電平(任一輸入為低電平(0.3V)時(shí))時(shí)“0”1V不足以讓不足以讓T2、T5導(dǎo)通導(dǎo)通三個(gè)三個(gè)PN結(jié)結(jié)導(dǎo)通需導(dǎo)通需2.1
3、V+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABCT2、T5截止截止uouo=5-uR2-ube3-ube4 3.4V 高電平!高電平!NNP+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC“1”全導(dǎo)通全導(dǎo)通電位被嵌電位被嵌在在2.1V全反偏全反偏 1V截止截止2. 輸入全為高電平(輸入全為高電平(3.4V)時(shí)或輸入全甩空)時(shí)或輸入全甩空T2、T5飽和飽和導(dǎo)通導(dǎo)通uo =0.3V輸出低電平輸出低電平輸入甩空,相當(dāng)于輸入輸入甩空,相當(dāng)于輸入“1”NNPABCF 輸入、輸出的邏輯關(guān)系式:輸入、輸出的邏輯關(guān)系式:+5VFR4R2R13kT2R5R3T3T4T1T5
4、b1c1ABC與非門表示符號(hào)與非門表示符號(hào)邏輯表示式邏輯表示式& &A AB BY YC CY= ABCY= ABCY= AY= AA AY Y(非門,反相器)(非門,反相器)& &A AB BY YY= ABY= AB如:如:TTLTTL門電路芯片(門電路芯片(四四2 2輸入與非門,輸入與非門,型號(hào)型號(hào)74LS00 74LS00 ) )地地GNDGNDTTLTTL門電路芯片簡(jiǎn)介門電路芯片簡(jiǎn)介外形外形& & & &14141313121211111010 9 9 8 8 1 1 2 2 3 3 4 4 5 5 6 6 7 7 &a
5、mp; &管腳管腳電源電源V VCCCC(+5V+5V)4 4、常用、常用TTLTTL邏輯門電路邏輯門電路名稱名稱國(guó)際常用國(guó)際常用系列型號(hào)系列型號(hào)國(guó)產(chǎn)部標(biāo)型號(hào)國(guó)產(chǎn)部標(biāo)型號(hào)說(shuō)明說(shuō)明四四2 2輸入與非門輸入與非門74LS0074LS00T100T1000 0四四2 2輸入或門輸入或門四四2 2異或門異或門四四2 2輸入或非門輸入或非門四四2 2輸入與門輸入與門雙雙4 4輸入與非門輸入與非門雙雙4 4輸入與門輸入與門六反相器六反相器8 8輸入與非門輸入與非門74LS3274LS3274LS0274LS0274LS0874LS0874LS8674LS8674LS2174LS2174LS2074
6、LS2074LS3074LS3074LS0474LS04T186T186T100T1008 8T108T1086 6T102T1021 1T100T1002 2一個(gè)組件內(nèi)部一個(gè)組件內(nèi)部有四個(gè)門,每有四個(gè)門,每個(gè)門有兩個(gè)輸個(gè)門有兩個(gè)輸入端一個(gè)輸出入端一個(gè)輸出端。端。一個(gè)組件內(nèi)有一個(gè)組件內(nèi)有兩個(gè)門,每個(gè)兩個(gè)門,每個(gè)門有門有4 4個(gè)輸入端。個(gè)輸入端。只一個(gè)門,只一個(gè)門,8 8個(gè)個(gè)輸入端。輸入端。有有6 6個(gè)反相器。個(gè)反相器。13.6.2 TTL13.6.2 TTL門電路的主要技術(shù)參數(shù)門電路的主要技術(shù)參數(shù)1) 1) 輸出高電平、低電平輸出高電平、低電平高電平高電平: 3.4V-4V : 3.4V-4V
7、 以上以上低電平低電平: 0.3V-0.4V: 0.3V-0.4V以下以下2) 2) 閾值電壓:閾值電壓: U UTHTH=1.4V =1.4V V VI IV VO O高電平高電平低電平低電平1 1V VO OV VI IU UTHTH=1.4V=1.4V3) 3) 扇出系數(shù)扇出系數(shù): N =10: N =10& & & &11TTLTTL門電路的主要參數(shù)門電路的主要參數(shù)扇出系數(shù)扇出系數(shù) 輸出端允許驅(qū)動(dòng)的門電路的最大數(shù)目。輸出端允許驅(qū)動(dòng)的門電路的最大數(shù)目。輸入輸入A A、B B波形如圖所示波形如圖所示, , 請(qǐng)畫出與非門的請(qǐng)畫出與非門的輸出(輸出(Y Y)波形
8、。)波形。ABYY=AB課堂練習(xí)課堂練習(xí): :& &A AB BY Y A B Y 0 0 1 0 1 1 1 0 1 1 1 0真值表真值表RLUCC13.7 其它類型的其它類型的TTL門電路門電路1. 集電極開路的與非門(集電極開路的與非門(OC門)門)輸入全輸入全1時(shí),輸出時(shí),輸出=0;輸入任輸入任0時(shí),輸出懸空時(shí),輸出懸空+5VFR2R13kT2R3T1T5b1c1ABC&符號(hào)符號(hào)應(yīng)用時(shí)輸出端要接一上拉負(fù)載電阻應(yīng)用時(shí)輸出端要接一上拉負(fù)載電阻 RL 。& OC門可以實(shí)現(xiàn)門可以實(shí)現(xiàn)“線與線與”功能。功能。&UCCF1F2F3F分析:分析:F1、F2、
9、F3任一導(dǎo)通,則任一導(dǎo)通,則F=0。 F1、F2、F3全截止,則全截止,則F=1 。輸出級(jí)輸出級(jí)RLUCCRLT5T5T5F=F1F2F3負(fù)載電阻負(fù)載電阻RL和電源和電源 UCC可以根據(jù)情況選擇??梢愿鶕?jù)情況選擇。&J+30V 220VJD2. 三態(tài)門三態(tài)門E 控制端控制端+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDEE一、結(jié)構(gòu)一、結(jié)構(gòu)+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDEE二、工作原理二、工作原理(1) 控制端控制端E=0時(shí)的工作情況:時(shí)的工作情況:01截止截止ABF +5VFR4R2R13kT2R5R3T3T4T1T5b1c1AB
10、DEE(2) 控制端控制端E=1時(shí)的工作情況時(shí)的工作情況10導(dǎo)通導(dǎo)通截止截止截止截止高阻態(tài)高阻態(tài)&ABFE符號(hào)符號(hào)輸輸出出高高阻阻0E 1E ABF 功能表功能表三、三態(tài)門的符號(hào)及功能表三、三態(tài)門的符號(hào)及功能表&ABFE符號(hào)符號(hào)輸輸出出高高阻阻1E0EABF 功能表功能表使能端使能端高電平高電平起作用起作用使能端使能端低電平低電平起作用起作用E1E2E3公用總線公用總線=三態(tài)門主要作為三態(tài)門主要作為TTL電路與電路與總線總線間的間的接口電路接口電路。四、三態(tài)門的用途四、三態(tài)門的用途工作時(shí),工作時(shí),E1、E2、E3分時(shí)分時(shí)接入高電平。接入高電平。13.8 13.8 組合邏輯電路的
11、分析組合邏輯電路的分析 特點(diǎn)特點(diǎn): :某一時(shí)刻的輸出狀態(tài)僅由該時(shí)刻電路的輸某一時(shí)刻的輸出狀態(tài)僅由該時(shí)刻電路的輸入信號(hào)決定入信號(hào)決定, , 而與該電路在此輸入信號(hào)之前所具有而與該電路在此輸入信號(hào)之前所具有的狀態(tài)無(wú)關(guān)。的狀態(tài)無(wú)關(guān)。 組合邏輯電路組合邏輯電路:用各種門電路組成的,用于實(shí)現(xiàn)某:用各種門電路組成的,用于實(shí)現(xiàn)某種功能的復(fù)雜邏輯電路。種功能的復(fù)雜邏輯電路?;?jiǎn)化簡(jiǎn)得出結(jié)論(邏輯功能)。得出結(jié)論(邏輯功能)。組合邏輯電路圖組合邏輯電路圖寫出邏輯表達(dá)式寫出邏輯表達(dá)式分析方法:分析方法:例例1 1:&ABYABAABBABY=AAB BAB=AAB + BAB =AAB + BAB=AB
12、(A + B)= (A+B) (A+B)= 0+AB+AB +0異或門異或門組合邏輯電路的分析組合邏輯電路的分析=AB+AB組合邏輯電路的分析組合邏輯電路的分析例例2 2:M=1( (高電平):高電平): Y=AM=0( (低電平):低電平): Y=B本圖功能:二選一電路。本圖功能:二選一電路。數(shù)據(jù)選擇器數(shù)據(jù)選擇器B&AMY1M=0時(shí):門時(shí):門1 1輸出恒為輸出恒為1 1, A信號(hào)被拒之門外。信號(hào)被拒之門外。零電平對(duì)與非門的封門作用。零電平對(duì)與非門的封門作用。Y=AM BM = AM+BM13.9 13.9 組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)方法步驟方法步驟: :根據(jù)題意列真值表根據(jù)
13、題意列真值表邏輯式邏輯式化簡(jiǎn)化簡(jiǎn)卡諾圖卡諾圖化簡(jiǎn)化簡(jiǎn)畫邏輯電路圖畫邏輯電路圖寫最簡(jiǎn)邏輯式寫最簡(jiǎn)邏輯式例例1 1: 交通燈故障監(jiān)測(cè)邏輯電路的設(shè)計(jì)。交通燈故障監(jiān)測(cè)邏輯電路的設(shè)計(jì)。紅燈紅燈R R黃燈黃燈Y Y綠燈綠燈G G單獨(dú)亮單獨(dú)亮正常正常黃、綠同時(shí)亮黃、綠同時(shí)亮正常正常其它情況其它情況不正常不正常RYGRYG單獨(dú)亮單獨(dú)亮正常正常黃、綠同時(shí)亮黃、綠同時(shí)亮正常正常其他情況其他情況不正常不正常RYG000011111011110000Z= RYG+RG+RYZ= RYG+RG+RY組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)R Y G Z 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 0 1 0
14、 0 0 1 0 1 1 1 1 0 1 1 1 1 1 1 1、列真值表、列真值表2 2、卡諾圖、卡諾圖化簡(jiǎn)化簡(jiǎn)RYRYRGRG3 3、寫最簡(jiǎn)邏輯式、寫最簡(jiǎn)邏輯式設(shè)設(shè):燈亮為:燈亮為“1”1”,不亮為,不亮為“0”0”,正常為正常為“0”0”,不正常為,不正常為“1”1”。例例1 14 4、用基本邏輯門構(gòu)成邏輯電路用基本邏輯門構(gòu)成邏輯電路Z= RYG+ RG+ RYZ= RYG+ RG+ RYR RY YG G& &1 11 11 1& & & 1 1Z Z 若要求用若要求用與非門與非門構(gòu)成構(gòu)成邏輯電路呢?邏輯電路呢?組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)
15、計(jì)例例1 15 5、用與非門構(gòu)成邏輯電路、用與非門構(gòu)成邏輯電路=RYG + RG + RY=RYG + RG + RY = RYG = RYG RG RG RY RY組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)例例1 1Z= RYG+ RG+ RYZ= RYG+ RG+ RYR RY YG G& &1 11 11 1& & &Z Z& &( (利用反演定理利用反演定理A+B=AA+B=A B , A+B+C=AB , A+B+C=A B B C)C)例例2 2設(shè)計(jì)一個(gè)三人表決邏輯電路,要求設(shè)計(jì)一個(gè)三人表決邏輯電路,要求: : 三人三人A A、B
16、B、C C各控制一個(gè)按鍵,按下為各控制一個(gè)按鍵,按下為“1”1”,不按為,不按為“0”0”。多。多數(shù)(數(shù)( 2 2)按下為通過(guò)。通過(guò)時(shí)按下為通過(guò)。通過(guò)時(shí)L L1 1,不通過(guò),不通過(guò)L L0 0。用與非門實(shí)現(xiàn)。用與非門實(shí)現(xiàn)。組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)L LA AB BC C+5V+5V要設(shè)計(jì)要設(shè)計(jì)的邏輯的邏輯電路電路A B C L 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 A ABCBC0000111110111100002 2、用畫卡諾圖化簡(jiǎn)、用畫卡諾圖化簡(jiǎn)L= AC + BC + ABL= AC
17、+ BC + AB3 3、 寫出最簡(jiǎn)寫出最簡(jiǎn)“與或與或”式式組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)1 1、列真值表、列真值表BCBCACACABAB4 4、用與非門實(shí)現(xiàn)邏輯電路、用與非門實(shí)現(xiàn)邏輯電路L=AB +AC +BC L=AB +AC +BC = AB = AB AC AC BC BC組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)例例2 2& & & & &A AB BC CL L& &13.10 13.10 集成組合邏輯電路集成組合邏輯電路13.10.1 13.10.1 數(shù)據(jù)選擇器數(shù)據(jù)選擇器13.10.2 13.10.2 七段顯示譯碼器七段顯
18、示譯碼器13.10.3 13.10.3 譯碼器譯碼器 13.10.4 13.10.4 加法器加法器13.10.1 13.10.1 數(shù)據(jù)選擇器數(shù)據(jù)選擇器集成組合邏輯電路集成組合邏輯電路從多個(gè)數(shù)據(jù)中選擇出一個(gè)選擇,也叫多路轉(zhuǎn)換器從多個(gè)數(shù)據(jù)中選擇出一個(gè)選擇,也叫多路轉(zhuǎn)換器其功能類似一個(gè)多投開關(guān),是一個(gè)多輸入、單輸出的其功能類似一個(gè)多投開關(guān),是一個(gè)多輸入、單輸出的組合組合邏輯電路邏輯電路。D D0 0D D1 1F FA A輸入輸入輸出輸出控制控制1 1、2 2選選1 1數(shù)據(jù)選擇器數(shù)據(jù)選擇器1 1& & &D D0 0D D1 1A A 1 1F F A F A F 0 D 0
19、 D0 0 1 D 1 D1 1F= ADF= AD0 0 + AD+ AD1 1輸入數(shù)據(jù)輸入數(shù)據(jù)輸出數(shù)據(jù)輸出數(shù)據(jù)控制信號(hào)控制信號(hào)集成化集成化D D0 0D D1 1Y YA A型號(hào)型號(hào):74LS157:74LS157數(shù)據(jù)選擇器數(shù)據(jù)選擇器2 2、4 4選選1 1數(shù)據(jù)選擇器數(shù)據(jù)選擇器( (集成電路型號(hào)集成電路型號(hào):74LS153):74LS153) A A1 1 A A0 0 Y Y 0 00 0 D D0 0 0 10 1 D D1 1 1 0 1 0 D D2 2 1 11 1 D D3 3 Y=AY=A1 1A A0 0D D0 0 + A + A1 1A A0 0D D1 1 + A +
20、 A1 1A A0 0D D2 2 + A + A1 1A A0 0D D3 3D D0 0A A0 0D D3 3D D2 2D D1 1A A1 1Y YY=AY=A1 1A A0 0D D0 0 + A + A1 1A A0 0D D1 1 + A + A1 1A A0 0D D2 2 + A + A1 1A A0 0D D3 34 4選選1 1數(shù)據(jù)選擇器數(shù)據(jù)選擇器& & & & 1 1D DO OD D1 1D D2 2D D3 311YA A0 0A A1 1& & &1 12 23 34 45 56 6& &
21、&7 78 89 91010111112121313141415151616地地1W1W1D1D0 01D1D1 11D1D2 21D1D3 3A A1 12S2S2D2D2 22W2W2D2D0 02D2D1 12D2D3 3A A0 0電源電源1S1STTLTTL集成電路:雙集成電路:雙4 4選選1 1數(shù)據(jù)選擇器數(shù)據(jù)選擇器型號(hào)型號(hào):74LS153:74LS153(國(guó)產(chǎn)(國(guó)產(chǎn)T1153-T4153)T1153-T4153)輸出輸出輸入輸入A A0 0A A1 1S SW W1 10 00 0 00 0 00 1 00 1 01 0 01 0 01 1 01 1 0D D0 0D D1
22、 1D D2 2D D3 313.10.2 13.10.2 七段顯示譯碼器七段顯示譯碼器顯示譯碼器顯示譯碼器 用于將數(shù)字儀表、計(jì)算機(jī)、和其它數(shù)字系統(tǒng)中用于將數(shù)字儀表、計(jì)算機(jī)、和其它數(shù)字系統(tǒng)中的測(cè)量數(shù)據(jù)、運(yùn)算結(jié)果譯成十進(jìn)制數(shù)顯示出來(lái)。的測(cè)量數(shù)據(jù)、運(yùn)算結(jié)果譯成十進(jìn)制數(shù)顯示出來(lái)。數(shù)字、文字、數(shù)字、文字、符號(hào)代碼符號(hào)代碼譯碼器譯碼器顯示器顯示器二進(jìn)制數(shù)(二進(jìn)制數(shù)(8421碼)碼)顯示譯碼器顯示譯碼器 二進(jìn)制數(shù)二進(jìn)制數(shù) 十進(jìn)制數(shù)十進(jìn)制數(shù)0 0 0 0 00 0 0 0 00 0 0 1 10 0 0 1 10 0 1 0 20 0 1 0 20 0 1 1 30 0 1 1 30 1 0 0 40 1
23、0 0 40 1 0 1 50 1 0 1 50 1 1 0 60 1 1 0 60 1 1 1 70 1 1 1 71 0 0 0 8 1 0 0 0 8 1 0 0 1 9 1 0 0 1 9 二進(jìn)制數(shù)二進(jìn)制數(shù) 十進(jìn)制數(shù)十進(jìn)制數(shù)1 0 1 0 101 0 1 0 101 0 1 1 111 0 1 1 111 1 0 0 121 1 0 0 121 1 0 1 131 1 0 1 131 1 1 0 141 1 1 0 141 1 1 1 151 1 1 1 15組成:用組成:用0 0和和1 1兩個(gè)數(shù)字組成,兩個(gè)數(shù)字組成, 逢二進(jìn)一逢二進(jìn)一二進(jìn)制數(shù)(二進(jìn)制數(shù)(8421碼)碼)每一位上的每一
24、位上的1 1所代表的十進(jìn)制數(shù)的大小稱為所代表的十進(jìn)制數(shù)的大小稱為權(quán)重權(quán)重例:十進(jìn)制數(shù)例:十進(jìn)制數(shù) 1 1 1 11 1 1 11 1 10103 3+1+1 10102 2+1+1 10101 1+1+1 10100 0=1=1 1000+11000+1 100+1100+1 10+110+1 1 1=1111=1111例:二進(jìn)制數(shù)例:二進(jìn)制數(shù) 1 1 1 11 1 1 11 1 2 23 3+1+1 2 22 2+1+1 2 21 1+1+1 2 20 0=1=1 8+18+1 4+14+1 2+12+1 1 1=15=15四位二進(jìn)制數(shù),四位二進(jìn)制數(shù),每位的權(quán)重分別每位的權(quán)重分別為為8 8、
25、4 4、2 2、1 1,所以稱為所以稱為84218421碼碼權(quán)重權(quán)重底數(shù)稱為底數(shù)稱為基基指數(shù)為位數(shù)指數(shù)為位數(shù)二二十進(jìn)制(十進(jìn)制(BCD碼)碼)顯示譯碼器顯示譯碼器 用用4 4位二進(jìn)制數(shù)位二進(jìn)制1001分別代表十進(jìn)制數(shù)分別代表十進(jìn)制數(shù)0-90-9,稱為二稱為二十進(jìn)制數(shù),十進(jìn)制數(shù),又稱為又稱為BCDBCD碼碼(Binary Coded DecimalBinary Coded Decimal) BCD BCD碼碼 十進(jìn)制數(shù)十進(jìn)制數(shù)0 0 0 0 00 0 0 0 00 0 0 1 10 0 0 1 10 0 1 0 20 0 1 0 20 0 1 1 30 0 1 1
26、30 1 0 0 40 1 0 0 40 1 0 1 50 1 0 1 50 1 1 0 60 1 1 0 60 1 1 1 70 1 1 1 71 0 0 0 8 1 0 0 0 8 1 0 0 1 9 1 0 0 1 9 abcdefgYa-Yg: Ya-Yg: 控制信號(hào)控制信號(hào)高電平時(shí)高電平時(shí), ,對(duì)應(yīng)的對(duì)應(yīng)的LEDLED亮亮低電平時(shí)低電平時(shí), ,對(duì)應(yīng)的對(duì)應(yīng)的LEDLED滅滅發(fā)光二極管發(fā)光二極管510510 YaYaYbYbYgYga ab bg g510510 510510 顯示譯碼器顯示譯碼器1 1)二)二-十進(jìn)制顯示譯碼器十進(jìn)制顯示譯碼器-七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器譯
27、譯 碼碼 器器A A3 3A A2 2A A1 1A A0 0A A3 3-A-A0 0: : 輸入數(shù)據(jù)輸入數(shù)據(jù)要設(shè)計(jì)的七段數(shù)碼管顯示譯碼器要設(shè)計(jì)的七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器a ab bc cd de ef fg gYaYaYbYbYcYcYdYdYeYeYfYfYgYgYaYaabcdefg譯譯 碼碼 器器YbYbYcYcYdYdYeYeYfYfYgYgA A3 3A A2 2A A1 1A A0 0七段顯示譯碼七段顯示譯碼電路真值表電路真值表十進(jìn)制數(shù)十進(jìn)制數(shù) A3A2A1A0 Ya Yb Yc Yd Ye Yf YgYa Yb Yc Yd Ye Yf Yg
28、 顯示字形顯示字形 0 0 0 0 0 1 1 1 1 1 1 0 0 1 0 0 0 1 0 1 1 0 0 0 0 1輸入輸入二進(jìn)制數(shù)二進(jìn)制數(shù)輸出輸出七七段段顯顯示示譯譯碼碼電電路路真真值值表表十進(jìn)制數(shù)十進(jìn)制數(shù) A A3 3A A2 2A A1 1A A0 0 Ya Yb Yc Yd Ye Yf YgYa Yb Yc Yd Ye Yf Yg 顯示字形顯示字形 0 0 0 0 0 00 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0 01 0 0 1 1 0 0 0 10 0 0 1 0 0 1 1 0 0 0 0 1 1 1 0 0 0 0 1 2 2 0 0 1 0 0 0
29、1 0 1 1 1 0 1 1 0 1 2 1 0 1 1 0 1 2 3 3 0 0 1 1 0 0 1 1 1 1 1 1 1 0 0 1 3 1 1 1 0 0 1 3 4 4 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 1 4 1 1 0 0 1 1 4 5 5 0 1 0 1 0 1 0 1 1 1 0 1 1 0 1 1 5 0 1 1 0 1 1 5 6 0 1 1 0 6 0 1 1 0 0 0 0 1 1 1 1 1 6 0 1 1 1 1 1 6 7 7 0 1 1 1 0 1 1 1 1 1 1 1 0 0 0 0 7 1 1 0 0 0 0 7 8 8
30、1 0 0 0 1 0 0 0 1 1 1 1 1 1 1 1 8 1 1 1 1 1 1 8 9 9 1 0 0 1 1 0 0 1 1 1 1 1 0 0 1 1 9 1 1 0 0 1 1 9 A3A2A1A000110100100111101111111000無(wú)所謂項(xiàng)無(wú)所謂項(xiàng)當(dāng)當(dāng)1 1處理處理先設(shè)計(jì)輸出先設(shè)計(jì)輸出YaYa的邏輯表示式及電路圖的邏輯表示式及電路圖Ya=A3+A2A0+A2A1+A2A0=A3 A2A0A2A1A2A0 A A3 3A A2 2A A1 1A A0 0 Ya Ya0 0 0 0 0 0 0 0 0 0 1 1 1 0 0 0 1 1 0 0 0 1 0 02
31、 0 0 1 0 2 0 0 1 0 1 1 3 0 0 1 1 3 0 0 1 1 1 1 4 0 1 0 0 4 0 1 0 0 0 0 5 0 1 0 15 0 1 0 1 1 1 6 0 1 1 0 6 0 1 1 0 0 0 7 0 1 1 1 7 0 1 1 1 1 1 8 1 0 0 0 8 1 0 0 0 1 1 9 1 0 0 1 9 1 0 0 1 1 1以同樣的方法可設(shè)計(jì)出以同樣的方法可設(shè)計(jì)出Yb-YgYb-Yg的邏輯表示式及其電的邏輯表示式及其電路圖;將所有電路圖畫在一起,就得到總電路圖。路圖;將所有電路圖畫在一起,就得到總電路圖。將此電路圖集成化,得將此電路圖集成化,
32、得到到七段顯示譯碼器七段顯示譯碼器的集的集成電路成電路74LS4874LS48(國(guó)產(chǎn)型(國(guó)產(chǎn)型號(hào):號(hào):T339T339)74LS48(T339)GNDVcc電源電源5V5V地地A3A2A1A0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTIBIBR七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器IB為為0 0時(shí),使時(shí),使Ya-Yg=0Ya-Yg=0,全滅。,全滅。IBR 為為0 0且且A A3 3A A0 00 0時(shí),使時(shí),使Ya-Yg=0Ya-Yg=0,全滅。,全滅。控制端控制端控制端控制端七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器輸入數(shù)據(jù)輸入數(shù)據(jù)輸出輸出為為0 0時(shí),使時(shí),使Ya-Yg
33、=1,Ya-Yg=1,亮亮“8”8”,說(shuō)明工作正常。,說(shuō)明工作正常。LT:測(cè)試端:測(cè)試端LTIB:滅燈端:滅燈端( (輸入輸入) )IBR:滅零輸入端:滅零輸入端:滅零輸出端:滅零輸出端YBR控制端功能控制端功能74LS48(T339)GNDVcc電源電源5V5V地地A3A2A1A0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTIBRIB/ YBRYBR,當(dāng),當(dāng)I IBRBR0 0且且A A3 3A A0 00 0時(shí),時(shí),Y YBRBR0 0;否則;否則Y YBRBR1 1七段數(shù)碼管顯示譯碼器七段數(shù)碼管顯示譯碼器I IBRBR和和Y YBRBR配合使用,可使多位數(shù)字顯示時(shí)的配合使
34、用,可使多位數(shù)字顯示時(shí)的最高位及小數(shù)點(diǎn)后最低位的最高位及小數(shù)點(diǎn)后最低位的0 0不顯示不顯示0 0 5 6 7 . 9 9 0 00 0 5 6 7 . 9 9 0 0七段顯示譯碼器七段顯示譯碼器74LS4874LS48與數(shù)碼管的連接與數(shù)碼管的連接5V5Va ab bc cd de ef fg g74LS4874LS48(T339)(T339)GNDGNDVccVcc電源電源5V5VA A3 3A A2 2A A1 1A A0 0YaYaYbYbYdYdYfYfYeYeYgYgYcYcLTLTI IB BI IBRBR輸入信號(hào)輸入信號(hào)此三控制端不用時(shí),此三控制端不用時(shí),通過(guò)電阻接高電平。通過(guò)電阻
35、接高電平。BCDBCD碼碼13.10.3 譯碼器譯碼器 用途用途: 計(jì)算機(jī)中的地址譯碼電路計(jì)算機(jī)中的地址譯碼電路常用類型常用類型:2線線 4線譯碼器線譯碼器 型號(hào)型號(hào): 74LS1393 線線 8線譯碼器線譯碼器 型號(hào)型號(hào): 74LS1384 線線 16線譯碼器線譯碼器 型號(hào)型號(hào): 74LS154(1) 2 線線 4線譯碼器線譯碼器 A1A0Y1Y3Y0Y2真值表真值表Y2A1A0Y1Y30 0 1 1 1 00 1 1 1 0 11 0 1 0 1 11 1 0 1 1 1 Y0Y0畫關(guān)于畫關(guān)于 的卡諾圖的卡諾圖A1A001111100Y0=A1 + A0 =A1A0寫出關(guān)于寫出關(guān)于 的邏輯
36、式的邏輯式Y(jié)0 同理寫出其他輸出量的邏輯式同理寫出其他輸出量的邏輯式Y(jié)0=A1 + A0 =A1A0Y1=A1 + A0 =A1A0Y2=A1 + A0 =A1A0Y3=A1 + A0 =A1A011&Y0 Y1 Y2 Y3 A1A074LS139(2) 3線線8線譯碼器線譯碼器(74LS138)A0A1A2Y0Y1Y7A2A1A00 0 0 只只 =0Y00 0 1 只只 =0Y11 1 1 只只 =0Y7(邏輯電路設(shè)計(jì)略邏輯電路設(shè)計(jì)略,設(shè)計(jì)方法同設(shè)計(jì)方法同24譯碼器譯碼器)(3) 4線線16線譯碼器線譯碼器(74LS154)(邏輯電路設(shè)計(jì)略邏輯電路設(shè)計(jì)略,設(shè)計(jì)方法同設(shè)計(jì)方法同24譯碼器譯碼器)0 0 0 1 只只 =0A2A1A00 0 0 0 只只 =0Y0Y11 1 1 1 只只 =0Y15A3A0A1A2Y0Y1Y15A3譯碼器的應(yīng)用舉例譯碼器的應(yīng)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 幼兒園實(shí)習(xí)老師聘用合同協(xié)議
- 區(qū)域戰(zhàn)略合作框架合同
- 房屋買賣合同補(bǔ)充協(xié)議書
- 企業(yè)短期借款合同協(xié)議
- 裝飾裝修材料供需合同范本
- 廣告公司員工培訓(xùn)合同范本
- 水資源綜合利用工程合同書
- 道路交通事故雙方和解合同書
- 農(nóng)業(yè)觀光園土地租賃合同
- 小學(xué)生每日教育課件
- 資產(chǎn)運(yùn)營(yíng)總經(jīng)理崗位職責(zé)
- 2024-2025學(xué)年新教材高中英語(yǔ) Unit 6 Earth first理解 課文精研讀教案 外研版必修第二冊(cè)
- 110kV變電站專項(xiàng)電氣試驗(yàn)及調(diào)試方案
- 2024時(shí)事政治必考試題庫(kù)(預(yù)熱題)
- DZ∕T 0215-2020 礦產(chǎn)地質(zhì)勘查規(guī)范 煤(正式版)
- 威圖電柜空調(diào)SK3304500使用說(shuō)書
- 品質(zhì)部組織架構(gòu)圖構(gòu)
- 《無(wú)損檢測(cè)》緒論
- 中藥飲片的銷售方案
- 2024年湖南省普通高中學(xué)業(yè)水平考試政治試卷(含答案)
- 《創(chuàng)意設(shè)計(jì)》課程標(biāo)準(zhǔn)
評(píng)論
0/150
提交評(píng)論