基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)方案_第1頁(yè)
基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)方案_第2頁(yè)
基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)方案_第3頁(yè)
基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)方案_第4頁(yè)
基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)方案_第5頁(yè)
已閱讀5頁(yè),還剩37頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、. . . . 師大學(xué) 畢業(yè)設(shè)計(jì)題 目 基于51單片機(jī)的語(yǔ)音電子時(shí)鐘系統(tǒng)學(xué)生承鑫 學(xué)號(hào) 108319128 專業(yè) 自動(dòng)化系 別機(jī) 電 系指導(dǎo)教師興奎 二零一四年三月38 / 42摘 要單片計(jì)算機(jī)既單片微型計(jì)算機(jī)。由RAM,ROM,CUP構(gòu)成,定時(shí),計(jì)數(shù)和多種接口與一體的微型控制器。他體積小,成本低,功能強(qiáng),廣泛應(yīng)用于智能產(chǎn)業(yè)和工業(yè)自動(dòng)化上。而51 系列單片機(jī)是各單片機(jī)中最為典型和最有代表性的一種。這次畢業(yè)設(shè)計(jì)通過(guò)對(duì)它的學(xué)習(xí),應(yīng)用,從而達(dá)到學(xué)習(xí),設(shè)計(jì)的能力。 本文以AT89C51單片機(jī)為核心,將時(shí)鐘集成芯片DS1302產(chǎn)生的時(shí)鐘信號(hào)送入單片機(jī),由六位數(shù)碼管動(dòng)態(tài)顯示;采用不斷查詢單片機(jī)存儲(chǔ)的作息時(shí)

2、間的方法,利用語(yǔ)音芯片播放音樂(lè),同時(shí)采取定義三個(gè)按鍵與軟件控制的方式,實(shí)現(xiàn)快速校時(shí)和整點(diǎn)報(bào)時(shí)功能;硬件部分介紹時(shí)鐘集成芯片DS1302以與時(shí)鐘信號(hào)模塊、HY-1系列語(yǔ)音芯片以與自動(dòng)控制打鈴模塊、直流電源模塊、單片機(jī)AT89C51與動(dòng)態(tài)顯示模塊;軟件部分主要介紹設(shè)計(jì)思路與主程序以與各模塊程序流程圖。關(guān)鍵詞:數(shù)字時(shí)鐘; 單片機(jī); 時(shí)鐘集成芯片; 語(yǔ)音芯片目 錄緒論11. 系統(tǒng)的總體設(shè)計(jì)21.1 系統(tǒng)設(shè)計(jì)要求21.2 系統(tǒng)設(shè)計(jì)總方案21.2.1時(shí)鐘電路方案31.2.2數(shù)碼管顯示方案32. 系統(tǒng)的硬件設(shè)計(jì)52.1 時(shí)鐘電路模塊52.1.1 時(shí)鐘電路硬件連接圖52.1.2 時(shí)鐘電路模塊工作原理52.1.

3、3 時(shí)鐘芯片DS13025 2.2 校時(shí)電路模塊82.1.1 校時(shí)電路硬件連接圖82.1.2 校時(shí)電路模塊工作原理92.3 整點(diǎn)報(bào)時(shí)模塊92.1.1 整點(diǎn)報(bào)時(shí)電路硬件連接圖92.1.2 整點(diǎn)報(bào)時(shí)電路模塊工作原理102.4 數(shù)碼管顯示模塊102.4.1 數(shù)碼管顯示電路硬件連接圖102.4.2 數(shù)碼管顯示模塊工作原理112.4.3 數(shù)碼管112.4.4 驅(qū)動(dòng)器132.5 音樂(lè)打鈴模塊152.5.1 音樂(lè)打鈴電路電路硬件連接圖152.5.2 音樂(lè)打鈴模塊工作原理15 2.5.3 HY-1系列語(yǔ)音芯片16 2.6 AT89C51的外設(shè)電路162.6.1 AT89C51單片機(jī)162.6.2 時(shí)鐘電路21

4、2.6.3 復(fù)位電路21 2.7 直流電源電路22 2.8 系統(tǒng)總原理圖233. 系統(tǒng)的軟件設(shè)計(jì)25 3.1 軟件設(shè)計(jì)思路253.1.1 顯示電路設(shè)計(jì)思路263.1.2 整點(diǎn)報(bào)時(shí)和語(yǔ)音電路設(shè)計(jì)思路263.1.3 校時(shí)電路設(shè)計(jì)思路28結(jié)論29致30參考文獻(xiàn)31附錄32 緒論 數(shù)字時(shí)鐘是采用數(shù)字電路實(shí)現(xiàn)時(shí)、分、秒顯示的計(jì)時(shí)裝置,廣泛用于個(gè)人家庭、車站、碼頭等場(chǎng)所,成為人們?nèi)粘I畈豢扇鄙俚谋匦杵?。由于電子時(shí)鐘采用了石英技術(shù),因而走時(shí)精度高、穩(wěn)定性好、使用方便、不需要經(jīng)常調(diào)校。與機(jī)械式時(shí)鐘相比具有更高的準(zhǔn)確性和直觀性,且無(wú)機(jī)械裝置,具有更長(zhǎng)的使用壽命。數(shù)字電子時(shí)鐘用集成電路計(jì)時(shí)時(shí),譯碼代替機(jī)械式傳動(dòng)

5、,用數(shù)碼管LED代替指針顯示進(jìn)而顯示時(shí)間,減小了計(jì)時(shí)誤差,這種表具有時(shí)、分、秒顯示時(shí)間的功能,還可以進(jìn)行校時(shí)。故鐘表的數(shù)字化給人們的生活帶來(lái)了極大的方便。然而隨著電子技術(shù)的飛速發(fā)展以與人們的生活水平不斷的提高,人們對(duì)于時(shí)鐘的要求不僅僅在于簡(jiǎn)單的計(jì)時(shí),更趨向多功能的數(shù)字時(shí)鐘。比如鬧鐘功能、日歷顯示功能、溫度測(cè)量功能、溫度計(jì)量功能、自動(dòng)報(bào)時(shí)等功能。在自動(dòng)控制工程中常常用到時(shí)鐘。比如,上下課鐘聲是按特定的作息時(shí)間鳴響的;某些自動(dòng)門有定時(shí)開(kāi)閉的要求。在很多實(shí)際應(yīng)用中,只要對(duì)數(shù)字時(shí)鐘的程序和硬件電路加以一定的修改,便可以實(shí)現(xiàn)對(duì)應(yīng)的功能。因此研究數(shù)字時(shí)鐘與其應(yīng)用,有著非?,F(xiàn)實(shí)的意義。 近年來(lái)由于大規(guī)模集成

6、電路的發(fā)展,單片機(jī)具有功耗低、體積小、控制功能強(qiáng)、擴(kuò)展靈活、價(jià)格便宜、使用方便等優(yōu)點(diǎn),促使單片機(jī)被廣泛的應(yīng)用于儀器儀表、家用電器、醫(yī)用設(shè)備、航空航天、專用設(shè)備的智能化以與過(guò)程控制等領(lǐng)域。 本文的語(yǔ)音電子時(shí)鐘正是以單片機(jī)為核心,時(shí)鐘集成芯片、語(yǔ)音芯片、數(shù)碼管等元件組成。通過(guò)對(duì)數(shù)字時(shí)鐘的硬件電路以與對(duì)單片機(jī)的軟件控制,使得設(shè)計(jì)的電子時(shí)鐘實(shí)現(xiàn)整點(diǎn)報(bào)時(shí)、快速校時(shí)等功能。因而基于51單片機(jī)的數(shù)字語(yǔ)音電子時(shí)鐘具有硬件結(jié)構(gòu)簡(jiǎn)單,所需元件較少,實(shí)用性更強(qiáng)。 1. 系統(tǒng)的總體設(shè)計(jì) 1.1 系統(tǒng)設(shè)計(jì)要求 本課題的設(shè)計(jì)要求和技術(shù)指標(biāo): 1.系統(tǒng)具有時(shí)、分、秒計(jì)時(shí),6位數(shù)字顯示功能; 2.系統(tǒng)具有快速校時(shí)功能; 3.

7、系統(tǒng)具有整點(diǎn)報(bào)時(shí)功能; 4.以時(shí)鐘電路為基礎(chǔ),設(shè)計(jì)一個(gè)長(zhǎng)江學(xué)院作息時(shí)間自動(dòng)打鈴器。 1.2 系統(tǒng)設(shè)計(jì)總方案 根據(jù)系統(tǒng)的設(shè)計(jì)要求和技術(shù)指標(biāo),基于時(shí)鐘電路、顯示電路、自動(dòng)控制打鈴電路等問(wèn)題,考慮到三個(gè)設(shè)計(jì)方案:方案一:選用TTL、CMOS電路實(shí)現(xiàn),主要包括晶體振蕩器電路、分頻器電路、時(shí)間計(jì)數(shù)器電路、七段譯碼驅(qū)動(dòng)電路、LED數(shù)碼管顯示電路、校準(zhǔn)電路。這鐘設(shè)計(jì)方案主要靠硬件電路和準(zhǔn)確計(jì)算元件參數(shù)來(lái)達(dá)到設(shè)計(jì)要求,因此,電路使用分立元件較多、靈活性小、電路復(fù)雜、調(diào)試?yán)щy、集成度較低等缺點(diǎn)。方案二:選大規(guī)模時(shí)鐘集成芯片LM8361搭建時(shí)鐘電路,用存儲(chǔ)器RAM6264作譯碼器,設(shè)計(jì)作息時(shí)間自動(dòng)打鈴器。該設(shè)計(jì)方

8、案采用的專門時(shí)鐘集成芯片LM8361是一種動(dòng)態(tài)共陰屏幕具有性能穩(wěn)定、走時(shí)功能、定時(shí)功能和睡眠功能??梢允褂?0或60hz頻率作為數(shù)字鐘的基準(zhǔn)頻率。但此芯片不易購(gòu)買。雖然使用元件較少,但是線路復(fù)雜,也主要依靠硬件電路實(shí)現(xiàn)功能,計(jì)算量較大。方案三:選用51系列單片機(jī)為核心元件,由時(shí)鐘電路、顯示電路、直流電源電路等模塊組成語(yǔ)音電子時(shí)鐘系統(tǒng)。通過(guò)簡(jiǎn)單的硬件電路和51單片機(jī)軟件控制的方法完成系統(tǒng)的設(shè)計(jì)要求。由于時(shí)鐘的實(shí)現(xiàn)大部分是由軟件的編程來(lái)實(shí)現(xiàn)的,因此沒(méi)有前兩種方案的硬件的束縛。而且只要對(duì)數(shù)字時(shí)鐘的硬件電路和程序加以一定的修改,就能實(shí)現(xiàn)更多功能的數(shù)字時(shí)鐘的設(shè)計(jì)。綜合上述三種設(shè)計(jì)方案的比較,基于成本等元

9、素的考慮,本文采用方案三。根據(jù)系統(tǒng)的設(shè)計(jì)要求,采用單片機(jī)AT89C51作為控制器件,本系統(tǒng)的設(shè)計(jì)主要包括時(shí)鐘電路模塊、校時(shí)模塊、整點(diǎn)報(bào)時(shí)模塊、數(shù)碼管顯示模塊、音樂(lè)打鈴模塊,該系統(tǒng)框圖如圖1-1所示: 校時(shí)模塊 控制器件 AT89C51 數(shù)碼管顯示模塊 整點(diǎn)報(bào)時(shí)模塊 時(shí)鐘電路模塊 DS11302 音樂(lè)打鈴模塊 HY-1 直流電源模塊圖1-1 系統(tǒng)原理框圖 1.校時(shí)模塊:用于實(shí)現(xiàn)快速設(shè)置時(shí)、分的值。 2.整點(diǎn)報(bào)時(shí)模塊:當(dāng)分值計(jì)滿60時(shí),通過(guò)蜂鳴器發(fā)出響聲。3.時(shí)鐘電路模塊:用于產(chǎn)生時(shí)鐘信號(hào),且將時(shí)鐘信號(hào)送入單片機(jī)處理。4.數(shù)碼管顯示模塊:六位數(shù)碼管動(dòng)態(tài)的顯示時(shí)、分、秒。 5.音樂(lè)打鈴模塊:依照作息

10、時(shí)間,在特定的時(shí)間到達(dá)之時(shí)播放樂(lè)曲。 1.2.1 時(shí)鐘電路方案 方案一:通過(guò)軟件方式實(shí)現(xiàn)時(shí)鐘電路。在單片機(jī)部存儲(chǔ)時(shí)鐘的時(shí)、分、秒信息。利用定時(shí)器與軟件結(jié)合的方式,實(shí)現(xiàn)1秒定時(shí)中斷,每產(chǎn)生一次中斷,存儲(chǔ)器相應(yīng)的秒值加1;若秒值達(dá)到60,則將其清零,并將相應(yīng)的分值加1;若分值到達(dá)60,則分值清零,并將時(shí)值加1;若時(shí)值達(dá)到24,則將時(shí)值清零。由于每次執(zhí)行程序時(shí),定時(shí)器都要重新賦予初值,所以該時(shí)鐘精度不高。 方案二:采用專門時(shí)鐘電路集成芯片DS1302,該芯片部采用石英晶體振蕩器,能夠提供更加精確的時(shí)間信號(hào)。還有一個(gè)月小與31天時(shí)自動(dòng)調(diào)整,且具有閏年補(bǔ)償功能。為了保證時(shí)鐘在突然掉電情況下仍能正常工作,

11、芯片采用了雙電源供電,以備隨時(shí)提供正確的時(shí)間,且該芯片價(jià)格便宜。 基于上述兩種方案的比較,本文采用時(shí)鐘電路集成芯片DS1302,即方案二。1.2.2數(shù)碼管顯示方案 方案一:數(shù)碼管LED工作在靜態(tài)顯示方式時(shí),其公共端接到一個(gè)固定的電平,其特點(diǎn)是每個(gè)數(shù)碼管的段選必須接一個(gè)8位數(shù)據(jù)線來(lái)保持顯示的字形碼。當(dāng)送入一次字形碼后,顯示字形可一直保持,直到送入新字形碼為止。這種方式的優(yōu)點(diǎn)是占用CPU時(shí)間少,顯示便于監(jiān)測(cè)和控制。缺點(diǎn)是在LED的位數(shù)比較多時(shí),會(huì)占用大量的I/O,硬件電路比較復(fù)雜,成本較高。 方案二:數(shù)碼管LED工作在動(dòng)態(tài)顯示方式時(shí),所有位數(shù)碼管的段選線并聯(lián)在一起,由位選線控制是哪一位數(shù)碼管有效。

12、選亮數(shù)碼管采用動(dòng)態(tài)掃描顯示。這種方式的優(yōu)點(diǎn)是即使LED的位數(shù)較多時(shí)硬件電路也較簡(jiǎn)單、只需要占用一組I/O。 通過(guò)兩種方案的比較,本文采用數(shù)碼管的動(dòng)態(tài)顯示方式,即方案二。 2. 系統(tǒng)的硬件設(shè)計(jì) 2.1 時(shí)鐘電路模塊2.1.1 時(shí)鐘電路硬件連接圖 時(shí)鐘芯片DS1302的X1、X2腳構(gòu)成一個(gè)時(shí)鐘電路,外接32.768kHz晶振,Vcc1接+5V的電源,Vcc2接+3V的電池,作為備用電源。與單片機(jī)AT89C51的連接僅需要三條線:SCLK串行時(shí)鐘引腳、I/O串行數(shù)據(jù)引腳、復(fù)位/片選RST,且分別與P3.3、P3.6、P3.5連接。具體連接圖如圖2-1所示:圖2-1 時(shí)鐘電路DS302的硬件圖2.1.

13、2 時(shí)鐘電路模塊工作原理 選用串行接口時(shí)鐘芯片DS1302來(lái)設(shè)計(jì)時(shí)鐘電路,該時(shí)鐘電路以單片機(jī)AT89C51為控制元件,以DS1302為計(jì)時(shí)芯片,構(gòu)成時(shí)鐘電路。而且DS1302與單片機(jī)僅需要三個(gè)線,節(jié)省了接口資源。為了保證芯片安全的工作,分別在SCLK、 I/O、/RST接上上拉電阻來(lái)限流。由于Vcc2接有備份電源,所以即使在斷電后也不會(huì)丟失時(shí)間和數(shù)據(jù)信息,保證繼續(xù)工作。2.1.3 時(shí)鐘芯片DS13022.1.3.1 功能特性描述DS1302 是美國(guó)DALLAS公司推出的一種高性能、低功耗、帶RAM的實(shí)時(shí)時(shí)鐘電路,它可以對(duì)年、月、日、周日、時(shí)、分、秒進(jìn)行計(jì)時(shí),具有閏年補(bǔ)償功能,工作電壓為2.5V

14、5.5V。采用三線接口與CPU進(jìn)行同步通信,并可采用突發(fā)方式一次傳送多個(gè)字節(jié)的時(shí)鐘信號(hào)或RAM數(shù)據(jù)。DS1302部有一個(gè)318的用于臨時(shí)性存放數(shù)據(jù)的RAM寄存器。DS1302是DS1202的升級(jí)產(chǎn)品,與DS1202兼容,但增加了主電源/后背電源雙電源引腳,同時(shí)提供了對(duì)后背電源進(jìn)行涓細(xì)電流充電的能力。DS1302用于數(shù)據(jù)記錄,特別是對(duì)某些具有特殊意義的數(shù)據(jù)點(diǎn)的記錄上,能實(shí)現(xiàn)數(shù)據(jù)與出現(xiàn)該數(shù)據(jù)的時(shí)間同時(shí)記錄,因此廣泛應(yīng)用于測(cè)量系統(tǒng)中。 控制字節(jié)的最高有效位(位7)必須是邏輯1,如果它為0,則不能把數(shù)據(jù)寫入DS1302中,位6如果為0,則表示存取日歷時(shí)鐘數(shù)據(jù),為1表示存取RAM數(shù)據(jù);位5至位1指示操作

15、單元的地址;最低有效位(位0)如為0表示要進(jìn)行寫操作,為1表示進(jìn)行讀操作,控制字節(jié)總是從最低位開(kāi)始輸出。DS1302 的控制字如表2-1所示。表2-1 DS1302控制字 76543210 1RAMA4A3A2A1A0RD/CK/WR 在控制指令字輸入后的下一個(gè)SCLK時(shí)鐘的上升沿時(shí),數(shù)據(jù)被寫入DS1302,數(shù)據(jù)輸入從低位即位0開(kāi)始。同樣,在緊跟8位的控制指令字后的下一個(gè)SCLK脈沖的下降沿讀出DS1302的數(shù)據(jù),讀出數(shù)據(jù)時(shí)從低位0位到高位7。DS1302有12個(gè)寄存器,其中有7個(gè)寄存器與日歷、時(shí)鐘相關(guān),存放的數(shù)據(jù)位為BCD碼形式,其日歷、時(shí)間寄存器與其控制字見(jiàn)表2-2。表2-2 DS1302

16、控制字表讀寄存器寫寄存器BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0 圍81h80hCH10秒秒005983h82h10秒分005985h84h12/24010時(shí)時(shí)112/023AM/PM87h86h0010日日13189h88h00010月月11289h續(xù)表 2-2讀寄存器寫寄存器BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0 圍8Bh8Ah00000周日178Dh8Ch10年年00998Fh8EhWP0000000-此外,DS1302 還有年份寄存器、控制寄存器、充電寄存器、時(shí)鐘突發(fā)寄存器與與RAM相關(guān)的寄存器等。時(shí)鐘突發(fā)寄存器可一次性順序讀寫除充電寄

17、存器外的所有寄存器容。 DS1302與RAM相關(guān)的寄存器分為兩類:一類是單個(gè)RAM單元,共31個(gè),每個(gè)單元組態(tài)為一個(gè)8位的字節(jié),其命令控制字為C0HFDH,其中奇數(shù)為讀操作,偶數(shù)為寫操作;另一類為突發(fā)方式下的RAM寄存器,此方式下可一次性讀寫所有的RAM的31個(gè)字節(jié),命令控制字為FEH(寫)、FFH(讀)。2.1.3.2 管腳描述 DS1302的外部引腳分配如圖2-2所示、部結(jié)構(gòu)如圖2-3所示。圖2-2 DS1302外部引腳圖圖2-3 DS1302部結(jié)構(gòu)圖 管腳說(shuō)明:Vcc1:主電源。 Vcc2:備份電源,當(dāng)Vcc2Vcc1+0.2V時(shí),由Vcc2向DS1302供電,當(dāng)Vcc22.0V之前,R

18、ST必須保持低電平。只有在SCLK為低電平時(shí),才能將RST置為高電平。 2.2 校時(shí)模塊2.2.1 校時(shí)電路硬件連接圖 定義三個(gè)按鍵:時(shí)設(shè)置鍵、分設(shè)置鍵、加1鍵,與單片機(jī)AT89C51的P1.0、P1.1、P1.2相連接。同樣為了保證芯片的安全工作,需要在這幾個(gè)I/O口線接上一定阻值的限流電阻,具體連接圖如圖2-4所示:圖2-4 校時(shí)電路硬件圖2.2.2 校時(shí)模塊工作原理本文采用的是獨(dú)立式按鍵,直接用I/O口線構(gòu)成校時(shí)電路。每個(gè)按鍵占用一條I/O口線,每個(gè)按鍵的工作狀態(tài)都不會(huì)產(chǎn)生相互的影響。按鍵的開(kāi)關(guān)狀態(tài)轉(zhuǎn)換為高、低電平狀態(tài)。通過(guò)采用單片機(jī)AT89C51的匯編語(yǔ)言的編程,軟件控制實(shí)現(xiàn)如下操作:

19、如果沒(méi)有任何按鍵被按下,則時(shí)鐘正常走下去。當(dāng)S1按鍵被按下時(shí),執(zhí)行時(shí)設(shè)置狀態(tài)時(shí)鐘停止走動(dòng),按下S3鍵可以實(shí)現(xiàn)時(shí)值加1操作,加到24后清零;當(dāng)S2按鍵被按下時(shí),執(zhí)行分設(shè)置狀態(tài)時(shí)鐘停止走動(dòng),按下S3鍵可以實(shí)現(xiàn)分值加1操作,加到60后清零。 2.3 整點(diǎn)報(bào)時(shí)模塊2.3.1 整點(diǎn)報(bào)時(shí)電路硬件連接圖采用蜂鳴器的驅(qū)動(dòng)電路,即用三極管的導(dǎo)通狀態(tài)來(lái)驅(qū)動(dòng)蜂鳴器,從而控制蜂鳴器只在整點(diǎn)時(shí)發(fā)出響聲。具體的連接如圖2-5所示:圖2-5 整點(diǎn)報(bào)時(shí)電路硬件圖2.3.2 整點(diǎn)報(bào)時(shí)模塊工作原理由于蜂鳴器的工作電流一般比較大,所以單片機(jī)的I/O 口是無(wú)法直接驅(qū)動(dòng)的,故本文設(shè)計(jì)利用一個(gè)PNP三極管來(lái)放大電路來(lái)驅(qū)動(dòng)蜂鳴器。三極管Q

20、1起開(kāi)關(guān)作用,其基極的低電平使三極管飽和導(dǎo)通,使蜂鳴器發(fā)出響聲;而基極高電平則使三極管截止,蜂鳴器不能發(fā)出響聲。 通過(guò)軟件控制,實(shí)現(xiàn)整點(diǎn)報(bào)時(shí)的功能。當(dāng)分計(jì)時(shí)計(jì)滿60時(shí),把連接蜂鳴器的I/O口線置0延時(shí)蜂鳴器需要鳴響的時(shí)間后再把該I/O端口置1,關(guān)閉蜂鳴器。本文設(shè)計(jì)時(shí)連接蜂鳴器的I/O口線選用P3.7。 2.4 數(shù)碼管顯示模塊2.2.1 數(shù)碼管顯示電路硬件連接圖將六位數(shù)碼管的8個(gè)筆劃段ah同名端連接在一起,與驅(qū)動(dòng)器CC4511的ah管腳相連且每個(gè)筆劃段加上上拉電阻;每一個(gè)數(shù)碼管的公共端com與反相驅(qū)動(dòng)器74LS373的輸出端Q0Q5相連。而CC4511、74LS373分別與單片機(jī)AT89C51的

21、P0和P2口線連接。具體連接圖如圖2-6所示:圖2-6 數(shù)碼管顯示電路硬件圖2.4.2 數(shù)碼管顯示模塊工作原理本文設(shè)計(jì)的顯示模塊為了節(jié)省I/O接口,簡(jiǎn)化電路,采用了數(shù)碼管的動(dòng)態(tài)顯示方式。其中芯片CC4511用于字段口的控制作用,而74LS373用于位選擇的控制作用,且控制每個(gè)時(shí)刻只能有一個(gè)數(shù)碼管處于有效工作狀態(tài)。同時(shí)驅(qū)動(dòng)器還有增加顯示的穩(wěn)定性和亮度的作用。先通過(guò)字位口輸出使第1位LED數(shù)碼管的共陰極為0,其余位的共陰極為1,字段口相應(yīng)輸出第1位要顯示的字形碼,并延時(shí)1ms5ms,然后字位口使第2位的共陰極為0,其余位的共陰極為1;字段口再輸出第2位要顯示的字形碼,每位輪流循環(huán)顯示。雖然每一瞬間

22、只會(huì)有以為L(zhǎng)ED在顯示時(shí)間,但由于人眼的視覺(jué)暫留特性,使人感覺(jué)每個(gè)LED總在亮,即動(dòng)態(tài)掃描顯示方式。這主要采取軟件的方式來(lái)完成。2.4.3 數(shù)碼管2.4.3.1 數(shù)碼管的分類和原理數(shù)碼管一般是由8個(gè)發(fā)光二極管顯示字段的顯示器件。其中7個(gè)二極管組成一個(gè)“8”,另一個(gè)為小數(shù)點(diǎn)。可顯示09與一些英文字母AF或特殊字符。其引腳圖如圖2-7所示:圖2-7 數(shù)碼管LED外部引腳圖 通常數(shù)碼管有共陰極與共陽(yáng)極兩種結(jié)構(gòu),共陰極就是把所有LED的陰極連接到共同接點(diǎn)com。而每個(gè)LED的陽(yáng)極分別為a、b、c、d、e、f、g與dp(小數(shù)點(diǎn))如圖2-8所示。共陽(yáng)極則是把所有LED的陽(yáng)極連接到共同接點(diǎn)com。而每個(gè)LE

23、D的陰極分別為a、b、c、d、e、f、g與dp(小數(shù)點(diǎn)),如圖2-9所示。本文設(shè)計(jì)中所采用的是共陰極LED數(shù)碼管。圖2-8 共陰數(shù)碼管部結(jié)構(gòu)圖與實(shí)物圖圖2-9 共陽(yáng)數(shù)碼管部結(jié)構(gòu)圖與實(shí)物圖 其工作原理分別為: 共陽(yáng)極數(shù)碼管的8個(gè)發(fā)光二極管的陽(yáng)極(二極管正端)連接在一起。通常,公共陽(yáng)極接高電平(一般接電源),其它管腳接段驅(qū)動(dòng)電路輸出端。當(dāng)某段驅(qū)動(dòng)電路的輸出端為低電平時(shí),則該端所連接的字段導(dǎo)通并點(diǎn)亮。根據(jù)發(fā)光字段的不同組合可顯示出各種數(shù)字或字符。此時(shí),要求段驅(qū)動(dòng)電路能吸收額定的段導(dǎo)通電流,還需根據(jù)外接電源與額定段導(dǎo)通電流來(lái)確定相應(yīng)的限流電阻。 共陰極數(shù)碼管的8個(gè)發(fā)光二極管的陰極(二極管負(fù)端)連接在一

24、起。通常,公共陰極接低電平(一般接地),其它管腳接段驅(qū)動(dòng)電路輸出端。當(dāng)某段驅(qū)動(dòng)電路的輸出端為高電平時(shí),則該端所連接的字段導(dǎo)通并點(diǎn)亮,根據(jù)發(fā)光字段的不同組合可顯示出各種數(shù)字或字符。此時(shí),要求段驅(qū)動(dòng)電路能提供額定的段導(dǎo)通電流,還需根據(jù)外接電源與額定段導(dǎo)通電流來(lái)確定相應(yīng)的限流電阻。2.4.3.2 數(shù)碼管的顯示數(shù)碼管有靜態(tài)顯示和動(dòng)態(tài)顯示兩種方式。 靜態(tài)顯示方式:LED在顯示某一字符時(shí),其顯示驅(qū)動(dòng)電路具有鎖存功能,由單片機(jī)送出的顯示驅(qū)動(dòng)碼一經(jīng)送出后,在不改變顯示容的情況下,該驅(qū)動(dòng)器應(yīng)一直保持到顯示下一個(gè)字符為止。數(shù)碼管工作在靜態(tài)方式時(shí),其公共段應(yīng)接到一個(gè)固定的電平。動(dòng)態(tài)顯示方式:將每一片LED一樣的段碼

25、線并聯(lián),只有一個(gè)8位并行口(字段口)控制,而每位LED的共陰端引出也由一個(gè)并行口(字位口)控制,組成動(dòng)態(tài)顯示電路。2.4.4 驅(qū)動(dòng)器2.4.4.1 CC4511描述CC4511是常用的七段顯示譯碼器。它的部除了七段譯碼器電路外,還有鎖存電路和輸出驅(qū)動(dòng)器部分,既有輸出大驅(qū)動(dòng)電流的能力,最大可達(dá)25mA,可直接驅(qū)動(dòng)LED數(shù)碼管或熒光數(shù)碼管。 CC4511有四個(gè)輸入端A、B、C、D和七個(gè)輸出端ag,它還具有輸入BCD碼鎖存、燈測(cè)試和熄滅顯示控制功能,它們分別有鎖存端LE、燈測(cè)試端LT、熄滅控制端/BT來(lái)控制。其外部引腳如圖2-10所示: 圖2-10 CC4511外部引腳圖 當(dāng)鎖存允許端LE=“0”時(shí)

26、,鎖存器直通,譯碼器輸出端隨輸入端而變化,當(dāng)LE=“1”時(shí),鎖存器鎖定,輸出端保持不變,熄滅控制端/BI=“0”時(shí),譯碼器輸出全“0”,因此,正常工作時(shí)應(yīng)使/BI為高電平。另外燈測(cè)試端/LT=“0”時(shí),譯碼器輸出全“1”,數(shù)碼管各段均亮,即顯示“8”, 用來(lái)檢測(cè)數(shù)碼管是否正常。當(dāng)輸入的BCD碼大于1001時(shí),七段顯示輸出全“0”,各段均不亮。CC4511驅(qū)動(dòng)器邏輯圖如表2-3:表2-3 CC4511驅(qū)動(dòng)器邏輯圖輸 入輸 出LE/BI/LTDCBAabcdefg顯 示XX0XXXX11111118X01XXXX0000000消 隱011000011111100011000101100001011

27、00101101101201100111111001301101000110011401101011011011501101100011111601101111110000701110001111111801110011110011901110100000000消 隱01110110000000消 隱01111000000000消 隱01111010000000消 隱01111100000000消 隱01111110000000消 隱111XXXX 鎖 存鎖 存2.4.4.2 74LS373描述74LS373為三態(tài)輸出的八位透明鎖存器,373 的輸出端 Q0Q7可直接與總線相連。當(dāng)三態(tài)允許控制

28、端 OE 為低電平時(shí), Q0Q7為正常邏輯狀態(tài),可用來(lái)驅(qū)動(dòng)負(fù)載或總線。當(dāng) OE 為高電平時(shí), Q0Q7呈高阻態(tài),即不驅(qū)動(dòng)總線,也不為總線的負(fù)載,但鎖存器部的邏輯操作不受影響。 當(dāng)鎖存允許端 LE 為高電平時(shí),O 隨數(shù)據(jù) D 而變。當(dāng) LE 為低電平時(shí),O 被鎖存在已建立的數(shù)據(jù)電平。當(dāng) LE 端施密特觸發(fā)器的輸入滯后作用,使交流和直流噪聲抗擾度被改善 400mV。 其外部引腳圖如圖2-11所示: 圖2-11 74LS373外部引腳圖 管腳說(shuō)明:Vcc:電源GND:接地D0D7:數(shù)據(jù)輸入端Q0Q7:數(shù)據(jù)輸出端/OE:三態(tài)允許控制端,低電平有效LE:鎖存也許端 2.5 音樂(lè)打鈴模塊2.5.1 音樂(lè)打

29、鈴電路硬件連接圖 HY-1系列語(yǔ)音芯片管腳2與單片機(jī)AT89C51的P2.1連接,具體連接如圖2-12所示:圖2-12 音樂(lè)打鈴電路硬件圖2.5.2 音樂(lè)打鈴模塊工作原理 其中與語(yǔ)音芯片2腳連接的P2.1口起著開(kāi)關(guān)的作用,控制HY-1語(yǔ)音芯片的工作,而且HY-1音樂(lè)集成電路存一首樂(lè)曲。當(dāng)觸發(fā)端受脈沖觸發(fā)后立即輸出音樂(lè)信號(hào),樂(lè)曲程序結(jié)束時(shí)工作自行停止。當(dāng)觸發(fā)端與觸發(fā)電平相連時(shí),電路反復(fù)嗚奏,直到脫離觸發(fā)電平且正常演奏的樂(lè)曲程序結(jié)束后才自行停止。電路設(shè)有前置放大器和功放,使用靈活,可直接驅(qū)動(dòng)揚(yáng)聲器,也可以從前置放大器引出端驅(qū)動(dòng)電蜂嗚器。首先將長(zhǎng)江學(xué)院的作息時(shí)間存儲(chǔ)到單片機(jī)AT89C51的幾個(gè)位地址

30、中,通過(guò)不斷的提取DS1302的時(shí)間,利用軟件的方式將其時(shí)間與存儲(chǔ)的時(shí)間進(jìn)行對(duì)比,如果該時(shí)間為作息時(shí)間則P2.1腳置1,打開(kāi)語(yǔ)音芯片,蜂鳴器立即輸出音樂(lè)信號(hào)播放樂(lè)曲;如果該時(shí)間不是作息時(shí)間則繼續(xù)提取時(shí)間與之對(duì)比,不斷重復(fù)查詢作息時(shí)間這一操作,以實(shí)現(xiàn)依照作息時(shí)間表來(lái)控制語(yǔ)音芯片的工作。2.5.3 HY-1系列語(yǔ)音芯片2.5.3.1 功能特性描述 HY-1 系列音樂(lè)集成電路是一種大規(guī)模CMOS 集成電路。該電路將包括前置放大器和功率放大器在的所有電路用CMOS 技術(shù)集成在一塊。HY-1 系列音樂(lè)集成電路具有驅(qū)動(dòng)能力大和輸出端運(yùn)用靈活的特點(diǎn)。該系列產(chǎn)品外圍元件少,耗電省,且應(yīng)用靈活,適用于門鈴、玩具

31、、各種呼叫與報(bào)警裝置。3.5.3.2 工作原理 HY-1系列音樂(lè)芯片外部引腳如圖2-13所示:圖2-13 HY-1系列音樂(lè)芯片外部引腳圖在芯片上已焊接一個(gè)68K的電阻,其中5腳為功率輸出端,能直接驅(qū)動(dòng)揚(yáng)聲器。3、3腳為前置放大器的輸出端,可用于推動(dòng)壓電蜂鳴器工作或推動(dòng)半導(dǎo)體三極管。當(dāng)用正脈沖觸發(fā)端2腳觸發(fā)端時(shí),它便會(huì)自動(dòng)演奏樂(lè)曲。 2.6 AT89C51的外設(shè)電路2.6.1 AT89C51單片機(jī)2.6.1.1 功能特性描述AT89C51是美國(guó)ATMEL公司生產(chǎn)的低電壓,高性能CMOS8位單片機(jī),片含4K的可反復(fù)擦寫的只讀程序存儲(chǔ)器和128B的隨機(jī)存取數(shù)據(jù)存儲(chǔ)器,器件采用ATMEL公司的高密度、

32、非易失性存儲(chǔ)技術(shù)生產(chǎn),兼容標(biāo)準(zhǔn)MCS-51指令系統(tǒng),片置通用8位中央處理器和Flash存儲(chǔ)單元,功能強(qiáng)大AT89C51單片機(jī)可靈活應(yīng)用于各種控制領(lǐng)域。 AT89C51提供以下標(biāo)準(zhǔn)功能:4K字節(jié)Flash閃存儲(chǔ)器,128字節(jié)部RAM,31個(gè)I/O口線,兩個(gè)16位定時(shí)/計(jì)數(shù)器,一個(gè)5向量?jī)杉?jí)中斷結(jié)構(gòu),一個(gè)全雙工串行通信口,片振蕩器與時(shí)鐘電路。(其部結(jié)構(gòu)如圖2-14所示)同時(shí),AT89C51可降至0Hz的靜態(tài)邏輯操作,并支持兩種軟件可選的節(jié)電工作模式。空閑方式停止CPU的工作,但允許RAM,定時(shí)/計(jì)數(shù)器,串行通信口與中斷系統(tǒng)繼續(xù)工作。掉電方式保存RAM中的容,但振蕩器停止工作并禁止其他所有部件工作直

33、到下一個(gè)硬件復(fù)位。圖2-14 AT89C51部結(jié)構(gòu)圖主要性能參數(shù):與MCS-51產(chǎn)品指令系統(tǒng)完全兼容。4K字節(jié)可重擦寫Flash閃存儲(chǔ)器。1000次擦寫周期。全靜態(tài)操作:0Hz24Hz。三級(jí)加密程序存儲(chǔ)器。1288字節(jié)部RAM。32個(gè)可編程I/O口線。2個(gè)16位定時(shí)/計(jì)數(shù)器。6個(gè)中斷源??删幊檀蠻ART通道。低功耗空閑和掉電模式。2.6.1.2 管腳描述AT89C51單片機(jī)采用40只引腳的雙列直插封裝方式。引腳主要包括電源的引腳、外接晶體的引腳、4跳控制或與其他電源復(fù)用的引腳、31條I/O引腳。引腳按其功能可分為3類:主電源引腳(Vcc、GND)和時(shí)鐘引腳(XTAL1、XTAL2)。控制引腳

34、,包括RST、/PSEN、ALE/PROG、/EA/VPP。接口引腳 AT89C51單片機(jī)的引腳具有以下特點(diǎn):?jiǎn)纹瑱C(jī)功能多但引腳較少,I/O接口線不是全部用于用戶I/O接口線,許多引腳都具有雙重功能。這種雙重功能的設(shè)置為單片機(jī)實(shí)現(xiàn)系統(tǒng)擴(kuò)展奠定了基礎(chǔ)。使單片機(jī)對(duì)外呈現(xiàn)3總線形式,即由P2、P0口構(gòu)成外部存儲(chǔ)器16位地址線,由P0口分時(shí)復(fù)用為數(shù)據(jù)總線,由ALE 、/PSEN 、RST 、/EA與P3口中的/INTO、/INT1、T0、T1、/WR 、/RD共10個(gè)引腳組成控制總線,如圖2-15所示:圖2-15 AT89C51單片機(jī)的對(duì)外總線結(jié)構(gòu) 外部管腳如圖2-16所示:圖2-16 AT89C51

35、外部引腳圖 管腳說(shuō)明:Vcc:接+5V電源正端。GND:接+5V電源地端。XTAL1:接外部石英晶體的一端。在單片機(jī)部,它是一個(gè)反相放大器的輸入端, 這個(gè)放大器構(gòu)成了片振蕩器。當(dāng)采用外部時(shí)鐘事,對(duì)于HMOS單片機(jī),該引腳接地;對(duì)于CHMOS單片機(jī),該引腳作為外部振蕩信號(hào)的輸入端。XTAL2:接外部石英晶體的另一端。在單片機(jī)部,接至上述振蕩器的反相放大器的輸出端。采用外部振蕩器時(shí),對(duì)CHMOS單片機(jī),該引腳接收振蕩器的 信號(hào),即把此信號(hào)直接接到部時(shí)鐘發(fā)生器的輸入端;對(duì)CHMOS單片機(jī)此引腳應(yīng)懸空。RST:復(fù)位輸入。當(dāng)振蕩器復(fù)位器件時(shí),要保持RST腳兩個(gè)機(jī)器周期的高電平時(shí)間。ALE/PROG:當(dāng)訪

36、問(wèn)外部存儲(chǔ)器時(shí),地址鎖存允許的輸出電平用于鎖存地址的地位字節(jié)。在FLASH編程期間,此引腳用于輸入編程脈沖。在平時(shí),ALE端以不變的頻率周期輸出正脈沖信號(hào),此頻率為振蕩器頻率的1/6。因此它可用作對(duì)外部輸出的脈沖或用于定時(shí)目的。然而要注意的是:每當(dāng)用作外部數(shù)據(jù)存儲(chǔ)器時(shí),將跳過(guò)一個(gè)ALE脈沖。如想禁止ALE的輸出可在SFR8EH地址上置0。此時(shí), ALE只有在執(zhí)行MOVX,MOVC指令是ALE才起作用。另外,該引腳被略微拉高。如果微處理器在外部執(zhí)行狀態(tài)ALE禁止,置位無(wú)效。 /PSEN:外部程序存儲(chǔ)器的選通信號(hào)。在由外部程序存儲(chǔ)器取指期間,每個(gè)機(jī)器周期兩次/PSEN有效。但在訪問(wèn)外部數(shù)據(jù)存儲(chǔ)器時(shí)

37、,這兩次有效的/PSEN信號(hào)將不出現(xiàn)。/EA/VPP:當(dāng)/EA保持低電平時(shí),則在此期間外部程序存儲(chǔ)器(0000H-FFFFH),不管是否有部程序存儲(chǔ)器。注意加密方式1時(shí),/EA將部鎖定為RESET;當(dāng)/EA端保持高電平時(shí),此間部程序存儲(chǔ)器。在FLASH編程期間,此引腳也用于施加12V編程電源(VPP)。 P0口:P0口為一個(gè)8位漏級(jí)開(kāi)路雙向I/O口,每腳可吸收8TTL門電流。當(dāng)P0口的管腳第一次寫1時(shí),被定義為高阻輸入。P0能夠用于外部程序數(shù)據(jù)存儲(chǔ)器,它可以被定義為數(shù)據(jù)/地址的低八位。在FIASH編程時(shí),P0 口作為原碼輸入口,當(dāng)FIASH進(jìn)行校驗(yàn)時(shí),P0輸出原碼,此時(shí)P0外部必須被拉高。 P

38、1口:P1口是一個(gè)部提供上拉電阻的8位雙向I/O口,P1口緩沖器能接收輸出4TTL門電流。P1口管腳寫入1后,被部上拉為高,可用作輸入,P1口被外部下拉為低電平時(shí),將輸出電流,這是由于部上拉的緣故。在FLASH編程和校驗(yàn)時(shí),P1口作為低八位地址接收。P2口:P2口為一個(gè)部上拉電阻的8位雙向I/O口,P2口緩沖器可接收,輸出4個(gè)TTL門電流,當(dāng)P2口被寫“1”時(shí),其管腳被部上拉電阻拉高,且作為輸入。并因此作為輸入時(shí),P2口的管腳被外部拉低,將輸出電流。這是由于部上拉的緣故。P2口當(dāng)用于外部程序存儲(chǔ)器或16位地址外部數(shù)據(jù)存儲(chǔ)器進(jìn)行存取時(shí),P2口輸出地址的高八位。在給出地址“1”時(shí),它利用部上拉優(yōu)勢(shì)

39、,當(dāng)對(duì)外部八位地址數(shù)據(jù)存儲(chǔ)器進(jìn)行讀寫時(shí),P2口輸出其特殊功能寄存器的容。P2口在FLASH編程和校驗(yàn)時(shí)接收高八位地址信號(hào)和控制信號(hào)。P3口:P3口管腳是8個(gè)帶部上拉電阻的雙向I/O口,可接收輸出4個(gè)TTL門電流。當(dāng)P3口寫入“1”后,它們被部上拉為高電平,并用作輸入。作為輸入,由于外部下拉為低電平,P3口將輸出電流(ILL)這是由于上拉的緣故。 P3口也可作為AT89C51的一些特殊功能口,如表2-4所示:表2-4 P3口第2功能引腳第2功能功能代號(hào)作用P3.0RXD串行接口輸入端P3.1TXD串行接口輸出端P3.2/INT0外部中斷0請(qǐng)求輸入端,低電平有效P3.3/INT1外部中斷1請(qǐng)求輸入

40、端,低電平有效P3.4T0定時(shí)器/計(jì)數(shù)器0計(jì)數(shù)脈沖輸入端P3.5T1定時(shí)器/計(jì)數(shù)器1計(jì)數(shù)脈沖輸入端P3.6/WR外部數(shù)據(jù)存儲(chǔ)器寫選通信號(hào)輸出端,低電平有效P3.7/RD外部數(shù)據(jù)存儲(chǔ)器讀選通信號(hào)輸出端,低電平有效2.6.2 時(shí)鐘電路其中XTAL1、XTAL2外接32.768kHz的晶振,提供單片機(jī)工作的時(shí)鐘脈沖。其中兩個(gè)電容的作用有兩個(gè):一是幫組振蕩器起振;二是對(duì)振蕩器的頻率起微調(diào)作用。具體電路如圖2-17所示:圖2-17 AT89C51外部時(shí)鐘電路2.6.3 復(fù)位電路 單片機(jī)的復(fù)位電路一般有上電自動(dòng)復(fù)位和手動(dòng)按鍵復(fù)位兩種。本文采用手動(dòng)按鍵復(fù)位電路。具體電路如圖2-18所示:圖2-18 AT89

41、C51復(fù)位電路 +5V上電時(shí),22uF電容充電,在1K電阻上出現(xiàn)電壓,使得單片機(jī)復(fù)位;幾個(gè)毫秒后,C充滿,1K電阻上電流降為0,電壓也為0,使得單片機(jī)進(jìn)入工作狀態(tài)。工作期間,按下S,C放電。S松手,C又充電,在1K電阻上出現(xiàn)電壓,使得單片機(jī)復(fù)位。幾個(gè)毫秒后,單片機(jī)進(jìn)入工作狀態(tài)。2.7 直流電源電路本文設(shè)計(jì)的電源電路包括變壓、整流、濾波、穩(wěn)壓這幾部分。具體電源電路如圖2-19所示。圖2-19 系統(tǒng)直流電源電路220V交流電通過(guò)雙12V變壓器變?yōu)?2V的交流電,12V交流電通過(guò)四個(gè)二極管的全橋整流后變?yōu)?2V直流電,然后經(jīng)過(guò)電解電容(470F)進(jìn)行一級(jí)濾波,以去除直流電里面的雜波,防止干擾。12V

42、直流電出來(lái)后再經(jīng)過(guò)三端穩(wěn)壓器7805穩(wěn)壓成為穩(wěn)定的5V電源,其中7805的Vin腳是輸入腳,接12V直流電源正極,GND是接地腳,接12V直流電源負(fù)極,Vout為輸出腳,它和接地腳的電壓就是+5V了。5V電源出來(lái)再經(jīng)過(guò)電解電容的二級(jí)濾波,使5V電源更加穩(wěn)定可靠。 2.8 系統(tǒng)總原理圖 綜合上述各電路模塊的設(shè)計(jì),整個(gè)數(shù)字語(yǔ)音電子時(shí)鐘的硬件設(shè)計(jì)總圖,如圖2-20所示:112233445566AABBCCDD665544332211DDCCBBAATitleTitleNumberNumberRevisionRevisionSizeSizeCCDate:Date:16-May-201116-May-2

43、011Sheet of Sheet of File:File:F:MyDesign.ddbF:MyDesign.ddbDrawn By:Drawn By:P1.0P1.011P1.1P1.122P1.2P1.233P1.3P1.344P1.4P1.455P1.5P1.566P1.6P1.677P1.7P1.788RSTRST99P3.0P3.01010P3.1P3.11111P3.2P3.21212P3.3P3.31313P3.4P3.41414P3.5P3.51515P3.6P3.61616P3.7P3.71717XTAL2XTAL21818XTAL1XTAL11919GNDGND2020P

44、2.0P2.02121P2.1P2.12222P2.2P2.22323P2.3P2.32424P2.4P2.42525P2.5P2.52626P2.6P2.62727P2.7P2.72828PSENPSEN2929ALEALE3030EAEA3131P0.7P0.73232P0.6P0.63333P0.5P0.53434P0.4P0.43535P0.3P0.33636P0.2P0.23737P0.1P0.13838P0.0P0.03939VCCVCC4040AT89C51AT89C51R8R8R9R9R10R10R11R11AA77BB11CC22DD66LTLT33BIBI44LELE55A

45、A1313BB1212CC1111DD1010EE99FF1515GG1414U1U145114511+5+5VCC2VCC211X1X122X2X233GNDGND44RSTRST55I/OI/O66SCLKSCLK77VCC1VCC188DS1302DS1302DS1302DS130220p20p20p20p30p30p30p30p3V3VBATTERYBATTERYY1Y132.768kHz32.768kHzY2Y232.768kHz32.768kHz+5+5R12R12S1S1SW-PBSW-PBS2S2SW-PBSW-PBR10R10R11R11Q1Q1PNPPNPLS1LS1SPEAKERSPEAKERVCCVCCR1R1R2R2R3R3R4R4R5R5R6R6R7R7aabbffccggddeeDPYDPY11223344556677aabbccddeeffgg88dpdpdpdp99LED6LED6SMGSMGaabbffccggddeeDPYDPY11223344556677aabbccddeeffgg88dpdpdpdp99LED5LED5SMGSMGaabbffccggddeeDPYDPY11223344556677aabbccddeeffgg88dpdpdpdp99LED4LED4SMGSMGaabbffccggddeeDPYDPY

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論