與非門(mén)參數(shù)測(cè)試與組合邏輯電路測(cè)試ppt課件_第1頁(yè)
與非門(mén)參數(shù)測(cè)試與組合邏輯電路測(cè)試ppt課件_第2頁(yè)
與非門(mén)參數(shù)測(cè)試與組合邏輯電路測(cè)試ppt課件_第3頁(yè)
與非門(mén)參數(shù)測(cè)試與組合邏輯電路測(cè)試ppt課件_第4頁(yè)
與非門(mén)參數(shù)測(cè)試與組合邏輯電路測(cè)試ppt課件_第5頁(yè)
已閱讀5頁(yè),還剩20頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1一、邏輯門(mén)電路的主要參數(shù)及運(yùn)用規(guī)那一、邏輯門(mén)電路的主要參數(shù)及運(yùn)用規(guī)那么么二、實(shí)驗(yàn)?zāi)康亩?、?shí)驗(yàn)?zāi)康?TTLTTL與非門(mén)電路的主要參數(shù)與非門(mén)電路的主要參數(shù)TTLTTL器件的運(yùn)用規(guī)那么器件的運(yùn)用規(guī)那么CMOSCMOS與非門(mén)電路的主要參數(shù)與非門(mén)電路的主要參數(shù) CMOSCMOS器件的運(yùn)用規(guī)那么器件的運(yùn)用規(guī)那么 3 靜態(tài)功耗靜態(tài)功耗PD: PD PD: PD 50 mW 50 mW 輸出高電平輸出高電平VOH : VOH VOH : VOH 3.5 V 3.5 V,為邏,為邏輯輯1 1 輸出低電平輸出低電平VOL : VOL VOL : VOL 0.4 V 0.4 V,為邏,為邏輯輯0 0 扇出系數(shù)扇出

2、系數(shù)NO : NO NO : NO 8 8NO = IOL/IIS NO = IOL/IIS & mA +5V IIS 1k RP 100 +VCC (+5V) + VO0.4V 為合格 mA V & 4 平均傳輸延遲時(shí)間平均傳輸延遲時(shí)間tpd :tpd : 直流噪聲容限直流噪聲容限VNHVNH和和VNL :VNL :tPLH50%50%50%50%tPHL輸入輸入同相同相輸出輸出tpd= tpd= (tPLH+tPHL)/2(tPLH+tPHL)/2 tpd tpd的數(shù)值很小,普通為幾納秒至幾十納秒。的數(shù)值很小,普通為幾納秒至幾十納秒。指輸入端所允許的輸入電壓變化的極限范圍。

3、指輸入端所允許的輸入電壓變化的極限范圍。VNH= VSH VNH= VSH VONVONVNL= VOFFVNL= VOFFVSLVSLTTLTTL與非門(mén)電路的主要參數(shù)與非門(mén)電路的主要參數(shù)5電源電壓電源電壓+VCC: +VCC: 只允許在只允許在+5V+5V10%10%范圍內(nèi),超范圍內(nèi),超越該范圍能夠會(huì)損壞器件或使邏輯功能混亂。越該范圍能夠會(huì)損壞器件或使邏輯功能混亂。電源濾波電源濾波 TTL TTL器件的高速切換,會(huì)產(chǎn)生電流器件的高速切換,會(huì)產(chǎn)生電流跳變,其幅度約跳變,其幅度約4mA4mA5mA5mA。該電流在公共走線。該電流在公共走線上的壓降會(huì)引起噪聲干擾,因此,要盡量縮短上的壓降會(huì)引起噪聲

4、干擾,因此,要盡量縮短地線以減小干擾。可在電源端并接地線以減小干擾。可在電源端并接1 1個(gè)個(gè)100100F F的的電容作為低頻濾涉及電容作為低頻濾涉及1 1個(gè)個(gè)0.010.01F F0.10.1F F的電的電容作為高頻濾波。容作為高頻濾波。6輸出端的銜接輸出端的銜接 不允許輸出端直接接不允許輸出端直接接+5V+5V或接地。或接地。除除OCOC門(mén)和三態(tài)門(mén)和三態(tài)(TS)(TS)門(mén)外,其它門(mén)電路的輸出端不允門(mén)外,其它門(mén)電路的輸出端不允許并聯(lián)運(yùn)用,否那么,會(huì)引起邏輯混亂或損壞器件。許并聯(lián)運(yùn)用,否那么,會(huì)引起邏輯混亂或損壞器件。輸入端的銜接輸入端的銜接 輸入端串入輸入端串入1 1只只1k1k10k10k

5、電阻與電阻與電源銜接或直接接電源電壓電源銜接或直接接電源電壓+VCC+VCC來(lái)獲得高電平輸入。來(lái)獲得高電平輸入。直接接地為低電平輸入。直接接地為低電平輸入。 或門(mén)、或非門(mén)等或門(mén)、或非門(mén)等TTLTTL電路的多余的輸入端不能懸電路的多余的輸入端不能懸空,只能接地;空,只能接地; 與門(mén)、與非門(mén)等與門(mén)、與非門(mén)等TTLTTL電路的多余輸入端可以懸空電路的多余輸入端可以懸空( (相當(dāng)于接高電平相當(dāng)于接高電平) ),但易遭到外界干擾,可將它們,但易遭到外界干擾,可將它們接接+VCC+VCC或與其它輸入端并聯(lián)運(yùn)用,輸入端并聯(lián)時(shí),或與其它輸入端并聯(lián)運(yùn)用,輸入端并聯(lián)時(shí),從信號(hào)獲取的電流將添加。從信號(hào)獲取的電流將添

6、加。TTLTTL器件的運(yùn)用規(guī)那么器件的運(yùn)用規(guī)那么7電源電壓電源電壓+VDD: +VDD+VDD: +VDD普通在普通在+5V+5V+15V+15V范圍范圍內(nèi)均可正常任務(wù),并允許動(dòng)搖內(nèi)均可正常任務(wù),并允許動(dòng)搖10%10%。靜態(tài)功耗靜態(tài)功耗PD : PD : 約在微瓦量級(jí)。約在微瓦量級(jí)。輸出高電平輸出高電平VOH : VOHVDDVOH : VOHVDD 0.5V 0.5V為邏輯為邏輯1 1。 輸出低電平輸出低電平VOL:VOLVSS+0.5VVOL:VOLVSS+0.5V為邏輯為邏輯0(VSS=0V)0(VSS=0V)。CMOSCMOS與非門(mén)電路的主要參數(shù)與非門(mén)電路的主要參數(shù)8l 電源電壓電源電

7、壓+VDD:+VDD:電源電壓不能接反,規(guī)定電源電壓不能接反,規(guī)定+VDD+VDD接電接電源正極,源正極,VSSVSS接電源負(fù)極接電源負(fù)極( (通常接地通常接地) )。輸出端的銜接:輸出端不允許直接接輸出端的銜接:輸出端不允許直接接+VDD+VDD或地,除或地,除三態(tài)門(mén)外,不允許兩個(gè)器件的輸出端銜接運(yùn)用。三態(tài)門(mén)外,不允許兩個(gè)器件的輸出端銜接運(yùn)用。輸入端的銜接:輸入信號(hào)輸入端的銜接:輸入信號(hào)ViVi應(yīng)為應(yīng)為VSSViVDDVSSViVDD,超出,超出該范圍會(huì)損壞器件內(nèi)部的維護(hù)二極管或絕緣柵極,可該范圍會(huì)損壞器件內(nèi)部的維護(hù)二極管或絕緣柵極,可在輸入端串接一只限流電阻在輸入端串接一只限流電阻(10(

8、10100 ) k 100 ) k ; 多余的輸入端不能懸空,應(yīng)按邏輯要求直接接多余的輸入端不能懸空,應(yīng)按邏輯要求直接接+VDD+VDD或或VSS(VSS(地地) )。9學(xué)會(huì)運(yùn)用學(xué)會(huì)運(yùn)用TTLTTL邏輯電路芯片;邏輯電路芯片;掌握組合邏輯電路的功能測(cè)試方法;掌握組合邏輯電路的功能測(cè)試方法;學(xué)會(huì)簡(jiǎn)單組合電路的設(shè)計(jì)方法。學(xué)會(huì)簡(jiǎn)單組合電路的設(shè)計(jì)方法。10n丈量丈量TTLTTL與非門(mén)輸出高、低電平與非門(mén)輸出高、低電平; ;圖圖5.16.15.16.1、圖、圖5.16.25.16.2n丈量門(mén)傳輸延遲時(shí)間;圖丈量門(mén)傳輸延遲時(shí)間;圖5.16.5 5.16.5 n丈量丈量TTLTTL與非門(mén)電壓傳輸特性與非門(mén)電

9、壓傳輸特性; ; 圖圖5.16.7 5.16.7 n4. OC4. OC門(mén)運(yùn)用實(shí)驗(yàn)選做門(mén)運(yùn)用實(shí)驗(yàn)選做1 1分;分;n5.5.設(shè)計(jì)并組裝一個(gè)設(shè)計(jì)并組裝一個(gè)“大小比較器,測(cè)試其大小比較器,測(cè)試其邏輯功能靜態(tài)、動(dòng)態(tài)邏輯功能靜態(tài)、動(dòng)態(tài) 。111. 1. 丈量丈量TTLTTL與非門(mén)輸出高、低電平與非門(mén)輸出高、低電平 74LS00空載 下拉負(fù)載(拉電流)5.1k下拉負(fù)載(拉電流)510上拉負(fù)載(灌電流)510VOH VOL 510 Y 1 0 5.1k & Y 1 0 & Y 1 0 & (a) (b) (c) 分別丈量圖分別丈量圖a a、b b、c c、d d、e e五種情況下五

10、種情況下Y Y的電壓值,的電壓值,其結(jié)果闡明了什么?其結(jié)果闡明了什么? Y 1 510 & Y 1 & (d) (e) +5V 1 1 12n 測(cè)試電路-圖5.16.5 n 測(cè)試方法-光標(biāo)丈量法2. 2. 丈量門(mén)傳輸延遲時(shí)間丈量門(mén)傳輸延遲時(shí)間13示波器光標(biāo)丈量法1415示波器光標(biāo)丈量法16示波器光標(biāo)丈量法173. 3. 丈量丈量TTLTTL與非門(mén)電壓傳輸特性圖與非門(mén)電壓傳輸特性圖5.16.7 5.16.7 在示波器上用在示波器上用X-YX-Y顯示方式察看曲線,并用坐顯示方式察看曲線,并用坐標(biāo)紙描畫(huà)出特性曲線,在曲線上標(biāo)出標(biāo)紙描畫(huà)出特性曲線,在曲線上標(biāo)出VOHVOH、VOLVOL

11、、VONVON、VOFFVOFF,計(jì)算,計(jì)算VNHVNH、VNL VNL 。 & Y 5.1K 示波器示波器 正三角波正三角波 CH2 CH1 500Hz 4V 順時(shí)針調(diào)理信號(hào)發(fā)生器面板上的順時(shí)針調(diào)理信號(hào)發(fā)生器面板上的OFFSETOFFSET旋鈕,旋鈕,使之輸出正三角波。使之輸出正三角波。18 vI vO VOH VOL 2.4V 0.4V VOFF VON O 測(cè)試要點(diǎn):測(cè)試要點(diǎn): 首先:察看首先:察看CH1CH1、CH2CH2波形波形 耦合方式為直耦合方式為直流;流; 然后:按然后:按“displaydisplay,菜單中選菜單中選“格式:格式:“YTYT“XYXY ;確定坐標(biāo)原點(diǎn)

12、;確定坐標(biāo)原點(diǎn); 在特性曲線上標(biāo)出一在特性曲線上標(biāo)出一切參數(shù)切參數(shù) 。19n 測(cè)試電路-圖5.16.11n 確定發(fā)光二極管的限流電阻RD和上拉電阻Rn 輸入端加正方波1KHz,4V),用示波器察看并記錄各點(diǎn)波形。4. OC4. OC門(mén)運(yùn)用實(shí)驗(yàn)選做門(mén)運(yùn)用實(shí)驗(yàn)選做1 1分分20215. 5. 設(shè)計(jì)并組裝一個(gè)能判別一位二進(jìn)制數(shù)設(shè)計(jì)并組裝一個(gè)能判別一位二進(jìn)制數(shù)A A與與B B大小的大小的“大小比較器,測(cè)試其功能大小比較器,測(cè)試其功能 實(shí)驗(yàn)報(bào)告中,要有設(shè)計(jì)過(guò)程實(shí)驗(yàn)報(bào)告中,要有設(shè)計(jì)過(guò)程; ; 畫(huà)出邏輯電路圖應(yīng)標(biāo)上管腳號(hào)畫(huà)出邏輯電路圖應(yīng)標(biāo)上管腳號(hào); ; 靜態(tài)測(cè)試:結(jié)果記入表靜態(tài)測(cè)試:結(jié)果記入表5.16.1;

13、5.16.1; 動(dòng)態(tài)測(cè)試:動(dòng)態(tài)測(cè)試:A A為為1kHz 1kHz 正方波正方波,B=1,B=1,記錄輸出記錄輸出波形。波形。 問(wèn)題:只需問(wèn)題:只需2 2片片74LS0074LS00,能否實(shí)現(xiàn)?,能否實(shí)現(xiàn)?221 1電源電源5V5V核對(duì)無(wú)誤,再接入!核對(duì)無(wú)誤,再接入!2 2輸出端不能短路、線與;輸出端不能短路、線與;3 3多余輸入端處置方法:多余輸入端處置方法:TTLTTL與非門(mén)、與門(mén):并聯(lián)、接與非門(mén)、與門(mén):并聯(lián)、接+5V +5V 、懸空、懸空TTLTTL或非門(mén)、或門(mén):并聯(lián)、接地、懸空或非門(mén)、或門(mén):并聯(lián)、接地、懸空CMOSCMOS電路的任何輸入端均不能懸空!電路的任何輸入端均不能懸空!23141

14、312111234109856774LS00 四 2 輸入與非門(mén)VCC 4B 4A 4Y 3B 3A 3Y& 1A 1B 1Y 2A 2B 2Y GND141312111234109856774LS04 六反相器VCC 6A 6Y 5A 5Y 4A 4Y 1A 1Y 2A 2Y 3A 3Y GND111111141312111234109856774LS10 三 3 輸入與非門(mén) VCC 1C 1Y 3C 3B 3A 3Y& 1A 1B 2A 2B 2C 2Y GND&141312111234109856774LS20 雙 4 輸入與非門(mén) VCC 2D 2C NC 2B

15、2A 3Y& 1A 1B NC 1C 1D 1Y GND&241.記錄實(shí)驗(yàn)所測(cè)得記錄實(shí)驗(yàn)所測(cè)得TTL與非門(mén)的主要參數(shù);與非門(mén)的主要參數(shù);2.繪制繪制TTL與非門(mén)的傳輸特性曲線,標(biāo)出有關(guān)與非門(mén)的傳輸特性曲線,標(biāo)出有關(guān)參數(shù),算出噪聲容限;參數(shù),算出噪聲容限;3.寫(xiě)出比較器的設(shè)計(jì)過(guò)程,畫(huà)出邏輯電路圖,寫(xiě)出比較器的設(shè)計(jì)過(guò)程,畫(huà)出邏輯電路圖,記錄測(cè)試結(jié)果;記錄測(cè)試結(jié)果;4. 記錄實(shí)驗(yàn)過(guò)程中出現(xiàn)的缺點(diǎn)或不正常景象,記錄實(shí)驗(yàn)過(guò)程中出現(xiàn)的缺點(diǎn)或不正常景象,分析緣由,闡明處理的方法和過(guò)程;分析緣由,闡明處理的方法和過(guò)程;5.思索題:思索題: P- 12如何將與非門(mén)作為非門(mén)運(yùn)用?如何將與非門(mén)作為非門(mén)運(yùn)用? TTL或非門(mén)或門(mén)不用的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論