實驗一 使用Protel 99SE繪制電路原理圖(1)_word文檔免費_第1頁
實驗一 使用Protel 99SE繪制電路原理圖(1)_word文檔免費_第2頁
實驗一 使用Protel 99SE繪制電路原理圖(1)_word文檔免費_第3頁
實驗一 使用Protel 99SE繪制電路原理圖(1)_word文檔免費_第4頁
實驗一 使用Protel 99SE繪制電路原理圖(1)_word文檔免費_第5頁
已閱讀5頁,還剩3頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、實驗一 使用Protel 99SE繪制電路原理圖利用Protel 99SE繪圖工具繪制圖1、圖2所示的整流穩(wěn)壓電路。自行創(chuàng)建78L12集成元件,最終生成元件報表和網(wǎng)絡(luò)表。(1)圖1 整流穩(wěn)壓電路仿真原理圖表1 圖1中元件清單元件元件庫名稱元件庫中名稱封裝名稱信號源VSIN*電容CAP電解電容CAPACITOR POL整流橋BRIDGE1D-46穩(wěn)壓器自建78L12TO-92A(2)圖2 整流穩(wěn)壓電路原理圖表1 圖2中元件清單元件元件庫名稱元件庫中名稱封裝名稱連接器CON2SIP2電容CAP電解電容CAPACITOR POL整流橋BRIDGE1D-46穩(wěn)壓器自建78L12TO-92A實驗二 使用

2、Protel 99SE設(shè)計印制電路板設(shè)計實驗一整流穩(wěn)壓電路的電路板。設(shè)計要求:(1) 使用雙面板,板框尺寸為2000mil1500mil。(2) 采用插針式元件,過孔鍍銅。(3) 焊盤之間允許走一根銅膜線。(4) 最小銅膜線走線寬度為20mil。提示:(1)利用向?qū)Фx電路板。(2)整流橋的封裝在封裝庫International Rectifiers.lib中。(3)整流橋的封裝采用D-46,穩(wěn)壓器的封裝采用TO-92A。(4) 修改原理圖中整流橋四個引腳的編號,使其與整流橋封裝的焊盤編號一致。(5)在網(wǎng)絡(luò)表編輯器中修改整流橋的四個節(jié)點。(7)將電路板編輯窗口的背景設(shè)為白色,絲印層、錫膏層設(shè)為

3、黑色。(6)利用鍵盤上的PrintScreen鍵和Windows開始菜單附件中的畫圖工具將畫好的電路板粘貼到Word文檔中,再用圖片工具設(shè)為灰度圖像。實驗三 晶體管放大電路仿真圖3.1所示電路為二級電壓串聯(lián)負(fù)反饋放大電路。其中,激勵源Vs的屬性參數(shù)為默認(rèn)值,三極管Q2N3904的模型參數(shù)為默認(rèn)值。電路圖元件清單ItemQuantityReferencePart2 1 Cb3 10n3 2 Ce2,Ce110u4 2 Q1,Q2 Q2N39045 1 RL 2k6 2 Rb3,Rb133k7 2 Rb4,Rb27k9 2 Re1,Rc2 40010 1 Re2 90011 1 Re3 10012

4、 1 Rf 20k13 1 Rs 200實驗要求:1 利用OrCAD/Capture繪制電路原理圖。2 利用OrCAD/Pspice作如下分析:(1)求直流工作點。(2)求溫度在30到70變化時,兩晶體管集電極電流的變化曲線。分別變化了多少?(溫度對放大電路靜態(tài)工作點的影響)(3)分別求無負(fù)反饋和有負(fù)反饋時電路的交流輸入電阻、交流輸出電阻、電壓增益的變化曲線和通頻帶。當(dāng)頻率f100kHz時的輸入電阻、輸出電阻、放大倍數(shù)分別是多少?提示:1. OrCAD軟件中的文件不能存放在中文路徑下。2. 圖中元器件所在庫Q2N3904/BIPOLARR、C/ANALOGVAC、VDC/SOURCEGND/S

5、OURCE3.求輸出電阻時,將輸入交流電壓源Vs短路,負(fù)載電阻RL開路,在開路端口接入一個交流電壓源。實驗四 Quartus文本輸入法設(shè)計邏輯電路1利用Quartus完成2選1多路選擇器的文本編輯輸入,并進(jìn)行編譯和仿真,給出仿真波形及分析說明?!緟⒖汲绦颉浚篍NTITY mux21a IS PORT ( a, b, s: IN BIT; y : OUT BIT );END ENTITY mux21a;ARCHITECTURE one OF mux21a ISBEGIN PROCESS (a,b,s) BEGINIF s =0 THEN y = a ; ELSE y = b ;END IF; END PROCESS;END ARCHITECTURE one ;2利用Quartus完成帶異步復(fù)位的D觸發(fā)器的文本編輯輸入,并進(jìn)行編譯和仿真,給出仿真波形及分析說明。實驗五 Quartus圖形輸入法設(shè)計邏輯電路(1)實驗內(nèi)容:1利用Quartus圖形輸入法完成半加器和全加器的設(shè)計,并將此全加器電路設(shè)置成一個硬件符號入庫。2建立一個更高層次的原理圖設(shè)計,利用以上獲得的1位全加器構(gòu)成4位全加器,并完成編譯及仿真,給出仿真波形及分析說明。(2)實驗原理:1一個1位全加器可以由兩個半加器和一個或門構(gòu)成,其電路原理圖如下:圖3-1 半加器原理圖表3-1 半加器真值表absoco0000011010

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論