EDA-D觸發(fā)器的設(shè)計_第1頁
EDA-D觸發(fā)器的設(shè)計_第2頁
EDA-D觸發(fā)器的設(shè)計_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、EDA-D觸發(fā)器的設(shè)計南京工程學(xué)通信工程學(xué)院實驗報告課程名稱TCP/IP實驗項目名稱多進程并發(fā)服務(wù)器編程實驗學(xué)生班級 實驗學(xué)生學(xué)號 實驗地點媒通111 208110509 信息樓C216實驗學(xué)生姓名 實驗時間陸春萍2021. 10. 25指導(dǎo)教師簽名實驗成績評定年 月 日一、實驗?zāi)康膶W(xué)習(xí)在maxplus H下用VHDL語言設(shè)計簡單時序電路與功能仿真的方法。二、驗儀器設(shè)備1、PC 機一臺 2、maxplus II«三、實驗要求1、預(yù)習(xí)教材中的相關(guān)內(nèi)容,編寫出D觸發(fā)器的VHDL源程序。2熟悉maxplus軟件 使用方法3、用VHDL語言輸入方式完成電路設(shè)計,編譯、仿真。四、實驗內(nèi)容及參考

2、實驗步驟(一)、設(shè)計輸入1、開機,進入 maxplus II o2、為本工程設(shè)計建立一個工程文件夾,file之projiect, name之dffl;3、建立設(shè)計文件。選擇File菜單之New項,選擇文件類型,本設(shè)計選擇VHD File。建立一個文本編輯 文件4、點擊0K,輸入源程序:5、保存文件。注意,必須保存為vhd類型,旦文件名與源程序的實體名相同。(二)、編譯1、編譯。點擊Start Compilation按鈕進行編譯。如果發(fā)現(xiàn)錯誤,改正后再次編譯。(三)、仿真1、建立波形文件。選擇File菜單之New項,選擇waveform edit file的SCF文件類型,建立一個波形 文件2、設(shè)定仿真時間:選擇菜單file的End Time -50us,.設(shè)定仿真時間域。3、輸入端口信號。選擇菜單node的enter nodes from snf項,在彈出得出的對話 框中單擊List按鈕,將需要的端口信號拖倒波形編輯器中。4、編輯輸入波形。在輸入端口加上適當(dāng)?shù)男盘?,以便在輸出端進行觀察。5、保存 文件。6、進行仿真。點擊Start Simulation按鈕進行仿真。7、仿真輸出波形:五、VHDL語言的設(shè)計流程設(shè)計輸入、編譯、仿真六、時序電路的設(shè)計方法編輯和輸入設(shè)計文件、

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論