ISE14.4簡易開發(fā)流程_第1頁
ISE14.4簡易開發(fā)流程_第2頁
ISE14.4簡易開發(fā)流程_第3頁
ISE14.4簡易開發(fā)流程_第4頁
ISE14.4簡易開發(fā)流程_第5頁
已閱讀5頁,還剩3頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、1 找到桌面上的ISE圖標(biāo) ,打開ISE。2 選擇File->New Project,Name填寫創(chuàng)建的工程名字,Location選擇創(chuàng)建的工程目錄,然后Next。3 在Project Settings中,F(xiàn)amily選擇Spartan6,Device選擇XC6SLX9,Package選擇TQG144,Speed選擇-2.如果用Modelsim仿真的話,Simulator選擇Modelsim-SE Mixed,Preferred Language根據(jù)你使用的區(qū)別選擇VHDL或Verilog,然后Next。4 選擇Finish。5 選擇Project或在Hierarchy下單擊鼠標(biāo)右鍵,選

2、擇New Source。6 如果你使用的是Verilog,選擇Verilog Module;如果你使用的是VHDL,則選擇VHDL Module。填寫File name,選擇Next。7 選擇Next,然后Finish。8 在top.v(VHDL為top.vhd)中寫代碼。9 下圖為流水燈的參考示例程序。10 新建約束文件。選擇Project或單擊鼠標(biāo)右鍵,New Source->Implementation Constraints File,在File name中填寫約束文件名字,然后Next,F(xiàn)inish。11 在top.ucf中編寫約束文件。12 在Processes中依次點擊Sy

3、nthesis-XST(綜合)、Implement Design(實現(xiàn))和Generate Programming File(生成bit文件)。13 將程序下載到板子中。將開發(fā)板連接到電腦上,打開電源。ISE選擇Configure Target Device,出現(xiàn)ISE iMPACT。14 雙擊Boundary Scan,右鍵選擇Initialize Chain或點擊圖標(biāo)。15 關(guān)閉Auto Assign Configuration Files Query Dialog,出現(xiàn)Device Programming Properties,繼續(xù)關(guān)閉。雙擊xc6slx9 bypass上面的xilinx圖標(biāo)。16 選擇所創(chuàng)建目錄下的bit文件,點擊打開。17 關(guān)閉出現(xiàn)的Attach SPI or BPI PROM,右鍵點擊xc6slx9 top.bit上的x

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論