數電實驗報告時序邏輯電路.doc_第1頁
數電實驗報告時序邏輯電路.doc_第2頁
數電實驗報告時序邏輯電路.doc_第3頁
數電實驗報告時序邏輯電路.doc_第4頁
數電實驗報告時序邏輯電路.doc_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

專業(yè):姓名:學號:日期:2010.5.26地點:東三306 B-1實驗報告課程名稱:數字電子技術基礎實驗 指導老師:樊偉敏 成績:_實驗名稱:時序邏輯電路實驗 實驗類型:設計類 同組學生姓名:_一、實驗目的和要求(必填)二、實驗內容和原理(必填)三、主要儀器設備(必填)四、操作方法和實驗步驟五、實驗數據記錄和處理六、實驗結果與分析(必填)七、討論、心得一、實驗目的和要求1. 加深理解時序電路的工作原理。2. 掌握同步時序邏輯電路的設計與調試方法。3. 了解集成時序邏輯電路的應用。4. 提高分析實驗中出現(xiàn)的問題的能力,學習自啟動電路的設計方法。二、主要儀器與設備實驗選用集成電路芯片:74LS00(與非門)、74LS55(與或非門)、74LS74(雙D觸發(fā)器)、74LS107(雙JK 觸發(fā)器),74LS161中規(guī)模集成計數器,GOS-6051 型示波器,導線,SDZ-2 實驗箱。三、實驗內容和原理、數據記錄1. 用74LS107型J-K觸發(fā)器和74LS11三輸入與非門設計一個8421BCD碼的同步十進制加法計數器并進行實驗。實驗原理:手寫實驗結果:10進制計數器可以正常工作。2. 用74LS74雙D觸發(fā)器二片和74LS55或非門三片設計一個三相脈沖分配電路并進行實驗。要求:用環(huán)形計數器來構成一個可逆三相脈沖分配電路。電路的三個輸出分別用A、B、C表示,當可逆分配控制端X=“1” 時,輸出相序為:當可逆分配控制端X=“0” 時,輸出相序為:實驗原理:手寫實驗結果:當x=1時,用示波器觀察的波形:QcQbQbQaQaCP仿真得到的波形圖:3. 用74LS161中規(guī)模集成計數器和74LS00型與非門,設計一個數字鐘電路,分兩步分別連接60進制和24進制計數器。實驗原理:手寫實驗結果:數字鐘電路可以正常工作。4. 用74LS161中規(guī)模集成計數器和74LS00型與非門,構成一個十進制計數器。示波器觀察觀察CP、Q1、Q2、Q3、Q4的波形,并繪制其波形。實驗原理:手寫實驗波形:用示波器觀察所得的波形:QBQACPQAQcQcQBQD波形圖:實驗結果:10進制計數器可以正常工作。四、實驗心得 1使用示波器,在把電路的輸出接到示波器上時,探頭最好直接接到電路的輸出端,減少不必要的導線以減少干擾信號,并且把信號衰減10倍送入示波器,以增加輸入阻抗。且觀察波形時避免碰觸導線,否則波形會晃動模糊。2實驗中不用的使能管腳都要接上相應的電平,防止干擾。3在實際時序邏輯設計電路中,具有同步保持功能的芯片,最好設計成同步時序電路,設計簡單,信

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論