數(shù)邏05級試卷B.pdf_第1頁
數(shù)邏05級試卷B.pdf_第2頁
數(shù)邏05級試卷B.pdf_第3頁
數(shù)邏05級試卷B.pdf_第4頁
數(shù)邏05級試卷B.pdf_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁1 廣東工業(yè)大學(xué)考試試卷廣東工業(yè)大學(xué)考試試卷 B 課程名稱 考試時間 第 21 周星期一 1 月 22 日 數(shù)數(shù) 字字 邏邏 輯輯 三 單項選擇題 三 單項選擇題 1414分 分 注注 每題每題2分分 二 填空題 二 填空題 10 10 分 分 注注 1 1 4 4題題 每空每空1 1分 分 題題5 5為為2 2分 分 題題6為為3分 分 1 為了保證門電路的正確邏輯關(guān)系和穩(wěn)定可靠 對于或非門的多余輸入端最好應(yīng) 與非門的多余輸入端最好應(yīng) 2 8 選 1 數(shù)據(jù)選擇器 其地址輸入端的個數(shù)有 個 3 九進制計數(shù)器至少要用到的觸發(fā)器個數(shù)為 個 4 將4個三態(tài)門的輸出端接到同一條數(shù)據(jù)線上去 則在任何時刻應(yīng)有至少 個 三態(tài)門處于高阻態(tài) 5 RS觸發(fā)器的特性方程為 一 判斷題 一 判斷題 6 6分 用 分 用 表示對 表示對 用 用 表示錯表示錯 1 開路門 OD門和OC門 電路的輸出端具有線與功能 2 用高電平H表示邏輯1狀態(tài) 低電平L表示邏輯0狀態(tài) 稱為負邏輯 3 構(gòu)成 8位寄存器應(yīng)選用3個觸發(fā)器 4 譯碼器 例如3 8線譯碼器 4 16線譯碼器 具有產(chǎn)生邏輯函數(shù)功能 5 凡是用與非門構(gòu)成的邏輯電路一定是組合電路 6 A D轉(zhuǎn)換器是實現(xiàn)將模擬信號轉(zhuǎn)換位數(shù)字信號的電路 學(xué)院 學(xué)院 專專 業(yè)業(yè) 班級班級 學(xué)學(xué) 號 號 姓姓 名名 序號序號 裝訂線 題 號 一二三四五六七八九十 總分 評卷得分 評卷簽名 復(fù)核得分 復(fù)核簽名 1 集成觸發(fā)器在進行異步置1或置0操作時 其數(shù)據(jù)端及時鐘端應(yīng)該都 A 接1 B 接0 C 接在一起 D 任意連接 只允許在答題卷上作答 6 利用圖1所示的卡諾圖化簡函數(shù) F F的最簡與或式為 15 13 7 5 14 11 10 4 1 0 dm ABCDF 圈卡諾圖2分 填空1分 CD AB 圖1 請在試卷和答題卷寫上姓名等信息 計算機 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁2 4 邏輯函數(shù)的相等表達式為 BCAABCF BCABCFBCAFAFABCF D C B A BAF 5 可以實現(xiàn)的門電路是 F A B 2 寫出邏輯函數(shù)的標準與或表達式和與非 與非式 3分 3 用與非門畫出該電路圖 3分 七 七 8分 分 試設(shè)計一個三變量一致電路 三個 輸入信號全部相同時 輸出信號 為1 否則為0 題題九九A A 試用74LS151數(shù)據(jù)選擇器實現(xiàn)邏輯函數(shù) m Z 12 10 8 6 5 3 2 0 1 寫出邏輯函數(shù)Z的標準與或表達式 2分 2 求出選擇器各輸入變量的表達式 4分 3 加上必要的門電路畫出連線圖 3分 九 九 9 分分 MSI 組合電路設(shè)計題 在組合電路設(shè)計題 在A B兩題中選做一題兩題中選做一題 注注 只給一題計分 只給一題計分 題題九九B B 試用74LS138譯碼器和與非門電路設(shè)計一個一位二進制全減器 輸入信號 為被減數(shù)A 減數(shù)B 和來自低位的借位C 輸出為差D 和向高位的借位CO 1 寫出真值表 2分 2 求出譯碼器各輸入變量和輸出函數(shù)的表達式 4分 3 畫出連線圖 3分 十 十 9 分分 MSI 時序電路設(shè)計題 時序電路設(shè)計題 在在A B兩題中選做一題兩題中選做一題 注注 只給一題計分 只給一題計分 1 列出狀態(tài)表 2分 2 經(jīng)卡諾圖化簡 求出狀態(tài)方程 驅(qū)動方程 4分 3 畫出用JK觸發(fā)器設(shè)計的邏輯電路圖 3分 選做題選做題A 按給定的某同步時序電路的波形圖 如第4頁的圖10A所示 六 六 8分 分 分析如圖6所示電路 1 寫出邏輯函數(shù)表達式 4分 2 填寫真值表 2分 3 說明電路邏輯功能 2分 1 F1 A B 3 畫出狀態(tài)圖 3分 4 說明其邏輯功能 2分 5 畫出波形圖 設(shè)起始態(tài)Q1Q0 00 3分 Z 5 6 CD AB 圖1 每小題1分 1 4題每空1分 題5為2分 題6為3分 每小題2分 每條表達式2分 2分 2分 2分 2分 計算機 務(wù)必在本答題卷上填寫 專業(yè)班級 姓名和序號 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁6 六 六 8分 分 真值表 ABCF1F2 000 001 010 011 100 101 110 111 七七 8分 分 真值表 ABC 000 001 010 011 100 101 110 111 題六 2分 4分 2分 邏輯功能描述 2分 3分 八 八 16分分 XZ 000 001 010 011 100 101 110 111 n Q1 n Q0 1 1 n Q 1 0 n Q 狀態(tài)表題八 題六 5分 3分 2 驅(qū)動方程 狀態(tài)方程 和輸出方程 1 3 電路圖 1 2 1 2 3 3分 邏輯函數(shù)表達式 邏輯函數(shù)的標準與或表達式和與非 與非式 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁7 題八續(xù) CP 0 Q 1 Q Z X 12 3 4 5 題八 波形圖 九 九 9 分分 3分 3分 3 狀態(tài)圖 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 S2 S1 S3 A0 74LS138 A1 A2 D3 1 D2 2 D1 3 D0 4 Y 5 Y 6 ST 7 A2 9 A1 10 A0 11 D7 12 D6 13 D5 14 D4 15 74LS151 題九A 連線圖 題九B 連線圖 3分 3 1 題九B 真值表 ABCDC0 000 001 010 011 100 101 110 111 2分 3 3分 5 4 邏輯功能描述 2分 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁8 十 十 9 分分 00 01 10 11 n Q1 n Q0 1 1 n Q 1 0 n Q 題十B 狀態(tài)表 題十題十A SBSA DD 76543210 QQQQQQQQ CRCP 74164 題十A 2 連線圖 3分 2 題十A 1 連線圖 CP 74LS160 RD LD C EP ET D0 Q1 Q0 Q2 Q3 D1 D2 D3 CP 74LS160 RD LD C EP ET D0 Q1 Q0 Q2 Q3 D1 D2 D3 6分 1 2分 1 題十題十B 2 狀態(tài)方程 驅(qū)動方程 4分 3 邏輯電路圖 3分 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁9 廣東工業(yè)大學(xué)考試廣東工業(yè)大學(xué)考試 答案卷答案卷 B 課程名稱 考試時間 第 21 周星期一 1 月22 日 數(shù)數(shù) 字字 邏邏 輯輯 學(xué)院 學(xué)院 專專 業(yè)業(yè) 班級班級 學(xué)學(xué) 號 號 姓姓 名名 序號序號 裝訂線 一 判斷題 一 判斷題 6 6分 分 1 2 3 4 5 6 二 填空題 二 填空題 1010分 分 1 2 3 4 三 單項選擇題 三 單項選擇題 1414分 分 1 2 3 4 5 6 7 A 1 Q 12 34 B 2 Q t t 五 五 8分 分 四 四 12分 分 F2 F1 CMOS電路 TTL電路 F3 F2 F1 F3 每小題1分 1 4題每空1分 題5為2分 題6為3分 DB A 每小題2分 B DAB 接高電平或與有用端并接 343 接低電平或與有用端并接 0 1 RSRQSQ nn 每條表達式2分 BA BA 0 A CAB 1 CAB 或 2分 2分 2分 2分 n Q2 D S n Q1 5 1 1 n Q圖5a 1 2 n Q圖5b 6 圈卡諾圖2分 填空1分 BCCBF CD AB 圖1 1 00 01 11 10 00 01 11 101 11 1 1 d dd d 計算機 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁10 六 六 8分 分 真值表 ABCF1F2 000 001 010 011 100 101 110 111 七七 8分 分 真值表 ABC 000 001 010 011 100 101 110 111 題六 1 1 1 1 2分 2分 2分 CBABCACABABC CBABAABCBABAABF 1 1 1 1 1 CBACBACBAABC CBABACBABAF 2 2分 邏輯功能 全加器 2分 1分 3分 0 F 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 C F A B 與非門的多余輸入端最好應(yīng) 2 8 選 1 數(shù)據(jù)選擇器 其地址輸入端的個數(shù)有 個 3 九進制計數(shù)器至少要用到的觸發(fā)器個數(shù)為 個 4 將4個三態(tài)門的輸出端接到同一條數(shù)據(jù)線上去 則在任何時刻應(yīng)有至少 個 三態(tài)門處于高阻態(tài) 5 RS觸發(fā)器的特性方程為 一 判斷題 一 判斷題 6 6分 用 分 用 表示對 表示對 用 用 表示錯表示錯 1 開路門 OD門和OC門 電路的輸出端具有線與功能 2 用高電平H表示邏輯1狀態(tài) 低電平L表示邏輯0狀態(tài) 稱為負邏輯 3 構(gòu)成 8位寄存器應(yīng)選用3個觸發(fā)器 4 譯碼器 例如3 8線譯碼器 4 16線譯碼器 具有產(chǎn)生邏輯函數(shù)功能 5 凡是用與非門構(gòu)成的邏輯電路一定是組合電路 6 A D轉(zhuǎn)換器是實現(xiàn)將模擬信號轉(zhuǎn)換位數(shù)字信號的電路 學(xué)院 學(xué)院 專專 業(yè)業(yè) 班級班級 學(xué)學(xué) 號 號 姓姓 名名 序號序號 裝訂線 題 號 一二三四五六七八九十 總分 評卷得分 評卷簽名 復(fù)核得分 復(fù)核簽名 1 集成觸發(fā)器在進行異步置1或置0操作時 其數(shù)據(jù)端及時鐘端應(yīng)該都 A 接1 B 接0 C 接在一起 D 任意連接 答案必須寫在答題卷上 D 接高電平或與有用端并接 3 4 3 接低電平或與有用端并接 0 1 RSRQSQ nn 6 利用圖1所示的卡諾圖化簡函數(shù) F F的最簡與或式為 15 13 7 5 14 11 10 4 1 0 dm ABCDF BCCBF 圈卡諾圖2分 填空1分 CD AB 圖1 圖1 廣東工業(yè)大學(xué)試卷用紙 共 8 頁 第頁14 四 四 1212分 分 寫出下列各電路圖分別為 CMOS電路和TTL電路時 輸出端相應(yīng)輸出 信號的邏輯表達式 4 邏輯函數(shù)的相等表達式為 BCAABCF BCABCFBCAFAFABCF D C B A BAF 5 可以實現(xiàn)的門電路是 F A B D F A B 1 C F A B 1 A F A B 1 B A F1 10k 1 圖4a B 10k A F2 1 圖4b B 4分 4分 圖4c 4分 F3 RL VDD VCC A B C 5k 7 所謂同步時序電路 是指電路中各觸發(fā)器 A 數(shù)據(jù)端上的數(shù)據(jù)是同時變化的B 是在同一時鐘同一邊沿或電平上 翻轉(zhuǎn)的 C 的觸發(fā)方式是一樣的D 是同時清零或置位的 B D A B BA BA 0 A CAB 1 3 用0 1兩個符號對60個信息進行編碼 則至少需要 A 6位B 7位C 8位D 9位 A 五 五

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論