數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)_第1頁
數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)_第2頁
數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)_第3頁
數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)_第4頁
數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字邏輯知到智慧樹期末考試答案題庫2025年山東科技大學(xué)鐘控制觸發(fā)器的觸發(fā)方式分為:()

答案:高電平觸發(fā);低電平觸發(fā);上升沿觸發(fā);下降沿觸發(fā)進(jìn)位計數(shù)制的兩個基本要素是:()

答案:基數(shù)和權(quán)試說明下列各種門電路中哪些可以將輸出端并聯(lián)使用(輸入端的狀態(tài)不一定相同)。()

答案:具有推拉式輸出級的TTL電路;TTL電路的OC門;漏極開路的CMOS門設(shè)字長為8位,利用反碼求[21-26]反=()

答案:11111010設(shè)任意一個十進(jìn)制整數(shù)為D,轉(zhuǎn)換成二進(jìn)制數(shù)為B。根據(jù)數(shù)制的概念,下列敘述中正確的是:()

答案:數(shù)字B的位數(shù)≥數(shù)字D的位數(shù)計算機(jī)系統(tǒng)中采用補(bǔ)碼運(yùn)算的目的是為了:()

答案:簡化計算機(jī)的設(shè)計計數(shù)器分為:()

答案:加1計數(shù)器;減1計數(shù)器;可逆計數(shù)器觸發(fā)器可以用來構(gòu)成時序電路的存儲部件。()

答案:對表示一位十進(jìn)制數(shù)至少需要幾位二進(jìn)制數(shù)?()

答案:4表示一個兩位十六進(jìn)制數(shù)至少需要幾位十進(jìn)制數(shù)?()

答案:3若某數(shù)z的真值為-0.1010,在計算機(jī)中該數(shù)表示為1.0110,則該數(shù)所用的編碼方法是什么碼?()

答案:補(bǔ)若最小化狀態(tài)表中有3個狀態(tài),狀態(tài)編碼長度為:()

答案:2若十進(jìn)制數(shù)"-57"在計算機(jī)內(nèi)表示為11000111,則其表示方式為:()

答案:補(bǔ)碼系統(tǒng)一般可分為模擬系統(tǒng)、數(shù)字系統(tǒng)和模擬數(shù)字混合系統(tǒng)。()

答案:對現(xiàn)代計算機(jī)中采用二進(jìn)制數(shù)制是因為二進(jìn)制數(shù)的優(yōu)點(diǎn)是:()

答案:物理上容易實(shí)現(xiàn)且簡單可靠;運(yùn)算規(guī)則簡單;適合邏輯運(yùn)算。某數(shù)在計算機(jī)中用8421BCD碼表示為011110001001,其真值為:()

答案:789構(gòu)成模大于16小于256的計數(shù)器,要用幾片74161芯片?()

答案:2片構(gòu)成8位可逆移位寄存器要用幾片74LS194芯片?()

答案:2片時序邏輯電路的特點(diǎn)是()

答案:含有記憶元件;輸出、輸入間有反饋通路;電路輸出與以前狀態(tài)有關(guān)時序電路的輸出不僅與當(dāng)前的輸入有關(guān)還與上一時刻的狀態(tài)有關(guān)。()

答案:對時序電路當(dāng)前的輸出只有當(dāng)前的輸入有關(guān)系。()

答案:錯時序電路分為同步時序電路和異步時序電路。()

答案:對按照數(shù)的進(jìn)位制概念,下列各數(shù)中正確的八進(jìn)制數(shù)是:()

答案:8707當(dāng)多片74LS161級聯(lián)時,有哪幾種級聯(lián)方式?()

答案:串行;并行常用的BCD碼有:()

答案:8421碼已知A=(10111110)2,B=(AE)16,C=(184)10,關(guān)系成立的不等式是:()

答案:B<C<A已知X的補(bǔ)碼為10110100,Y的補(bǔ)碼為01101010,則X-Y的補(bǔ)碼為:()

答案:溢出已知X的補(bǔ)碼為10011000,則它的原碼表示為:()

答案:11101000已知[x]補(bǔ)=10110111,[y]補(bǔ)=01001010,則[x-y]補(bǔ)的結(jié)果是:()

答案:01101010已知[x]補(bǔ)=00101000,[y]補(bǔ)=10110010,則[x+y]補(bǔ)=()

答案:11011010將十六進(jìn)制數(shù)4E.C轉(zhuǎn)換成十進(jìn)制數(shù)是:()

答案:78.75將二進(jìn)制、八進(jìn)制和十六進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)的共同規(guī)則是:()

答案:按權(quán)展開對于正數(shù),其原碼,反碼和補(bǔ)碼是:()

答案:一致的寄存器只能存儲數(shù)據(jù),不能構(gòu)成計數(shù)器。()

答案:錯如果在一個非零無符號二進(jìn)制整數(shù)之后添加一個0,則此數(shù)的值為原數(shù)的多少倍?()

答案:2倍如果X為負(fù)數(shù),由[x]補(bǔ)求[-x]補(bǔ)是將:()

答案:[x]補(bǔ)連同符號位一起各位變反,末位加1基于硬件描述語言HDL的硬件設(shè)計主要特點(diǎn)是()。

答案:自上而下的設(shè)計方法;IP的使用合嵌入式模塊的應(yīng)用;降低了設(shè)計難度;主要設(shè)計文件是用HDL語言編寫的源程序在CMOS電路中,輸入端允許懸空。()

答案:錯反碼是(1011101)反,其對應(yīng)的十進(jìn)制數(shù)是:()

答案:-34十進(jìn)制數(shù)91轉(zhuǎn)換成二進(jìn)制數(shù)是:()

答案:1011011十進(jìn)制數(shù)-48用補(bǔ)碼表示為:()

答案:11010000假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校驗的字符碼是:()

答案:11001001任何一個組合邏輯電路都可以用一個PAL來實(shí)現(xiàn)。()

答案:錯以下為MAX+PLUSII的原理圖輸入設(shè)計流程步驟,1.項目建立2.輸入設(shè)計項目,存盤3.項目編譯,時序仿真4.管腳鎖定,編程下載。正確順序為()。

答案:1234二進(jìn)制數(shù)100100等于十進(jìn)制數(shù):()

答案:36二極管具有單向?qū)щ娦?。(?/p>

答案:對與十進(jìn)制數(shù)118對應(yīng)的十六進(jìn)制數(shù)為:()

答案:76與余3碼(10001000)等值的十進(jìn)制數(shù)是:()

答案:55下列數(shù)中最小的數(shù)是:()

答案:[10010101]補(bǔ)下列器件中,屬于時序電路的有()

答案:計數(shù)器和全加器;計數(shù)器和寄存器下列哪種門電路可以將輸出端直接并聯(lián)使用:()

答案:OC門下列兩個二進(jìn)制數(shù)進(jìn)行算術(shù)運(yùn)算,10000-101=()

答案:01011三極管的三個工作區(qū)域分別是:飽和區(qū)、截止區(qū)、放大區(qū)。()

答案:對三態(tài)門的三個狀態(tài)是:()

答案:高電平;低電平;高阻態(tài)一個相對完整的VHDL設(shè)計由庫、程序包實(shí)體、結(jié)構(gòu)體、配置幾個部分組成。()

答案:對一個字長為7位的無符號二進(jìn)制整數(shù)能表示的十進(jìn)制數(shù)值范圍是:()

答案:0~127一個四位二進(jìn)制補(bǔ)碼的表示范圍是:()

答案:-8~7一個八進(jìn)制的數(shù)可以用幾位二進(jìn)制的數(shù)表示?()

答案:3一個8位二進(jìn)制整數(shù),采用補(bǔ)碼表示,且由3個“1”和5個“0”組成,則最小值為:()

答案:-125VHDL的描述風(fēng)格可歸納為()。

答案:行為描述;寄存器傳輸式描述;結(jié)構(gòu)描述;數(shù)據(jù)流描述VDHL的程序結(jié)構(gòu)特點(diǎn)具體包括()?

答案:VHDL具有更強(qiáng)的行為描述能力決定了它成為系統(tǒng)設(shè)計領(lǐng)域最佳的硬件描述語言。;VHDL豐富的仿真語言和庫函數(shù),是的在大規(guī)模集成電路設(shè)計的早期就能查驗出設(shè)計系統(tǒng)的功能可行性,可隨時對設(shè)計進(jìn)行功能仿真、時序仿真。;VHDL語句的行為描述能力和程序結(jié)構(gòu)決定了它具有支持大規(guī)模集成電路設(shè)計的分解和對已有設(shè)計的再利用功能。;對于VHDL完成的一個確定的設(shè)計,可以利用EDA工具進(jìn)行邏輯綜合和優(yōu)化,并自動把VHDL描述設(shè)計轉(zhuǎn)換成門級網(wǎng)表。T觸發(fā)器具有以下哪幾種功能?()

答案:置0;置1;翻轉(zhuǎn)TTL與非門的懸空端可看作:()

答案:高電平TTL與非門電路的輸入端懸空時,可看作高電平輸入。()

答案:對TTL與非門可以實(shí)現(xiàn)“線與”功能。()

答案:錯OC門工作時要外加上拉電阻才可以正常工作。()

答案:對JK觸發(fā)器在CP時鐘脈沖作用下,不能實(shí)現(xiàn)Qn+1=1的輸入信號是()。

答案:J=K=QnJ-K觸發(fā)器具有哪些功能:()

答案:置0;置1;保持;翻轉(zhuǎn)FPGA是采用()技術(shù)實(shí)現(xiàn)互聯(lián)的。

答案:SRAMFPGA與CPLD的主要差別在于集成度()

答案:錯D觸發(fā)器有以下哪幾種功能?()

答案:置0;置1;保持8421BCD碼是否具有奇偶特性?()

答案:是8位補(bǔ)碼表示的定點(diǎn)整數(shù)的范圍是:()

答案:-128~+12774LS160和74LS161都是模為16的加1計數(shù)器。()

答案:錯

答案:對

答案:ABC組合為010、011時,輸出F為1;ABC組合為100、101時,輸出F為1

答案:錯

答案:對

答案:錯

答案:對

答案:

答案:對

答案:對

答案:邏輯函數(shù)表達(dá)式1和2全部正確

答案:對

答案:

答案:錯

答案:錯

答案:

答案:對

答案:錯

答案:對

答案:

答案:對

答案:

答案:錯

答案:對

答案:對

答案:

答案:對

答案:對

答案:對

答案:對

答案:對

答案:

答案:錯

答案:

答案:

答案:對

答案:對

答案:錯

答案:對

答案:

答案:對

答案:

答案:對

答案:對

答案:全部正確

答案:錯

答案:

答案:

答案:對

答案:

答案:對

答案:對

答案:錯

答案:錯

答案:對

答案:對

答案:對

答案:對

答案:000、001;;100、101;;110、111;

答案:錯

答案:

答案:對

答案:

答案:上升沿觸發(fā)

答案:錯

答案:

答案:圖(a);圖(c);圖(d)

答案:1111000

答案:10

答案:模為6

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論