【低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路設(shè)計10000字(論文)】_第1頁
【低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路設(shè)計10000字(論文)】_第2頁
【低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路設(shè)計10000字(論文)】_第3頁
【低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路設(shè)計10000字(論文)】_第4頁
【低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路設(shè)計10000字(論文)】_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

[20](如圖5.2)。圖5.2版圖LVS驗證5.3本章小結(jié)本章首先針對前述設(shè)計的電路版圖做了DRC驗證,確定版圖的繪制是否符合規(guī)則文件的要求,并且對不符合驗證的模塊進行了修改設(shè)計,并與相應(yīng)的電路原理圖進行比較,同時用LVS對比驗證修改錯誤來確保電路原理圖和版圖一致。

結(jié)論本論文的設(shè)計預(yù)期是設(shè)計一個能夠滿足低功耗且實現(xiàn)細(xì)分驅(qū)動的LCD驅(qū)動電路,首先在理論層面上進行了分析,確定了第一、與第二設(shè)計方針,并且在設(shè)計方針的指引下,確定了理論的電路原理圖的設(shè)計方案,之后利用ADE仿真工具對設(shè)計方案進行仿真,通過設(shè)計方案的方針以及對于電路原理圖的仿真確定理論電路原理圖的設(shè)計方案確實可行,完成了電路原理圖設(shè)計階段;其次是對于版圖的布局繪制于驗證,DRC驗證是指版圖繪制是否符合規(guī)則文件,LVS的驗證指的是驗證版圖端口是否與電路原理圖相統(tǒng)一。矩陣式動態(tài)選通方案,能夠極大程度上降低LCD系統(tǒng)的功耗,在既定的頻率之下向控制傳輸門發(fā)送控制信號,所以下一步的研究應(yīng)該著重于對于驅(qū)動電路的速度的優(yōu)化。綜上所述,低功耗LCD細(xì)分驅(qū)動電路設(shè)計的各個步驟都取得了完整的設(shè)計成果,其功能基本實現(xiàn),對于版圖的設(shè)計與繪制也已經(jīng)完成了驗證,整個集成電路的設(shè)計到此完成。

參考文獻侯宏錄,陳海濱,劉纏牢,劉蓉,張雄星著.光電子材料與器件:國防工業(yè)出版社.2012.02何建.解析顯示器的CRT技術(shù).[J].黑龍江科技信息.2007,(13):65.DOI:10.3969/j.issn.1673-1328.2007.13.067.美AnanthaChandrakasan著數(shù)字集成電路周潤德等譯美BehzadRazavi著,陳貴燦等譯.AnalysisandDesignofAnalogIntegratedCircuits.西安:西安交通大學(xué)出版社.2003.12.P.E.艾倫.D.R.CMOS模擬電路設(shè)計[M]科學(xué)出版社1995.02童詩白、華成英編著模擬電子技術(shù)基礎(chǔ)高等教育出版社2006.05閆石主編清華大學(xué)電子學(xué)教研組編數(shù)字電子技術(shù)基礎(chǔ)高等教育出版社2006.05MukundPadmanabbanandKenMartin:"ACMOSAnalogMulti-sinusoidalphaselockLoop",IEEEJ.Solid-StateCircuits:1994,29[9].1046-1057.周志敏、紀(jì)愛華編著開關(guān)電源實用技術(shù)電子工業(yè)出版社2015.01美PAULR.GRAY·PAULJ.HURST著模擬集成電路的分析與設(shè)計高等教育出版社2005.06何樂年,王憶編著模擬集成電路設(shè)計與仿真科學(xué)出版社.2008HwangIn-Chul,KimC,KangSM.ACMOSSelf-RegulatingVCOwithLowSupplySensitivity[J].IEEEJSSC,2004,39(1):42-48.金善子.模擬電路版圖設(shè)計中的匹配藝術(shù)[J].中國集成電路.2006曾慶貴編著集成電路版圖設(shè)計機械工業(yè)出版社2012.09TSMC(TaiwanSemiconductorManufacturingCo.Ltd)0.25μm-CMOS工藝設(shè)計手冊姚芳,李秋利.淺談CMOS模擬集成電路版圖設(shè)計的器件匹配方法[J].集成電路通訊.2008ChristopherSaint,JudySaint著李偉華譯集成電路版圖基礎(chǔ)—實用指南[J]清華大學(xué)出版社2006.10美R.Jacob.Baker著劉艷艷,張為等譯CMOS電路設(shè)計、布局和仿真(第二版?第一卷)北京:人民郵電出版社.2008.4美畢查德?拉扎維.模擬CMO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論