計算機組成原理十套試題選擇填空答案_第1頁
計算機組成原理十套試題選擇填空答案_第2頁
計算機組成原理十套試題選擇填空答案_第3頁
計算機組成原理十套試題選擇填空答案_第4頁
計算機組成原理十套試題選擇填空答案_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

本科生期末試卷(一)一、選擇題(每小題1分,共15分)1從器件角度看,計算機經(jīng)歷了五代變化。但從系統(tǒng)結(jié)構(gòu)看,至今絕大多數(shù)計算機仍屬于(B)計算機。A并行B馮·諾依曼C智能D串行2某機字長32位,其中1位表示符號位。若用定點整數(shù)表示,則最小負整數(shù)為(A)。A-(231-1)B-(230-1)C-(231+1)D-(230+1)3以下有關(guān)運算器的描述,(C)是正確的。A只做加法運算B只做算術(shù)運算C算術(shù)運算與邏輯運算D只做邏輯運算4EEPROM是指(D)。A讀寫存儲器B只讀存儲器C閃速存儲器D電擦除可編程只讀存儲器5常用的虛擬存儲系統(tǒng)由(B)兩級存儲器組成,其中輔存是大容量的磁表面存儲器。Acache-主存B主存-輔存Ccache-輔存D通用寄存器-cache6RISC訪內(nèi)指令中,操作數(shù)的物理位置一般安排在(D)。A棧頂和次棧頂B兩個主存單元C一個主存單元和一個通用寄存器D兩個通用寄存器7當(dāng)前的CPU由(B)組成。A控制器B控制器、運算器、cacheC運算器、主存D控制器、ALU、主存8流水CPU是由一系列叫做"段"的處理部件組成。和具備m個并行部件的CPU相比,一個m段流水CPU的吞吐能力是(A)。A具備同等水平B不具備同等水平C小于前者D大于前者9在集中式總線仲裁中,(A)方式響應(yīng)時間最快。A獨立請求B計數(shù)器定時查詢C菊花鏈10CPU中跟蹤指令后繼地址的寄存器是(C)。A地址寄存器B指令計數(shù)器C程序計數(shù)器D指令寄存器11從信息流的傳輸速度來看,(A)系統(tǒng)工作效率最低。A單總線B雙總線C三總線D多總線12單級中斷系統(tǒng)中,CPU一旦響應(yīng)中斷,立即關(guān)閉(C)標(biāo)志,以防止本次中斷服務(wù)結(jié)束前同級的其他中斷源產(chǎn)生另一次中斷進行干擾。A中斷允許B中斷請求C中斷屏蔽DDMA請求13安騰處理機的典型指令格式為(C)位。A32位B64位C41位D48位14下面操作中應(yīng)該由特權(quán)指令完成的是(B)。A設(shè)置定時器的初值B從用戶模式切換到管理員模式C開定時器中斷D關(guān)中斷15下列各項中,不屬于安騰體系結(jié)構(gòu)基本特征的是(D)。A超長指令字B顯式并行指令計算C推斷執(zhí)行D超線程二、填空題(每小題2分,共20分)1字符信息是符號數(shù)據(jù),屬于處理(非數(shù)值)領(lǐng)域的問題,國際上采用的字符系統(tǒng)是七單位的(ASCII)碼。2按IEEE754標(biāo)準(zhǔn),一個32位浮點數(shù)由符號位S(1位)、階碼E(8位)、尾數(shù)M(23位)三個域組成。其中階碼E的值等于指數(shù)的真值(e)加上一個固定的偏移值(127)。3雙端口存儲器和多模塊交叉存儲器屬于并行存儲器結(jié)構(gòu),其中前者采用(空間)并行技術(shù),后者采用(時間)并行技術(shù)。4虛擬存儲器分為頁式、(段)式、(段頁)式三種。5安騰指令格式采用5個字段:除了操作碼(OP)字段和推斷字段外,還有3個7位的(地址碼)字段,它們用于指定(寄存器)2個源操作數(shù)和1個目標(biāo)操作數(shù)的地址。6CPU從內(nèi)存取出一條指令并執(zhí)行該指令的時間稱為(指令周期),它常用若干個(CPU機器周期)來表示。7安騰CPU中的主要寄存器除了128個通用寄存器、128個浮點寄存器、128個應(yīng)用寄存器、1個指令指針寄存器(即程序計數(shù)器)外,還有64個(1位推斷寄存器)和8個(64位分支寄存器)。8衡量總線性能的重要指標(biāo)是(總線帶寬),它定義為總線本身所能達到的最高傳輸速率,單位是(m/s)。9DMA控制器按其結(jié)構(gòu),分為(選擇型)DMA控制器和(多路型)DMA控制器。前者適用于高速設(shè)備,后者適用于慢速設(shè)備。1064位處理機的兩種典型體系結(jié)構(gòu)是(英特爾64體系結(jié)構(gòu))和(安騰體系結(jié)構(gòu))。前者保持了與IA-32的完全兼容,后者則是一種全新的體系結(jié)構(gòu)本科生期末試卷(二)一、選擇題(每小題1分,共15分)1馮·諾依曼機工作的基本方式的特點是(B)。A多指令流單數(shù)據(jù)流B按地址訪問并順序執(zhí)行指令C堆棧操作D存貯器按內(nèi)容選擇地址2在機器數(shù)(B)中,零的表示形式是唯一的。A原碼B補碼C移碼D反碼3在定點二進制運算器中,減法運算一般通過(D)來實現(xiàn)。A原碼運算的二進制減法器B補碼運算的二進制減法器C原碼運算的十進制加法器D補碼運算的二進制加法器4某計算機字長32位,其存儲容量為256MB,若按單字編址,它的尋址范圍是(D)。A0-64MBB0-32MBC0-32MD0-64M5主存貯器和CPU之間增加cache的目的是(A)。A解決CPU和主存之間的速度匹配問題B擴大主存貯器容量C擴大CPU中通用寄存器的數(shù)量D既擴大主存貯器容量,又?jǐn)U大CPU中通用寄存器的數(shù)量6單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)外,另一個常需采用(C)。A堆棧尋址方式B立即尋址方式C隱含尋址方式D間接尋址方式7同步控制是(C)。A只適用于CPU控制的方式B只適用于外圍設(shè)備控制的方式C由統(tǒng)一時序信號控制的方式D所有指令執(zhí)行時間都相同的方式8描述PCI總線中基本概念不正確的句子是(CD)。APCI總線是一個與處理器無關(guān)的高速外圍設(shè)備BPCI總線的基本傳輸機制是猝發(fā)式傳送CPCI設(shè)備一定是主設(shè)備D系統(tǒng)中只允許有一條PCI總線9CRT的分辨率為1024×1024像素,像素的顏色數(shù)為256,則刷新存儲器的容量為(B)。A512KBB1MBC256KBD2MB10為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用(B)。A通用寄存器B堆棧C存儲器D外存11特權(quán)指令是由(C)執(zhí)行的機器指令。A中斷程序B用戶程序C操作系統(tǒng)核心程序DI/O程序12虛擬存儲技術(shù)主要解決存儲器的(B)問題。A速度B擴大存儲容量C成本D前三者兼顧13引入多道程序的目的在于(A)。A充分利用CPU,減少等待CPU時間B提高實時響應(yīng)速度C有利于代碼共享,減少主輔存信息交換量D充分利用存儲器1464位雙核安騰處理機采用了(B)技術(shù)。A流水B時間并行C資源重復(fù)D流水+資源重復(fù)15在安騰處理機中,控制推測技術(shù)主要用于解決(B)問題。A中斷服務(wù)B與取數(shù)指令有關(guān)的控制相關(guān)C與轉(zhuǎn)移指令有關(guān)的控制相關(guān)D與存數(shù)指令有關(guān)的控制相關(guān)二、填空題(每小題2分,共20分)1在計算機術(shù)語中,將ALU控制器和(運算器)存儲器合在一起稱為(CPU)。2數(shù)的真值變成機器碼可采用原碼表示法,反碼表示法,(補碼)表示法,(移碼)表示法。3廣泛使用的(靜態(tài)隨機存儲器)和(動態(tài)隨機存儲器)都是半導(dǎo)體隨機讀寫存儲器。前者的速度比后者快,但集成度不如后者高。4反映主存速度指標(biāo)的三個術(shù)語是存取時間、(存儲周期)和(存儲器帶寬)。5形成指令地址的方法稱為指令尋址,通常是(順序)尋址,遇到轉(zhuǎn)移指令時(跳躍)尋址。6CPU從(內(nèi)存)取出一條指令并執(zhí)行這條指令的時間和稱為(指令周期)。7RISC指令系統(tǒng)的最大特點是:只有(取數(shù))指令和(存數(shù))指令訪問存儲器,其余指令的操作均在寄存器之間進行。8微型機的標(biāo)準(zhǔn)總線,從帶寬132MB/S的32位(vesa)總線發(fā)展到64位的(PCI)總線。9IA-32表示(英特爾)公司的(32)位處理機體系結(jié)構(gòu)。10安騰體系機構(gòu)采用顯示并行指令計算技術(shù),在指令中設(shè)計了(屬性)字段,用以指明哪些指令可以(并行)執(zhí)行。本科生期末試卷(三)一、選擇題(每小題1分,共15分)1下列數(shù)中最小的數(shù)是(A)。A(101001)2B(52)8C(101001)BCDD(233)162某DRAM芯片,其存儲容量為512K×8位,該芯片的地址線和數(shù)據(jù)線的數(shù)目是(D)。A8,512B512,8C18,8D19,83在下面描述的匯編語言基本概念中,不正確的表述是(C)。A對程序員的訓(xùn)練要求來說,需要硬件知識B匯編語言對機器的依賴性高C用匯編語言編寫程序的難度比高級語言小D匯編語言編寫的程序執(zhí)行速度比高級語言慢4交叉存儲器實質(zhì)上是一種多模塊存儲器,它用(C)方式執(zhí)行多個獨立的讀寫操作。A流水B資源重復(fù)C順序D資源共享5寄存器間接尋址方式中,操作數(shù)在(B)。A通用寄存器B主存單元C程序計數(shù)器D堆棧6機器指令與微指令之間的關(guān)系是(A)。A用若干條微指令實現(xiàn)一條機器指令B用若干條機器指令實現(xiàn)一條微指令C用一條微指令實現(xiàn)一條機器指令D用一條機器指令實現(xiàn)一條微指令7描述多媒體CPU基本概念中,不正確的是(D)。A多媒體CPU是帶有MMX技術(shù)的處理器BMMX是一種多媒體擴展結(jié)構(gòu)CMMX指令集是一種多指令流多數(shù)據(jù)流的并行處理指令D多媒體CPU是以超標(biāo)量結(jié)構(gòu)為基礎(chǔ)的CISC機器8在集中式總線仲裁中,(A)方式對電路故障最敏感。A菊花鏈B獨立請求C計數(shù)器定時查詢9流水線中造成控制相關(guān)的原因是執(zhí)行(A)指令而引起。A條件轉(zhuǎn)移B訪內(nèi)C算邏D無條件轉(zhuǎn)移10PCI總線是一個高帶寬且與處理器無關(guān)的標(biāo)準(zhǔn)總線。下面描述中不正確的是(B)。A采用同步定時協(xié)議B采用分布式仲裁策略C具有自動配置能力D適合于低成本的小系統(tǒng)11下面陳述中,不屬于外圍設(shè)備三個基本組成部分的是(D)。A存儲介質(zhì)B驅(qū)動裝置C控制電路D計數(shù)器12中斷處理過程中,(A)項是由硬件完成。A關(guān)中斷B開中斷C保存CPU現(xiàn)場D恢復(fù)CPU現(xiàn)場13IEEE1394是一種高速串行I/O標(biāo)準(zhǔn)接口。以下選項中,(D)項不屬于IEEE1394的協(xié)議集。A業(yè)務(wù)層B鏈路層C物理層D串行總線管理14下面陳述中,(C)項屬于存儲管理部件MMU的職能。A分區(qū)式存儲管理B交換技術(shù)C分頁技術(shù)1564位的安騰處理機設(shè)置了四類執(zhí)行單元。下面陳述中,(D)項不屬于安騰的執(zhí)行單元。A浮點執(zhí)行單元B存儲器執(zhí)行單元C轉(zhuǎn)移執(zhí)行單元D定點執(zhí)行單元二、填空題(每小題2分,共20分)1定點32位字長的字,采用2的補碼形式表示時,一個字所能表示的整數(shù)范圍是(-2的31次方到2的31次方減1)。2IEEE754標(biāo)準(zhǔn)規(guī)定的64位浮點數(shù)格式中,符號位為1位,階碼為11位,尾數(shù)為52位,則它能表示的最大規(guī)格化正數(shù)為(1023)。3浮點加、減法運算的步驟是()、()、()、()、()。4某計算機字長32位,其存儲容量為64MB,若按字編址,它的存儲系統(tǒng)的地址線至少需要(24)條。5一個組相聯(lián)映射的Cache,有128塊,每組4塊,主存共有16384塊,每塊64個字,則主存地址共(20)位,其中主存字塊標(biāo)記應(yīng)為(9)位,組地址應(yīng)為(5)位,Cache地址共(11)位。6CPU從主存取出一條指令并執(zhí)行該指令的時間叫(指令周期),它通常包含若干個(CPU周期數(shù)),而后者又包含若干個(時鐘周期)。7某中斷系統(tǒng)中,每抽取一個輸入數(shù)據(jù)就要中斷CPU一次,中斷處理程序接收取樣的數(shù)據(jù),并將其保存到主存緩沖區(qū)內(nèi)。該中斷處理需要X秒。另一方面,緩沖區(qū)內(nèi)每存儲N個數(shù)據(jù),主程序就將其取出進行處理,這種處理需要Y秒,因此該系統(tǒng)可以跟蹤到每秒(N/(N*X+Y))次中斷請求。8在計算機系統(tǒng)中,多個系統(tǒng)部件之間信息傳送的公共通路稱為(總線)。就其所傳送信息的性質(zhì)而言,在公共通路上傳送的信息包括(地址)、(數(shù)據(jù))、(控制信息)。9在虛存系統(tǒng)中,通常采用頁表保護、段表保護和鍵保護方法實現(xiàn)(存儲區(qū)域)保護。10安騰體系結(jié)構(gòu)采用推測技術(shù),利用(控制)推測方法和(數(shù)據(jù))推測方法提高指令執(zhí)行的并行度。本科生期末試卷(四)一、選擇題(每小題1分,共15分)1運算器的核心功能部件是(B)。A數(shù)據(jù)總線BALUC狀態(tài)條件寄存器D通用寄存器2某單片機字長32位,其存儲容量為4MB。若按字編址,它的尋址范圍是(A)。A1MB4MBC4MD1MB3某SRAM芯片,其容量為1M×8位,除電源和接地端外,控制端有E和R/W#,該芯片的管腳引出線數(shù)目是(B)。A20B28C30D324雙端口存儲器所以能進行高速讀/寫操作,是因為采用(D)。A高速芯片B新型器件C流水技術(shù)D兩套相互獨立的讀寫電路5單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)以外,另一個數(shù)常需采用(C)。A堆棧尋址方式B立即尋址方式C隱含尋址方式D間接尋址方式6為確定下一條微指令的地址,通常采用斷定方式,其基本思想是(C)。A用程序計數(shù)器PC來產(chǎn)生后繼微指令地址B用微程序計數(shù)器μPC來產(chǎn)生后繼微指令地址C通過微指令順序控制字段由設(shè)計者指定或由設(shè)計者指定的判別字段控制產(chǎn)生后繼微指令地址D通過指令中指定一個專門字段來控制產(chǎn)生后繼微指令地址7微程序控制器中,機器指令與微指令的關(guān)系是(B)。A每一條機器指令由一條微指令來執(zhí)行B每一條機器指令由一段用微指令編成的微程序來解釋執(zhí)行C一段機器指令組成的程序可由一條微指令來執(zhí)行D一條微指令由若干條機器指令組成8CPU中跟蹤指令后繼地址的寄存器是(B)。A地址寄存器B程序計數(shù)器C指令寄存器D通用寄存器9某寄存器中的數(shù)值為指令碼,只有CPU的(A)才能識別它。A指令譯碼器B判斷程序C微指令D時序信號10為實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方法是采用(B)。A通用寄存器B堆棧C主存D外存11采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù),就要占用一個(C)的時間。A指令周期B機器周期C存儲周期D總線周期12將IEEE1394串行標(biāo)準(zhǔn)接口與SCSI并行標(biāo)準(zhǔn)接口進行比較,指出下面陳述中不正確的項是(D)。A前者數(shù)據(jù)傳輸率高B前者數(shù)據(jù)傳送的實時性好C前者使用6芯電纜,體積小D前者不具有熱插拔能力13下面陳述中,不屬于虛存機制要解決的問題項是(D)。A調(diào)度問題B地址映射問題C替換與更新問題D擴大物理主存的存儲容量和字長14進程從運行狀態(tài)轉(zhuǎn)入就緒狀態(tài)的可能原因是(D)。A被選中占有處理機時間B等待某一事件發(fā)生C等待的事件已發(fā)生D時間片已用完二、填空題(每小題2分,共20分)1計算機系統(tǒng)的層次結(jié)構(gòu)從下至上可分為五級,即微程序設(shè)計級(或邏輯電路級)、一般機器級、操作系統(tǒng)級、(匯編語言)級、(高級語言)級。2十進制數(shù)在計算機內(nèi)有兩種表示形式:(字符串)形式和(壓縮的十進制數(shù)串)形式。前者主要用在非數(shù)值計算的應(yīng)用領(lǐng)域,后者用于直接完成十進制數(shù)的算術(shù)運算。3一個定點數(shù)由符號位和數(shù)值域兩部分組成。按小數(shù)點位置不同,定點數(shù)有(定點小數(shù))和(定點整數(shù))兩種表示方法。4對存儲器的要求是容量大、速度快、成本低,為了解決這三方面的矛盾,計算機采用多級存儲體系結(jié)構(gòu),即(高速緩沖存儲器)、(主存儲器)、(外存儲器)。6一個較完善的指令系統(tǒng),應(yīng)當(dāng)有(數(shù)據(jù)處理)、(數(shù)據(jù)存儲)、(數(shù)據(jù)傳送)、(程序控制)四大類指令。7機器指令對四種類型的數(shù)據(jù)進行操作。這四種數(shù)據(jù)類型包括(字符)型數(shù)據(jù)、(數(shù)值)型數(shù)據(jù)、(地址)型數(shù)據(jù)、(邏輯)型數(shù)據(jù)。8CPU中保存當(dāng)前正在執(zhí)行的指令的寄存器是(指令寄存器),指示下一條指令地址的寄存器是(程序計數(shù)器),保存算術(shù)邏輯運算結(jié)果的寄存器是(數(shù)據(jù)緩沖寄存器)和(通用寄存器)。9虛存系統(tǒng)中,通常采用頁表保護、段表保護和鍵保護以實現(xiàn)(存儲區(qū)域)保護。本科生期末試卷(五)一、選擇題(每小題1分,共15分)1某機字長64位,1位符號位,63位表示尾數(shù),若用定點整數(shù)表示,則最大正整數(shù)位(A)。A+(263-1)B+(264-1)C-(263-1)D-(264-1)2請從下面浮點運算器中的描述中選出兩個描述正確的句子(AC)。A浮點運算器可用兩個松散連接的定點運算部件一階碼和尾數(shù)部件來實現(xiàn)。B階碼部件可實現(xiàn)加,減,乘,除四種運算。C階碼部件只進行階碼相加,相減和比較操作。D尾數(shù)部件只進行乘法和除法運算。3存儲單元是指(B)。A存放1個二進制信息位的存儲元B存放1個機器字的所有存儲元集合C存放1個字節(jié)的所有存儲元集合D存放2個字節(jié)的所有存儲元集合4某機字長32位,存儲容量1MB,若按字編址,它的尋址范圍是(D)。A0-1MB0-512KBC0-56KD0-256KB5用于對某個寄存器中操作數(shù)的尋址方式為(C)。A直接B間接C寄存器直接D寄存器間接6程序控制類的指令功能是(D)。A進行算術(shù)運算和邏輯運算B進行主存與CPU之間的數(shù)據(jù)傳送C進行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D改變程序執(zhí)行的順序7指令周期是指(C)。ACPU從主存取出一條指令的時間BCPU執(zhí)行一條指令的時間CCPU從主存取出一條指令加上執(zhí)行一條指令的時間D時鐘周期時間8描述當(dāng)代流行總線結(jié)構(gòu)中基本概念不正確的句子是(AC)。A當(dāng)代流行的總線不是標(biāo)準(zhǔn)總線B當(dāng)代總線結(jié)構(gòu)中,CPU和它私有的cache一起作為一個模塊與總線相連C系統(tǒng)中允許有一個這樣的CPU模塊9CRT的顏色為256色,則刷新存儲器每個單元的字長是(C)。A256位B16位C8位D7位10發(fā)生中斷請求的條件是(A)。A一條指令執(zhí)行結(jié)束B一次I/O操作結(jié)束C機器內(nèi)部發(fā)生故障D一次DMA操作結(jié)束11中斷向量地址是(B)。A子程序入口地址B中斷服務(wù)程序入口地址C中斷服務(wù)程

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論