軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成(重點題)_第1頁
軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成(重點題)_第2頁
軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成(重點題)_第3頁
軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成(重點題)_第4頁
軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成(重點題)_第5頁
已閱讀5頁,還剩136頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

PAGEPAGE1軍隊文職人員(收發(fā)員兼通信員)考試題庫大全-計算機原理組成一、單選題1.設相對尋址的轉移指令占兩個字節(jié),第1個字節(jié)是操作碼,第2個字節(jié)是相對位移量(用補碼表示)。每當CPU從存儲器取出第1個字節(jié)時,即自動完成(PC)+1→PC。若當前PC的內容為3008H,要求轉移到3000H,則該轉移指令第2字節(jié)的內容應為()。A、08HB、09HC、F7HD、F6H答案:D解析:由于轉移指令占兩個字節(jié),當PC的內容為3008H時,執(zhí)行完轉移指令后PC的內容為300AH,所以有3000H-300AH=-AH,用補碼表示為F6H。2.在不同速度的設備之間傳送數(shù)據(jù),()A、必須采用同步控制方式B、必須采用異步控制方式C、可以選用同步控制方式,也可選用異步控制方式D、必須采用應答方式答案:C解析:在不同速度的設備之間傳送數(shù)據(jù),可以采用同步方式,也可以采用異步方式。異步方式主要用于在不同的設備間進行通信,如果兩種速度不同的設備使用同一時鐘進行控制,采用同步控制方式同樣可以進行數(shù)據(jù)的傳送,但不能發(fā)揮快速設備的高速性能。3.禁止中斷的功能可由()來完成。A、中斷禁止觸發(fā)器B、中斷允許觸發(fā)器C、中斷屏蔽觸發(fā)器D、中斷觸發(fā)器答案:B解析:禁止中斷的功能可由中斷允許觸發(fā)器來完成。4.采用串行接口進行七位ASCII碼傳送,帶有一位奇校驗位和一位起始位和一位停止位,當波特率為9600波特時,字符傳送速率為()。A、480B、873C、960D、1371答案:C解析:傳送的信息量一共為10位,波特率為9600波特,則字符傳送速率為9600/10=960。5.在單獨(獨立)編址下,下面的說法()是對的。A、一個具體地址既可對應輸入輸出設備,也可對應內存單元B、一個具體地址只能對應內存單元C、一個具體地址只能對應輸入輸出設備D、只對應內存單元或只對應I/O設備答案:A解析:I/O獨立編址,I/O端口編址和存儲器的編址相互獨立,即I/O端口地址空間和存儲器地址空間分開設置,互不影響。采用這種編址方式,對I/O端口的操作使用輸入/輸出指令(I/O指令)。6.計算機在進行浮點數(shù)的相加(減)運算之前先進行對階操作,若x的階碼大于y的階碼,則應將()。A、x的階碼縮小至與y的階碼相同,且使x的尾數(shù)部分進行算術左移B、x的階碼縮小至與y的階碼相同,且使x的尾數(shù)部分進行算術右移C、y的階碼擴大至與x的階碼相同,且使y的尾數(shù)部分進行算術左移D、y的階碼擴大至與x的階碼相同,且使y的尾數(shù)部分進行算術右移答案:D解析:在浮點數(shù)加減運算時,首先要進行對階,根據(jù)對階的規(guī)則,階碼和尾數(shù)將進行相應的操作。要對階,首先應求出兩數(shù)階碼Ex和Ey之差,即△E=Ex-Ey。若△E=0,表示兩數(shù)階碼相等,即Ex=Ey;若△E>0,表示Ex>Ey;若△E<0,表示Ex<Ey。當Ex≠Ey時,要通過尾數(shù)的移位來改變Ex或Ey,使Ex=Ey相等。對階的規(guī)則是:小階向大階看齊。即階碼小的數(shù)的尾數(shù)右移,每右移一位,階碼加1,直到兩數(shù)的階碼相等為止。如:Ex=Ey,無需對階。Ex>Ey,則My右移。每右移一位,Ey+1→Ey,直至Ex=Ey為止。Ex<Ey,則Mx右移。每右移一位,Ex+1→Ex,直至Ex=Ey為止。7.以硬布線方式構成的控制器也叫()。A、組合邏輯型控制器B、微程序控制器C、存儲邏輯型控制器D、運算器答案:A解析:硬布線控制器是采用時序邏輯技術來實現(xiàn)的,也稱之為組合邏輯型控制器;微程序控制器是采用存儲邏輯來實現(xiàn)的。8.以下四種類型指令中,執(zhí)行時間最長的是()。A、RR型指令B、RS型指令C、SS型指令D、程序控制指令答案:C解析:CPU內部的寄存器的速度是內存的數(shù)十倍,所以訪問內存的時間比較長。而RR型指令是在寄存器之間進行操作,速度比較快。RS型指令的操作數(shù)有寄存器也有內存單元,速度比RR型指令的慢,SS型指令是在兩個內存單元之間操作,速度最慢,時間最長。程序控制指令相當于RR型指令或RS型指令。綜上,SS型指令執(zhí)行時間最長。9.以下關于Cache的敘述中,正確的是()。A、Cache的設計目標是容量盡可能與主存容量相等B、在容量確定的情況下,替換算法的時間復雜度是影響Cache命中率的關鍵因素C、Cache的設計思想是在合理成本下提高命中率D、CPU中的Cache容量應大于CPU之外的Cache容量答案:C解析:Cache是一個高速小容量的臨時存儲器,可以用高速的靜態(tài)存儲器(SRAM)芯片實現(xiàn),可以集成到CPU芯片內部,或者設置在CPU與內存之間,用于存儲CPU最經常訪問的指令或者操作數(shù)據(jù)。Cache的出現(xiàn)是基于兩種因素:首先是由于CPU的速度和性能提高很快而主存速度較低且價格高,其次是程序執(zhí)行的局部性特點。因此,才將速度比較快而容量有限的SRAM構成Cache,目的在于盡可能發(fā)揮CPU的高速度。很顯然,要盡可能發(fā)揮CPU的高速度,就必須用硬件實現(xiàn)其全部功能。10.程序計數(shù)器PC在()中。A、運算器B、控制器C、存儲器D、I/O接口答案:B解析:控制和狀態(tài)寄存器有程序計數(shù)器、指令寄存器、存儲地址寄存器、存儲數(shù)據(jù)寄存器。程序計數(shù)器作用:保持的總是將要執(zhí)行的下一條指令的地址。順序執(zhí)行時PC+1;遇轉移指令時,PC的內容由IR中的地址字段取得。程序計數(shù)器具有寄存信息和計數(shù)兩種功能,位于控制器內。11.磁盤是一種以()方式存取數(shù)據(jù)的存儲設備。A、隨機存取B、順序存取C、直接存取D、只讀存取答案:C解析:在對磁盤進行讀,寫操作時。首先直接指出該存儲器中的某個小區(qū)域,然后再順序訪問,直至找到位置。這種存取方式是直接存取方式。12.5位二進制定點小數(shù),用補碼表示時,最小負數(shù)是()。A、0.1111B、1.0001C、1.1111D、1.0000答案:D解析:根據(jù)補碼的編碼規(guī)則,A項,真值為:0.1111;B項,真值為:-O.1111;C項,真值為:-0.0001;D項,真值為:-1.0000。13.與微指令的執(zhí)行周期對應的是()。A、機器周期B、指令周期C、節(jié)拍周期D、時鐘周期答案:A解析:CPU取出并執(zhí)行一條指令所需的全部時間稱為指令周期,取指階段完成取出指令和分析指令的操作,又稱為取指周期,執(zhí)行階段完成執(zhí)行指令的操作,又稱執(zhí)行周期。機器周期可以看作是所有指令執(zhí)行過程中的一個基準時間,機器周期取決于指令的功能及器件的速度。一個時鐘(或節(jié)拍)周期內可以完成若干個微操作,每個微操作都需要一定的時間,可以用時鐘信號來控制產生一個微操作命令。因此,與微指令的執(zhí)行周期對應的是機器周期。14.某機字長32位,它的存儲容量為256MB,按字節(jié)編址,則它的尋址范圍大小為()。A、256MBB、(256-1)MBC、64MBD、(64-1)MB答案:A解析:該機存儲容量為256MB,又按字節(jié)編址,故其尋址范圍為0~256M-1,尋址空間大小為256MB。15.在高速緩存系統(tǒng)中,主存容量為12MB,Cache容量為400KB,則該存儲系統(tǒng)的容量為()。A、12MB+400KBB、12MBC、12MB~12MB+400KBD、12MB~480KB答案:B解析:A為干擾項。各層次的存儲系統(tǒng)不是孤立工作的,三級結構的存儲系統(tǒng)是圍繞主存儲器來組織、管理和調度的存儲器系統(tǒng),它們既是一個整體,又要遵循系統(tǒng)運行的原理,其中包括包含性原則。由于Cache中存放的是主存中某一部分信息的副本,所以不能認為總容量為兩個層次容量的簡單相加。16.將鍵盤的小寫字母輸入狀態(tài)改為大寫字母,應按()。A、CapsLock鍵B、Tab鍵C、Ctrl+Shift鍵D、Alt+F2鍵答案:A解析:CapsLock鍵可以將鍵盤的小寫字母輸入狀態(tài)改為大寫狀態(tài)。17.CPU的運算速度的計量單位是()。A、MIPSB、FIOPSC、BPSD、FPS答案:A解析:計算機的運行速度主要取決于CPU和內存的性能,常采用每秒鐘執(zhí)行百萬條指令數(shù)MIPS(MillionInstructionsPerSecond)來衡量。18.中斷向量表中保存的是()。A、被中斷程序的返回地址B、中斷服務程序入口地址C、中斷服務程序入口地址的地址D、中斷優(yōu)先級答案:B解析:中斷向量表中保存的是各中斷服務程序的人口地址,CPU響應中斷時,由硬件生成中斷向量(又稱中斷向量表指針),CPU通過訪問該中斷向量指出的主存單元就可得到中斷服務程序入口地址。19.Cache存儲器的地址映射是由()完成的。A、硬件B、軟件C、操作系統(tǒng)D、程序員答案:A解析:將主存塊調入Cache的任務全部由機器硬件自動完成。20.A、10101011B、11011011C、11000111D、11110000答案:A解析:21.能實現(xiàn)作業(yè)、任務級并行的異構型多處理機屬()。A、MIMDB、SISDC、MISDD、SIMD答案:A解析:多指令流多數(shù)據(jù)流(MultipleInstructionStreamMultipleDataStream,簡稱MIMD),它使用多個控制器來異步地控制多個處理器,從而實現(xiàn)空間上的并行性。22.程序員編制程序所使用的地址是()。A、輔存實地址B、主存地址C、有效地址D、邏輯地址答案:D解析:邏輯地址是程序員編程時使用的地址。主存物理地址是程序在主存中的實際地址。23.與流水線最大吞吐率高低有關的是()。A、最慢子過程的時間B、最后子過程的時間C、各個子過程的時間D、最快子過程的時間答案:A解析:24.()方式對實現(xiàn)程序浮動提供了支持。A、變址尋址B、相對尋址C、間接尋址D、寄存器間接尋址答案:B解析:與基址變址尋址方式相類似,相對尋址以程序計數(shù)器PC的當前值(R15中的值)為基地址,指令中的地址標號作為偏移量,將兩者相加后得到操作數(shù)的有效地址。25.對某個寄存器中操作數(shù)的尋址方式稱為()尋址。A、直接B、間接C、寄存器D、寄存器間接答案:C解析:操作數(shù)在寄存器中的尋址方式為“寄存器直接尋址”,也叫“寄存器尋址”。當操作數(shù)的內存偏移地址在寄存器中時叫“寄存器間接尋址”。26.下列說法中正確的是()。A、采用變形補碼進行加減運算可以避免溢出B、只有定點數(shù)運算才有可能溢出,浮點數(shù)運算不會產生溢出C、只有帶符號數(shù)的運算才有可能產生溢出D、將兩個正數(shù)相加有可能產生溢出答案:D解析:變形補碼可以判斷溢出,但是不能避免溢出。浮點數(shù)階碼超過上限(最大數(shù))也會溢出,同號數(shù)相加或異號數(shù)相減都會產生溢出。27.在計數(shù)器定時查詢方式下,若從0開始計數(shù),則()。A、用于選擇進行信息傳輸?shù)脑O備B、用于選擇主存單元地址C、用于選擇外存地址D、用于指定主存和I/O設備接口電路的地址答案:C解析:在計數(shù)器定時查詢方式下,若從0開始計數(shù),則用于選擇外存地址。28.浮點數(shù)尾數(shù)下溢處理時,最大誤差最大,但下溢處理不需要時間,平均誤差又趨于零的方法是()。A、ROM查表法B、“恒置1”法C、截斷法D、舍人法答案:B解析:“恒置1”法的運算過程為:結果為10.0101,10是不允許的,進行右規(guī),11.00101(最后1省去),11.0010,將最后1位置1,則結果是11.0011。最后的結果是偏小了。29.浮點數(shù)的一般表示形式為N=2E×F,其中E為階碼,F(xiàn)為尾數(shù)。以下關于浮點表示的敘述中,錯誤的是()。A、階碼的長度決定浮點表示的范圍,尾數(shù)的長度決定浮點表示的精度B、工業(yè)標準IEEE754浮點數(shù)格式中階碼采用移碼、尾數(shù)采用原碼表示C、規(guī)格化指的是階碼采用移碼、尾數(shù)采用補碼D、規(guī)格化表示要求將尾數(shù)的絕對值限定在區(qū)間[0.5,1)答案:C解析:為了提高運算的精度,需要充分地利用尾數(shù)的有效數(shù)位,通常采取浮點數(shù)規(guī)格化形式,即規(guī)定尾數(shù)的最高數(shù)位必須是一個有效值,即1/2≤F<1。在尾數(shù)用補碼表示時,規(guī)格化浮點數(shù)應滿足尾數(shù)最高數(shù)位與符號位不同,即當1/2≤F<1時,應有0.1××…×形式;當-1≤M<-1/2時,應有1.0××…×形式。需要注意的是,當M=-1/2時,對于原碼來說是規(guī)格化數(shù),而對于補碼來說不是規(guī)格化數(shù)。30.磁盤存儲器的平均等待時間通常是指()。A、磁盤旋轉一周所需的時間B、磁盤旋轉半周所需的時間C、磁盤旋轉1/3周所需的時間D、磁盤旋轉2/3周所需的時間答案:B解析:磁盤存儲器的平均等待時間等于最大等待時間(即旋轉一圈的時間)與最小等待時間(不旋轉)之和除以2,所以就等于旋轉半圈的時間。31.微型計算機性能指標中的內存容量是指()。A、RAM的容量B、Cache的容量C、ROM的容量D、RAM、ROM、Cache的總容量答案:A解析:內存包括RAM和ROM,內存容量指的是內存條RAM的容量,目前,市場上常用的內存條有SDRAM和DDR,其容量為128MB、256MB,有的甚至達到512MB。Cache是在CPU與內存之間協(xié)調匹配兩者的速度,不屬于內存,故本題選擇A選項。32.下列關于頁的說法正確的是()。A、頁是邏輯單位,由系統(tǒng)劃分,它的長度定長B、頁是邏輯單位,由用戶劃分,它的長度不定長C、頁是物理單位,由用戶劃分,它的長度不定長D、頁是物理單位,由系統(tǒng)劃分,它的長度定長答案:D解析:頁是物理單位,長度固定;段的邏輯單位,長度可變。33.主存用來存放()。A、數(shù)據(jù)B、程序C、微程序D、程序和數(shù)據(jù)答案:D解析:主存用來存放正在進行的程序和數(shù)據(jù)。34.某計算機系統(tǒng)中的軟盤啟動器以中斷方式與處理機進行I/O通信,通信中以16bit為傳輸單位,傳輸率為50KB/s,每次傳輸?shù)拈_銷(包括中斷)為100拍,處理器的主頻為50MHZ,則軟盤使用時占處理器時間的比例是()。A、0%B、5%C、1.5%D、15%答案:B解析:35.相聯(lián)存儲器(TLB)是按()進行尋址的存儲器。A、地址指定方式B、堆棧存取方式C、內容指定方式D、地址指定與堆棧存取方式結合答案:C解析:相聯(lián)存儲器是以其中任一存儲項內容作為地址來存取的存儲器,用來尋址存儲器的字段叫做關鍵字。相聯(lián)存儲器的基本原理是把存儲單元所存內容的某一部分作為檢索項(即關鍵字項),去檢索該存儲器,并將存儲器中與該檢索項符合的存儲單元內容讀出或寫入。36.下面描述的RISC機器基本概念中不正確的句子是()。A、RISC機器不一定是流水CPUB、RISC機器一定是流水CPUC、RISC機器有復雜的指令系統(tǒng)D、CPU配置很少的通用寄存器答案:C解析:RISC(精簡指令集計算機)是一種執(zhí)行較少類型計算機指令的微處理器。37.下列說法正確的是()。A、取指周期一定等于機器周期B、指令字長等于機器字長的前提下,取指周期等于機器周期C、指令字長等于存儲字長的前提下,取指周期等于機器周期D、取指周期與機器周期沒有必然聯(lián)系答案:C解析:指令字長一般取存儲字長的整數(shù)倍,當指令字長等于存儲字長時,取指周期可看作機器周期。38.使Cache命中率最高的替換算法是()。A、先進先出算法FIFOB、隨機算法RANDC、先進后出算法FILOD、替換最近最少使用的塊算法LRU答案:D解析:先進先出算法、先進后出算法和隨機算法的命中率可以說都具有很大的隨機性,不符合程序運行的特點,命中率比較低。最近最少使用替換算法,用最近的使用情況預測未來的使用情況在一定程度上考慮了程序的局部性原理,命中率相對較高。39.在中斷響應過程中,CPU保護程序計數(shù)器的主要目的是()。A、使CPU能找到中斷服務程序的入口地址B、為了實現(xiàn)中斷嵌套C、為了使CPU在執(zhí)行完中斷服務程序能回到被中斷程序的斷點處D、為了使CPU與I/O設備并行工作答案:C解析:中斷響應過程大致如下:CPU收到中斷請求信號后,如果CPU內部的中斷允許觸發(fā)器為1,則在當前指令執(zhí)行完后,響應中斷。保護好被中斷的主程序的斷點及現(xiàn)場信息,根據(jù)中斷類型碼從中斷向量表中找到對應的中斷服務程序的入口地址,從而進入中斷服務程序。中斷服務程序執(zhí)行完畢后,CPU返回斷點處繼續(xù)執(zhí)行剛才被中斷的程序。為了能返回斷點處繼續(xù)執(zhí)行剛才被中斷的程序,CPU需具有程序計數(shù)器。程序計數(shù)器保存了斷點處的地址,只要知道這個地址就可以返回了。40.浮點數(shù)溢出的條件是()。A、階碼最高位有進位B、結果尾數(shù)溢出C、階碼溢出D、尾數(shù)規(guī)格化后階碼溢出答案:C解析:階碼溢出,是指所分配用來表示階碼的那幾位已經無法表示所需的數(shù)字大小了。所以如果超過了,就會自動失去進位。所以如果在規(guī)格化之前就溢出了,也就已經失去了進位,數(shù)字就不準確了,需要報溢出錯誤!在尾數(shù)規(guī)格化前后都可能出現(xiàn)溢出。41.已知單個存儲體的存儲周期為110ns,總線傳輸周期為10ns,則當采用低位交叉編址的多模塊存儲器時,存儲體數(shù)應()。A、小于11B、等于11C、大于11D、大于等于11答案:D解析:為了保證第二次啟動某個體時,它的上次存取操作已完成,存儲體的數(shù)量應大于等于11(110ns/10ns=11)。42.數(shù)據(jù)總線、地址總線、控制總線是根據(jù)總線()來劃分的。A、傳送內容的不同B、所處位置的不同C、連接部件的不同D、所使用標準的不同答案:A解析:根據(jù)總線上傳輸內容的不同,可將總線分為數(shù)據(jù)總線、地址總線和控制總線。43.定點機字長n位,其中包臺一位符號位。若采用補碼一位乘(Booth算法)實現(xiàn)乘法運算,則最多需要做()次移位運算。A、n-1B、nC、n+1D、n+2答案:A解析:在補碼一位乘中,最后一步不需要移位,故最多需要n-1次移位。44.指令優(yōu)化編碼方法,就編碼的效率來講,哪種方法最好()。A、固定長度編碼B、擴展編碼法C、huffman編碼法D、以上編碼都不是答案:C解析:采用huffman編碼能使操作碼的平均長度最短,編碼效率最高。45.在計算機中,存放微指令的控制存儲器隸屬于()。A、外存B、高速緩存C、內存D、CPU答案:D解析:CPU內部有一個控制存儲器,里面存放著各種程序指令對應的微程序段。當CPU執(zhí)行一句程序指令,會從控制存儲器里取一段與該程序指令對應的微程序解釋執(zhí)行,從而完成該程序語句的功能。46.下面描述的RISC機器基本概念中正確的句子是()。A、RISC機器不一定是流水CPUB、RISC機器一定是流水CPUC、RISC機器有復雜的指令系統(tǒng)D、CPU配置很少的通用寄存器答案:B解析:RISC(精簡指令系統(tǒng)計算機)有如下一些特點:(1)是一個有限的簡單指令集;(2)CPU有多個通用寄存器;(3)強調指令流水線的優(yōu)化。注意,RISC機器一定是流水CPU,但流水CPU不一定是RISC機器。47.直接轉移指令的功能是將指令中的地址代碼送入()。A、地址寄存器B、累加器C、PCD、存儲器答案:C解析:直接轉移指令的功能是將指令中的地址代碼送入PC中,PC中保持的總是將要執(zhí)行的下一條指令的地址。順序執(zhí)行時:PC+1;遇轉移指令時,PC的內容由IR中的地址字段取得。48.計算機中常采用原碼、反碼、補碼和移碼表示數(shù)據(jù),其中,±0編碼相同的是()。A、原碼和補碼B、反碼和補碼C、補碼和移碼D、原碼和移碼答案:C解析:設機器字長為n(即采用n個二進制位表示數(shù)據(jù)),最高位是符號位,0表示正號,1表示負號。原碼表示方式下,除符號位外,n-1位表示數(shù)值的絕對值。因此,n為8時,[+0]原=0000000,[-0]原=10000000。正數(shù)的反碼與原碼相同,負數(shù)的反碼則是其絕對值按位求反。n為8時,數(shù)值0的反碼表示有兩種形式:[+0]反=00000000,[-0]反=111111111。正數(shù)的補碼與其原碼和反碼相同,負數(shù)的補碼則等于其反碼的末尾加1。在補碼表示中,0有唯一的編碼:[+0]原=0000000,[-0]原=0000000。移碼表示法是在數(shù)叉上增加一個偏移量來定義的,常用于表示浮點數(shù)中的階碼。機器字長為n時,在偏移量為2的情況下,只要將補碼的符號位取反便可獲得相應的移碼表示。49.計算機外部設備是指()。A、遠程通信設備B、外存設備C、輸入輸出設備D、除CPU和內存以外的其他設備答案:D解析:硬件系統(tǒng)可以劃分為主機和外部設備。其中主機包括CPU和內存,而外部設備主要包括外存、輸入設備和輸出設備。50.最能確保提高虛擬存儲器訪主存的命中率的改進途徑是()。A、采用LRU替換算法并增大頁面數(shù)B、增大輔存容量C、采用FIFO替換算法并增大頁面D、采用LRU替換算法并增大頁面答案:A解析:LRU是LeastRecentlyUsed的縮寫,即最近最久未使用,常用于頁面置換算法,是為虛擬頁式存儲管理服務的。頁面數(shù)增多,則可以存儲更多的數(shù)據(jù)。51.控制存儲器使用EPROM構成的控制器是()。A、靜態(tài)微程序控制器B、動態(tài)微程序控制器C、毫微程序控制器D、以上都不對答案:B解析:采用EPROM作為控制存儲器,可以通過改變微指令和微程序來改變機器的指令系統(tǒng),此時控制器又稱為動態(tài)微程序控制器。52.相聯(lián)存儲器是按()進行尋址的存儲器。A、地址指定與堆棧存取方式B、堆棧存取方式C、內容指定方式D、結合地址指定方式答案:C解析:相聯(lián)存儲器是按內容指定方式進行尋址的存儲器。53.在()的計算機系統(tǒng)中,外設可以和主存儲器單元統(tǒng)一編址。A、單總線B、雙總線C、三總線D、以上三種都可以答案:A解析:計算機的各個部件均由系統(tǒng)總線相連,在單總線結構中,CPU與主存之間、CPU與I/O設備之間、I/O設備與主存之間、各種設備之間都通過系統(tǒng)總線交換信息。單總線結構的優(yōu)點是控制簡單,擴充方便。但由于所有設備部件均掛在單一總線上,使這種結構只能分時工作,即同一時刻只能在兩個設備之間傳送數(shù)據(jù),這就使系統(tǒng)總體數(shù)據(jù)傳輸?shù)男屎退俣仁艿较拗?,這是單總線結構的主要缺點。54.計算機的存儲器采用分級存儲體系的目的是()。A、解決存儲容量、價格與存取速度間的矛盾B、便于讀寫數(shù)據(jù)C、減小機箱的體積D、便于系統(tǒng)升級答案:A解析:計算機存儲系統(tǒng)有兩大部分,分別是主存速度快、價格高;外存價格低、速度慢。55.存儲器的存取周期是指(),通常存取周期大于存儲器的讀出時間。A、讀出一個存儲單元所用的時間B、執(zhí)行一條指令所用的時間C、連續(xù)兩次讀寫同一存儲單元的最小時間間隔D、時鐘周期答案:C解析:讀周期是指對芯片進行兩次連續(xù)讀操作的最小間隔時間,寫周期是指對芯片進行連續(xù)兩次寫操作的最小間隔時間。存取周期是指對芯片進行連續(xù)兩次讀寫操作的最小間隔時間。56.以下說法正確的是()。A、BIG5碼是一種簡體漢字的編碼方案B、按照國家標準,中文字符在計算機內采用雙字節(jié)表示C、中文字符在計算機內采用ASCⅡ碼表示D、中文字符的輸入與在計算機內采用的編碼是一致的答案:B解析:一個英文字符占1個字節(jié),一個漢字占2個字節(jié)。57.在串行通信中,根據(jù)數(shù)據(jù)傳輸方向不同,可以分成三種方式,不包括的方式是()。A、單工B、雙工C、半單工D、半雙工答案:C解析:根據(jù)數(shù)據(jù)傳輸方向不同,可以分為單工、半雙工和全雙工等3種通信方式,不存在著所謂的半單工方式。58.在下列四句話中,最能準確反映計算機主要功能的是()。A、計算機可以存儲大量信息B、計算機可實現(xiàn)高速運算C、計算機是一種信息處理機D、計算機能代替人的腦力勞動答案:C解析:計算機(puter)俗稱電腦,是一種用于高速計算的電子計算機器,既可以進行數(shù)值計算,又可以進行邏輯計算,還具有存儲記憶功能。是能夠按照程序運行,自動、高速處理海量數(shù)據(jù)的現(xiàn)代化智能電子設備。59.定點運算器中判斷溢出的條件是()。A、最高符號位產生進位B、符號位進位和最高數(shù)值位進位同時產生C、用般符號位表示數(shù)符,當運算結果的兩個符號位不相同時D、用艘符號位表示數(shù)符,當運算結果的兩個符號位相同時答案:B解析:用般符號法表示數(shù)符時,結果的兩個符號位代碼不一致時,表示溢出(01表示上溢,10表示下溢),兩個符號位的代碼一致時,表示沒有溢出,最高符號位永遠表示結果的正確符號。60.系統(tǒng)級的總線是用來連接()。A、CPU內部的運算器和寄存器B、主機系統(tǒng)板上的所有部件C、主機系統(tǒng)板上的各個芯片D、系統(tǒng)中的各個功能模塊或設備答案:D解析:按總線的連線類型不同,總線可分為:①芯片級總線(CPU內部總線),連接CPU內部運算器、控制器、寄存器等的數(shù)據(jù)通路;②系統(tǒng)總線,連接主板中的CPU和主存等部件,也稱板級總線,系統(tǒng)總線是用來連接系統(tǒng)內各大功能模塊或設備。61.操作數(shù)地址存放在寄存器的尋址方式叫()。A、相對尋址方式B、變址寄存器尋址方式C、寄存器尋址方式D、寄存器間接尋址方式答案:D解析:在寄存器尋址的指令字中,地址碼字段直接指出了寄存器的編號;在寄存器間接尋址方式中,寄存器中的內容不是操作數(shù),而是操作數(shù)所在主存單元的地址號。62.表示浮點數(shù)時,若要求機器零在計算機中的表示為全“0”則階碼應采用的編碼是()。A、原碼B、反碼C、補碼D、移碼答案:D解析:移碼全為0時,它所對應的真值最小(絕對值最大的負數(shù))。所以當階碼為全。,尾數(shù)也為全0時,表示機器零。63.下列不符合RISC特點的是()。A、指令長度固定,指令種類少B、尋址方式種類豐富,指令功能盡量增強C、設置大量通用寄存器,訪問存儲器指令簡單D、選取使用頻率較高的一些簡單指令答案:B解析:B項是CISC的特點。64.微型計算機的內存編址方式是()。A、按字長編址B、CPU型號不同而編址不同C、按二進制位編址D、按字節(jié)編址答案:D解析:存儲器以字節(jié)為單位存儲信息,為區(qū)別不同的字節(jié)存儲單元,每個存儲單元都被指定一個唯一的編號,稱為該單元的物理地址,地址編號從0開始,按順序加1,一般用十六進制格式表示。65.在衡量計算機的主要性能指標中,字長是()。A、計算機運算部件一次能夠處理的二進制數(shù)據(jù)的位數(shù)B、8位二進制長度C、計算機的總線數(shù)D、存儲系統(tǒng)的容量答案:A解析:字長是指計算機在同一時間內處理的一組二進制數(shù)的位數(shù)。66.關于微指令操作控制字段的編碼方法,下面敘述正確的是()。A、直接控制法、最短編碼法和字段編碼法都不影響微指令的長度B、一般情況下,直接控制法的微指令位數(shù)多C、一般情況下,最短編碼法的微指令位數(shù)多D、一般情況下,字段編碼法的微指令位數(shù)多答案:B解析:對于相同的微命令數(shù),微指令位數(shù)按最短編碼法、字段編碼法和直接控制法的順序依次增加。67.以下說法中錯誤的是()。A、與DRAM相比,SRAM的集成度低,存取速度快B、PC機的主存儲器常由DRAM構成C、RAM需要刷新,且斷電后信息會丟失D、ROM是一種非易失性存儲器,斷電后仍可保持記憶答案:C解析:RAM又可分為SRAM和DRAM,其中,DRAM需要刷新,而SRAM不用。68.某計算機的指令系統(tǒng)中有“先基址后間址”的尋址方式,基址寄存器為BR,形式地址為A,則有效地址為()。A.(BR)+AB.(BR+A、B、((BR)+C、D、((BR))+A答案:C解析:先基址,即基址寄存器內容加形式地址,(BR)+A;再問址,即EA=((BR)((BR)+A)。69.執(zhí)行最快的語言是()。A、匯編語言B、COBOLC、機器語言D、PASCAL答案:C解析:越是低層的語言的執(zhí)行效率越高,因為高級的語言需要經過編譯、翻譯等過程將其轉化為低級語言,進一步才能在計算機上執(zhí)行。70.在顯示器的技術指標中,數(shù)據(jù)640×480,1024×768等表示()。A、顯示器的分辨率B、顯示器顯示字符的最大行數(shù)和列數(shù)C、顯示器的顏色指標D、顯示器屏幕的大小答案:A解析:分辨率是指單位面積顯示像素的數(shù)量。常見的顯示器分辨率,比如CGA為320*200。71.某SRAM芯片,存儲容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為()。A、64,16B、16,64C、64,8D、16,16答案:D解析:地址線2的(6+10)次方=64K,故16位線,數(shù)據(jù)線數(shù)目為16。72.在原碼不恢復余數(shù)除法(又稱原碼加減交替法)的算法中,()。A、每步操作后,若不夠減,則需恢復余數(shù)B、若為負商,則恢復余數(shù)C、整個算法過程中,從不恢復余數(shù)D、僅當最后一步不夠減時,才恢復一次余數(shù)答案:D解析:在用原碼加減交替法作除法運算時,不管是負商還是正商,都不存在恢復余數(shù)的問題了,但是由于除數(shù)、被除數(shù)取的都是絕對值,那么最終的余數(shù)當然應是正數(shù)。所以如果最后一步余數(shù)為負,則應將該余數(shù)加上除數(shù),將余數(shù)恢復為正數(shù)。73.如果某單精度浮點數(shù)、某原碼、某補碼、某移碼的32位機器數(shù)均為O×FOOOOOOO。這些數(shù)從大到小的順序是()。A、浮原補移B、浮移補原C、移原補浮D、移補原浮答案:D解析:74.下列四位二進制編碼中,()無論在8421BCD碼和余3碼中,均為偽碼。A、0010B、0101C、1011D、1101答案:D解析:在8421BCD碼中每4位二進制表示一個十進制數(shù),十進制范圍為0~9,0000~1001。余三碼是8421BCD碼與0011的和,范圍為0011—1100。D項中的1101都不在8421、BCD碼和余三碼的范圍之內。75.從數(shù)制的概念出發(fā),下列各數(shù)的表示中符合八進制數(shù)表示的是()。A、7061B、80586C、1109D、CAF07答案:A解析:在八進制數(shù)中,能出現(xiàn)的數(shù)字符號為0~7,不允許出現(xiàn)數(shù)字符號8與9以及其他符號。76.A、456B、454C、227D、228答案:C解析:77.顯示器的灰度級是指()。A、顯示器上能顯示的光點數(shù)B、顯示字符的清晰程度C、顯示器中光點亮暗的層次級別D、顯示器的亮度答案:C解析:顯示器的灰度級是指顯示器中光點亮暗的層次級別。78.將十進制數(shù)15/2表示成二進制浮點規(guī)格化數(shù)(階符1位,階碼2位,數(shù)符1位,尾數(shù)4位)是()。A、01101111B、11111111C、01111111D、01101110答案:A解析:79.必須先通過計算才能得出有效地址的尋址方式是()。A、立即尋址B、直接尋址C、變址尋址D、間接尋址答案:C解析:80.下列存儲器中,速度最慢的是()。A、硬盤存儲器B、光盤存儲器C、磁帶存儲器D、半導體存儲器答案:C解析:半導體存儲器也稱內存儲器,速度是最快的;硬盤存儲器、光盤存儲器、磁帶存儲器都屬于外存儲器,它們的速度依次減慢。81.在計數(shù)器定時查詢方式下,若每次計數(shù)從上一次計數(shù)的中止點開始,則()。A、設備號小的優(yōu)先級高B、每個設備使用總線的機會相等C、設備號大的優(yōu)先級高D、每個設備的優(yōu)先級相等答案:B解析:如果每次計數(shù)從上一次計數(shù)的中止點開始,即為循環(huán)優(yōu)先級,各個部件使用總線的機會將相等。82.假定一臺計算機的顯示存儲器用DRAM芯片實現(xiàn),若要求顯示分辨率為1600*1200,顏色深度為24位,幀頻為85Hz,顯示總帶寬的50%用來刷新屏幕,則需要的顯存總帶寬至少約為()。A、245MbpsB、979MbpsC、7834MbpsD、1958Mbps答案:C解析:顯存總帶寬的計算:1600×1200×24×85÷50%≈7834Mbps。83.“總線忙”信號的建立者是()。A、獲得總線控制權的設備B、發(fā)出“總線請求”信號的設備C、總線控制器D、CPU答案:A解析:在總線控制中,申請使用總線的設備向總線控制器發(fā)出“總線請求”信號由總線控制器進行裁決。如果經裁決允許該設備使用總線,就由總線控制器向該設備發(fā)出“總線允許”信號,該設備接收到“總線允許”信號后獲得總線控制權,同時發(fā)出“總線忙”信號,用于通知其他設備此時總線已被占用。當該設備使用完總線時,將“總線忙”信號撤銷,釋放總線。84.下面關于RISC技術的描述中,正確的是()。A、采用RISC技術后,計算機的體系結構又恢復到早期的比較簡單的情況B、為了實現(xiàn)兼容,新設計的RISC是從原來的CISC系統(tǒng)的指令系統(tǒng)中挑選一部分實現(xiàn)的C、RISC的主要目標是減少指令數(shù)D、RISC設有乘、除法和浮點運算指令答案:C解析:RISC的英文全稱為“ReducedInstructionSetputing”,中文即“精簡指令集”,RISC設計者把主要精力放在那些經常使用的指令上,盡量使它們具有簡單高效的特點。對不常用的功能,可以通過組合指令來實現(xiàn),其主要目標是減少指令數(shù)。85.同步通信比異步通信具有較高的傳輸頻率,這是因為()。A、同步通信方式的總線長度較短B、同步通信采用一個公共時鐘信號進行同步C、同步通信不需要應答信號D、同步通信中各部件存取時間比較短答案:B解析:同步通信是一種比特同步通信技術,要求發(fā)收雙方具有同頻同相的同步時鐘信號,只需在傳送報文的最前面附加特定的同步字符,使發(fā)收雙方建立同步,此后便在同步時鐘的控制下逐位發(fā)送/接收。異步通信在發(fā)送字符時,所發(fā)送的字符之間的時隙可以是任意的,當然,接收端必須時刻做好接收的準備(如果接收端主機的電源都沒有加上,那么發(fā)送端發(fā)送字符就沒有意義,因為接收端根本無法接收)。發(fā)送端可以在任意時刻開始發(fā)送字符,因此必須在每一個字符的開始和結束的地方加上標志,即加上開始位和停止位,以便使接收端能夠正確地將每一個字符接收下來。內部處理器在完成了相應的操作后,通過一個回調的機制,以便通知發(fā)送端發(fā)送的字符已經得到了回復。86.計算機系統(tǒng)采用補碼運算是為了()。A、與手工運算方式保持一致B、提高運算速度C、簡化計算機的設計D、提高運算精度答案:C解析:因為補碼的0的表示方法具有唯一性,而且數(shù)據(jù)在進行計算的時候也具有封閉性,所以能夠簡化電路的邏輯,簡化計算機設計。補碼運算使計算機硬件能利用加法來實現(xiàn)其他運算,如減法。87.下列關于I/O設備的說法中正確的是()。Ⅰ.鍵盤、鼠標、顯示器、打印機屬于人機交互設備Ⅱ.在微型計算機中,VGA代表的是視頻傳輸標準Ⅲ.打印機從打字原理的角度來區(qū)分,可以分為點陣式打印機和活字式打印機Ⅳ.鼠標適合于用中斷方式來實現(xiàn)輸入操作A、Ⅱ、Ⅲ、ⅣB、Ⅰ、Ⅱ、ⅣC、Ⅰ、Ⅱ、ⅢD、Ⅰ、Ⅱ、Ⅲ、Ⅳ答案:B解析:I項,鍵盤、鼠標、顯示器、打印機等都屬于機器與人交互的媒介(鍵盤、鼠標是用戶操作來控制計算機的,顯示器和打印機是計算機給用戶傳遞信息的):II項,VGA是一個用于顯示的視頻傳輸標準;III項,打印機從打字原理的角度來區(qū)分,可分為擊打式和非擊打式兩種,按照能否打出漢字來分,可分為點陣式打印機和活字式打印機;Ⅳ項,鍵盤、鼠標等輸入設備一般都采用中斷方式來實現(xiàn),原因在于CPU需要及時響應這些操作,否則容易造成輸入的丟失。88.以下說法錯誤的是()。A、同步通信有公共時鐘,通信雙方按約定好的時序聯(lián)絡。B、異步通信采用應答方式通信,具體的聯(lián)絡方式有不互鎖、半互鎖和全互鎖。C、串行傳輸是指數(shù)據(jù)在一條線路上按位依次進行傳輸,線路成本低,但速度慢,適合近距離的數(shù)據(jù)傳輸。D、并行傳輸是指每個數(shù)據(jù)位都有一條獨立的傳輸線,所有的數(shù)據(jù)位同時傳輸。答案:C解析:串行傳輸線路成本低,適合遠距離的數(shù)據(jù)傳輸;并行傳輸速度快,成本高,適合近距離,高速傳輸?shù)膱龊稀?9.完整的計算機系統(tǒng)應包括()。A、運算器、存儲器、控制器B、外部設備和主機C、主機和應用程序D、配套的硬件設備和軟件系統(tǒng)答案:D解析:A項,主機的組成。B項,硬件系統(tǒng)的組成。C項,包括了硬件系統(tǒng)的一部分(主機)和軟件系統(tǒng)的一部分(應用程序)。完整的計算機系統(tǒng)包括硬件設備和軟件系統(tǒng)。90.CPU的工作周期為20ns,主存存取周期為10ns,此時DMA接口適合采用()方式與CPU共享主存。A、停止CPU訪問主存B、周期挪用C、DMA與CPU交替訪存D、以上無正確選項答案:C解析:由于CPU工作周期為主存周期的2倍,故可將其分為兩個分周期,其中一個供DMA接口訪存,另一個供CPU訪存,即DMA與CPU交替訪存,這樣可以在不影響CPU效率的前提下充分利用主存帶寬。91.假定用若干個2Kx4位芯片組成一個8K×8位的存儲器,則地址OBIFH所在芯片的最小地址是()。A、0000HB、0600HC、0700HD、0800H答案:D解析:用若干個2K×4位芯片組成一個8K×8位的存儲器,則共需要8個芯片,每行2個芯片并聯(lián),共4行。各行芯片地址分配的范圍分別是:第一行0000H~07FFH,第二行為0800H~0FFFH,第三行為1000H~17FFH,第四行為1800H~1FFFH。地址OBIFH在第二行,故選D。92.在浮點數(shù)加減法的對階過程中,()。A、將被加(減)數(shù)的階碼向加(減)數(shù)的階碼看齊B、將加(減)數(shù)的階碼向被加(減)數(shù)的階碼看齊C、將較大的階碼向較小的階碼看齊D、將較小的階碼向較大的階碼看齊答案:D解析:浮點加減法對階需要將小階向大階看齊。93.“從中間開始”設計的“中間”目前多數(shù)是在()。A、傳統(tǒng)機器語言機器級與微程序機器級之間B、微程序機器級與匯編語言機器級之間C、操作系統(tǒng)機器級與匯編語言機器級之間D、傳統(tǒng)機器語言機器級與操作系統(tǒng)機器級之間答案:D解析:計算機語言包含機器語言、匯編語言、高級語言;匯編語言是在機器語言和高級語言之間的一種語言。94.下列關于加法器的說法錯誤的是()。A、實現(xiàn)n位的串行加法器只需1位全加器B、實現(xiàn)n位的并行加法器需要n位全加器C、影響并行加法器速度的關鍵固素是加法器的位數(shù)的多少D、加法器是一種組合邏輯電路答案:C解析:n位的并行加法器有n位的全加器,可同時對數(shù)據(jù)的各位相加,但低位運算所產生的進位會影響高位的運算結果,所以并行加法器的運算時間主要由進位信號的傳遞時間決定,而不是加法器位數(shù)的多少,選C項。95.下列選項中的英文縮寫均為總線標準的是()。A.ISA、SCSI、RAM、MIPSB.ISA、CPI、VESA、EISAC.PCI、CRT、USA、EISAB、ISC、EISD、PCI、PCI-Express答案:D解析:選項C中的CRT是陰極射線管(顯示器),選項B中的CPI是執(zhí)行一條指令所需的時鐘周期數(shù),用于衡量計算機的運算速度,選項A中的RAM是隨機存儲器,MIPS是百萬條指令每秒,用于衡量計算機的運算速度。96.硬盤連同驅動器是一種()。A、內存儲器B、外存儲器C、只讀存儲器D、半導體存儲器答案:B解析:內存儲器訪問速度快,但是價格較貴,存儲容量比外存儲器小。外存儲器單位存儲容量的價格便宜,存儲容量大,但是存取速度較慢。硬盤連同驅動器是磁性隨機存儲器,由于它的價格便宜,存儲容量大,存取速度較慢,所以通常作為外存儲器使用。97.若某數(shù)x的真值為-0.1010,在計算機中該數(shù)表示為1.0110,則該數(shù)所用的編碼方法是()。A、原碼B、補碼C、反碼D、移碼答案:B解析:本題考查計算機的數(shù)據(jù)表示。(1)原碼:將最高位用作符號位(0表示正數(shù),1表示負數(shù)),其余各位代表數(shù)值本身的絕對值的表示形式。(2)反碼:正數(shù)的反碼與原碼相同:負數(shù)的反碼符號位為1,其余各位為該數(shù)絕對值的原碼按位取反。(3)補碼:正數(shù)的補碼與原碼相同;負數(shù)的補碼是該數(shù)的反碼加1。(4)移碼:常用于浮點數(shù)中階碼的表示。題目中給出的是一個負數(shù),其值是-0.1010,那么它的原碼、反碼、補碼應該分別是1.1010、1.0101、1.0110。98.十進制數(shù)5的單精度浮點數(shù)IEEE754代碼為()。A、01000000101000000000000000000000B、11000000101000000000000000000000C、00100000101000000000000000000000D、01100000101000000000000000000000答案:A解析:IEEE754代碼的第一位表示數(shù)符,5為正數(shù),所以第一位為0,5=101B,=1.01乘以2的二次方,所以階碼為:偏置量+2=127+2=129,二進制表示為:10000001,由于階碼是用移碼表示的,所以8位階碼部分為11000001,其余23位部分便是尾數(shù)部位,尾數(shù)部位則是0101,0000,0000,0000,0000,0000,0000。99.110的編址方式采用統(tǒng)一編址方式時,進行輸入,輸出的操作的指令是()。A、控制指令B、訪存指令C、輸入/輸出指令D、都不對答案:B解析:統(tǒng)一編址時,直接使用指令系統(tǒng)中的訪存指令來完成輸入,輸出操作:獨立編址時,則需要使用專門的輸入,輸出指令來完成輸入,輸出操作。100.現(xiàn)代計算機中采用二進制數(shù)制是因為二進制數(shù)的優(yōu)點是()A、代碼表示簡短.易讀B、物理上容易實現(xiàn)且簡單可靠;運算規(guī)則簡單;適合邏輯運算C、容易閱讀,不易出錯D、只有0、1兩個符號,容易書寫答案:B解析:現(xiàn)代計算機中采用二進制數(shù)制是因為二進制數(shù)的優(yōu)點是物理上容易實現(xiàn)且簡單可靠:運算規(guī)則簡單;適合邏輯運算。101.設CPU地址總線有24根,數(shù)據(jù)總線有32根,用512K×8位的RAM芯片構成該機的主存儲器,則該機主存最多需要()片這樣的存儲芯片。A、256B、512C、64D、128答案:D解析:102.按數(shù)據(jù)傳送格式劃分,常將總線分為()A、并行總線與串行總線B、同步總線與異步總線C、系統(tǒng)總線與外總線D、存儲總線與I/O總線答案:A解析:并行總線是指一次能同時傳送多個二進制數(shù)位的總線,而串行總線是指二進制數(shù)的各位在一條線上一位一位的傳送。所以根據(jù)數(shù)據(jù)傳送格式,總線可分為并行總線和串行總線。103.微型計算機的主頻是指()。A、計算機的存儲容量B、微處理器時鐘的工作頻率C、基本指令操作次數(shù)D、單位時間的存取數(shù)量答案:B解析:CPU的主頻表示在CPU內數(shù)字脈沖信號震蕩的速度,內核工作的時鐘頻率。104.某32位計算機的Cache容量為16KB,Cache塊的大小為168,若主存與Cache地址映像采用直接映像方式,則主存地址為0×1234E8F8的單元裝入Cache的地址是()。A、00010001001101B、01000100011010C、10100011111000D、11010011101000答案:C解析:因為Cache容量為16KB,所以Cache地址長14位。主存與Cache地址映像采用直接映像方式,將32位的主存地址0×1234E8F8寫成二進制,取低14位就是Cache地址。105.對于字符顯示器,主機送給顯示器的應是打印字符的()。A、ASCII碼B、列點陣碼C、BCD碼D、行點陣碼答案:A解析:在字符顯示器中,主機送給顯示器的只是顯示字符的ASCⅡ碼,然后由顯示器中的字庫將其轉換成相應字符的字模點陣碼。106.下列描述中,()是正確的。A、控制器能理解、解釋并執(zhí)行所有的指令及存儲結果B、一臺計算機包括運算器、存儲器、控制器、輸入設備和輸出設備C、所有的數(shù)據(jù)運算都在CPU的控制器中完成D、以上答案都正確答案:B解析:A項,控制器不能執(zhí)行所有指令,也不能存儲結果;C項,所有的數(shù)據(jù)運算都在運算器中完成。107.以下說法中,錯誤的是()。A、指令執(zhí)行過程中的第一步就是取指令操作B、為了進行取指令操作,控制器需要得到相應的指令C、取指令操作是控制器自動進行的D、在指令長度相同的情況下,所有取指令的操作都是相同的答案:B解析:取指令操作完成的任務是將當前指令從主存中取出來并送至指令寄存器中去。這是指令運行過程中第一步,與具體指令無關。取指令操作是控制器自動進行的,是控制器固有的功能。只要指令的長度相同,取指令的操作都是相同的。108.下列說法正確的是()。A、Cache容量一般不大,命中率不會很高B、Cache本身速度很快,但地址變換速度很慢C、Cache芯片速度一般比CPU的速度慢數(shù)十倍D、Cache存儲器查映象表和訪問物理Cache期間可以流水,使速度與CPU匹配。答案:D解析:Cache的命中和置換算法有一定的聯(lián)系。Cache的主要作用是緩解CPU和內存的速度差異,增加CPU的命中率,提高CPU性能。109.以下關于校驗碼的敘述中,正確的是()。Ⅰ.校驗碼的碼距必須大于2Ⅱ.校驗碼的碼距越大檢錯糾錯能力越強Ⅲ.增加奇偶校驗位的位數(shù)可以提高奇偶校驗的正確性Ⅳ,采用奇偶校驗可檢測出一位數(shù)據(jù)錯誤的位置并加以糾正Ⅴ.采用海明校驗可檢測出一位數(shù)據(jù)錯誤的位置并加以糾正Ⅵ.循環(huán)冗余校驗碼是通過除法運算來建立數(shù)據(jù)和校驗位之間的約定關系的A、Ⅰ、Ⅲ、ⅤB、Ⅱ、Ⅳ、ⅥC、Ⅰ、Ⅴ、ⅥD、Ⅱ、Ⅴ、Ⅵ答案:D解析:碼距≥2的數(shù)據(jù)校驗碼,開始具有檢錯的能力。碼距越大,檢、糾錯能力就越強;奇偶校驗碼的碼距等于2,可以檢測出一位錯誤(或奇數(shù)位錯誤),但不能確定出錯的位置,也不能檢測出偶數(shù)位錯誤;海明碼的碼距大于2,不僅可以發(fā)現(xiàn)錯誤,還能指出錯誤的位置,為自動糾錯提供了依據(jù);循環(huán)冗余校驗碼則通過除法運算來建立數(shù)據(jù)和校驗位之間的約定關系。110.處理報廢電腦的流程時,以下哪一個選項對于安全專業(yè)人員來說是最需要考慮的內容()。A、在扇區(qū)這個級別上,硬盤已經被多次重復寫入,但是在離開組織前沒有進行重新格式化B、硬盤上所有的文件和文件夾都分別刪除了,并在離開組織前進行重新格式化C、在離開組織前,通過在硬盤特定位置上洞穿盤片,進行打洞,使得硬盤變得不可讀取D、由內部的安全人員將硬盤送到附近的金屬回收公司,對硬盤進行登記并粉碎答案:B解析:只有對硬盤的數(shù)據(jù)刪除并格式化后才能保證硬盤中沒有數(shù)據(jù),并且保證內部數(shù)據(jù)的安全。111.DMA數(shù)據(jù)的傳送是以()為單位進行的。A、字節(jié)B、字C、數(shù)據(jù)塊D、位答案:C解析:DMA方式是以數(shù)據(jù)塊為單位傳送的。112.下列因素中,與Cache的命中率無關的是()。A、主存的存取時間B、塊的大小C、Cache的組織方式D、Cache的容量答案:A解析:主存的存取時間和Cache的命中率無關,Cache塊的大小和組織方式會影響到Cache命中率,Cache容量越大,命中率會越高。113.補碼除法中,根據(jù)()上商0。A、余數(shù)為負B、余數(shù)的符號與被除數(shù)的符號相同C、余數(shù)的符號與被除數(shù)的符號不同D、余數(shù)的符號與除數(shù)的符號不同答案:D解析:補碼除法中,當余數(shù)的符號與除數(shù)的符號相同時,上商1;當余數(shù)的符號與除數(shù)的符號不同時,上商0。114.一般來講,直接映象常用在()。A、小容量高速CacheB、大容量高速CacheC、小容量低速CacheD、大容量低速Cache答案:B解析:直接映象的地址轉換速度快,但塊的沖突概率較高。在大容量高速Cache系統(tǒng)中使用直接映象方式,即可以發(fā)揮Cache的高速度,又可以減少塊的沖突概率。115.對輸入輸出系統(tǒng)產生決定性影響的基本要求是()。Ⅰ.異步性Ⅱ.同步性Ⅲ.分時性Ⅳ.實時性Ⅴ.設備相關性Ⅵ.設備無關性A、Ⅱ,Ⅲ,ⅤB、Ⅰ,Ⅳ,ⅥC、Ⅱ,Ⅳ,ⅥD、Ⅰ,Ⅲ,Ⅴ答案:B解析:輸入輸出系統(tǒng)的特點集中反映在異步性、實時性和設備無關性三項基本要求上,它們對輸入輸出系統(tǒng)的組織產生決定性的影響。116.下列說法中錯誤的是()。A、主頻為1GHz的CPU運算性能可能強于主頻為2GHz的CPUB、衡量用于科學計算的CPU性能的主要指標為MFLOPSC、字長指計算機能直接處理的二進制信息的位數(shù)D、主頻是指CPU機器周期的倒數(shù)答案:D解析:主頻是指CPU時鐘周期的倒數(shù),而不是CPU機器周期的倒數(shù)。117.通常計算機的主存儲器可采用()。A、RAM和ROMB、ROMC、RAMD、RAM或ROM答案:A解析:RAM和ROM都可以用來構成主存儲器,通常使用ROM存放系統(tǒng)程序、標準子程序和各類常數(shù)等,RAM則是為用戶編程而設置的。118.二進制數(shù)10011101轉換成十六進制數(shù)為()。A、109B、9DC、9AD、99答案:B解析:119.浮點數(shù)加、減運算過程一般包括對階、尾數(shù)運算、規(guī)格化、舍入和判溢出等步驟。設浮點數(shù)的階碼和尾數(shù)均采用補碼表示,且位數(shù)分別為5和7位(均含2位符號位)。若有兩個數(shù)x=27*29/32,y=25*5/8,則用浮點加法計算x+y的最終結果是()。A、001111100010B、001110100010C、010000010001D、發(fā)生溢出答案:D解析:由于Y的階碼較小,所以第一步對階中需要將Y的階碼增加2,同時尾數(shù)向右移動兩位,得到Y=27×5/32。第二步尾數(shù)相加,29/32+5/32=34/32。第三步規(guī)格化,由于尾數(shù)34/32>1,尾數(shù)溢出,需要進行右規(guī),同時調整階碼,所以尾數(shù)右移一位調整為17/32,階碼加1,等于8。最后一步判溢出,題目中已知階碼位數(shù)5位(含2位符號位),最大值為7,此時階碼超過了最大值,所以發(fā)生了浮點數(shù)的溢出。120.在指令系統(tǒng)設計中,采用擴展操作碼的設計,目的是()A、保持指令長度不變的情況下增加指令尋址空間B、減少指令字長度C、增加指令字長度D、保持指令長度不變的情況下增加指令數(shù)量答案:D解析:擴展操作碼是一種優(yōu)化技術,它使操作碼的長度隨地址碼的減少而增加,不同地址的指令可以具有不同長度的操作碼。121.并行加法器中,每位全和的形成除與本位相加二數(shù)數(shù)值有關外,還與()。A、低位數(shù)值大小有關B、低位數(shù)的全和有關C、低位數(shù)值大小無關D、低位數(shù)送來的進位有關答案:D解析:并行加法器由若干個全加器組成,n+1個全價器級聯(lián)組成了一個n+1位的并行加法器,每位全加器的進位輸出是高一位全加器的進位輸入,因此全加器的輸入為本位相加兩個數(shù)對應數(shù)值和低位全加器的進位輸入。122.磁盤外部設備適合于連接()。A、數(shù)組多路通道或字節(jié)通道B、任意一種通道C、數(shù)組多路通道或選擇通道D、字節(jié)多路通道或選擇通道答案:C解析:(1)數(shù)組多路通道允許多個設備同時工作,但只允許一個設備進行傳輸型操作,其他設備進行控制型操作。而字節(jié)多路通道不僅允許多個設備同時操作,而且也允許它們同時進行傳輸型操作。(2)數(shù)組多路通道與設備之間數(shù)據(jù)傳送的基本單位是數(shù)據(jù)塊,通道必須為一個設備傳送完一個數(shù)據(jù)塊以后,才能為別的設備傳送數(shù)據(jù)塊。而字節(jié)多路通道與設備之間數(shù)據(jù)傳送的基本單位是字節(jié),通道為一個設備傳送一個字節(jié)后,又可以為另一個設備傳送一個字節(jié),因此各設備與通道之間的數(shù)據(jù)傳送是以字節(jié)為單位交替進行。字節(jié)多路通道適合低速設備,數(shù)組多路通道適合高速設備,選擇通道又稱為高速通道,適合于速度很高的設備,并且一次只能選擇一個設備進行傳輸。磁盤屬于高速設備,所以適用于連接數(shù)組多路通道或選擇通道。123.CPU主要包括()。A、控制器B、控制器、運算器、CacheC、運算器和主存D、控制器、ALU和主存答案:B解析:目前CPU主要包括控制器、運算器、Cache。Cache是CPU緩存,是位于CPU與內存之間的臨時存儲器,它的容量比內存小得多,但是交換速度卻比內存要快得多。124.下列關于舍入的說法,正確的是()。Ⅰ.不僅僅只有浮點數(shù)需要舍入,定點數(shù)在運算時也可能要舍入Ⅱ.在浮點數(shù)舍入中,只有左規(guī)格化時可能要舍入Ⅲ.在浮點數(shù)舍入中,只有右規(guī)格化時可能要舍入Ⅳ.在浮點數(shù)舍八中,左、右規(guī)格化均可能要舍入Ⅴ.舍入不一定產生誤差A、Ⅰ、Ⅲ、ⅤB、Ⅰ、Ⅱ、ⅤC、ⅤD、Ⅱ、Ⅳ答案:C解析:Ⅰ項,舍入是浮點數(shù)的概念,定點數(shù)沒有舍入的概念。對Ⅱ,Ⅲ,Ⅳ三項,浮點數(shù)舍入的情況有兩種:對階、右規(guī)格化。Ⅴ項,舍入不一定產生誤差,如向下舍入11.00到110時是沒有誤差的。125.若內存地址區(qū)間為4000H~43FFH,每個存儲單位可存儲16位二進制數(shù),該內存區(qū)域由4片存儲器芯片構成,則構成該內存所用的存儲器芯片的容量是()。A、512×16bitB、256×8bitC、256×16bitD、1024×8bit答案:C解析:根據(jù)題意,內存地址區(qū)間為4000H~43FFH,每個存貯單元存儲16位二進制數(shù)的容量與4片存儲器芯片構成的容量相同。因此,先求出內存地址區(qū)間為4000H~43FFH所占的存儲單元與16位二進制數(shù)相乘得到容量大小,然后與內存區(qū)域內的芯片數(shù)相除得到每片存儲器芯片的容量。(1)計算出存儲單位個數(shù):43FFH-4000H=3FFH;3FFH=3×162+F×16+F×1=768+240+15=1023;1023+1=1024;(2)計算出總容量大?。?024×16bit(3)計算出每片存儲器芯片的容量:1024×16bit/4=256×16bit;126.操作碼位數(shù)決定()。A、指令字長短B、機器指令的種類C、字長D、程序長短答案:B解析:操作碼位數(shù)決定機器指令的種類。127.字長16位的補碼定點小數(shù)的表示范圍是()。A、AB、BC、CD、D答案:C解析:128.擴展操作碼是()。A、操作碼字段外輔助操作字段的代碼B、操作碼字段中用來進行指令分類的代碼C、指令格式中的操作碼D、一種指令優(yōu)化技術,不同地址數(shù)指令可以具有不同的操作碼長度答案:D解析:指令系統(tǒng)的每一條指令都有一個操作碼,它表示該指令應進行什么性質的操作。不同的指令用操作碼這個字段的不同編碼來表示,每一種編碼代表一種指令。組成操作碼字段的位數(shù)一般取決于計算機指令系統(tǒng)的規(guī)模。既然是擴展操作碼,就意味著操作碼的位數(shù)越變越多。129.控制相關的發(fā)生是由于()。A、一條指令產生的結果是一條后繼指令的需求B、處理轉移分支引起的C、在指令重疊執(zhí)行中不能支持指令集中所有可能的指令組合時發(fā)生的相關D、以上都不是答案:B解析:程序的相關性主要分為數(shù)據(jù)相關、控制相關和資源相關三類??刂葡嚓P:是語句執(zhí)行次序在運行前不能確定的情況。它一般是由轉移指令引起的,只有在程序執(zhí)行到一定的語句時才能判斷出語句的相關性??刂葡嚓P常使正在開發(fā)的并行性中止,為了開發(fā)更多的并行性,必須用編譯技術克服控制相關。130.下列關于動態(tài)流水線正確的是()。A、動態(tài)流水線是在同一時間內,當某些段正在實現(xiàn)某種運算時,另一些段卻正在進行另一種運算,這樣對提高流水線的效率很有好處,但會使流水線控制變得很復雜B、動態(tài)流水線是指運算操作并行C、動態(tài)流水線是指指令步驟并行D、動態(tài)流水線是指程序步驟并行答案:A解析:動態(tài)流水線是相對于靜態(tài)流水線來說的,靜態(tài)流水線上下段連接方式固定,而動態(tài)流水線的連接方式是可變的。131.A、AB、BC、CD、D答案:D解析:132.使主機從外部獲取信息的設備稱為()。A、輸入設備B、外部設備C、外部存儲器D、輸出設備答案:A解析:輸入設備是使主機從外部獲取信息的設備,而輸出設備是從內部獲得信息的設備。133.外設部件互連是當今個人計算機的主流總線結構,是計算機中處理器/存儲器與外圍控制部件、擴展卡之間的互連接口,其規(guī)范既是互連機構的協(xié)議,也是電氣和機械配置的規(guī)范,常見的局部總線是()。A、ISB、PCIC、MCAD、PCMCIA答案:B解析:PCI是常見的局部總線,它定義了32位數(shù)據(jù)總線,且可擴展為64位,支持突發(fā)讀寫,最大傳輸速率可達133MB/s,可同時支持多組外部設備。134.下列有關RAM和ROM的敘述中,正確的是()。Ⅰ.RAM是易失性存儲器.ROM是非易失性存儲器Ⅱ.RAM和ROM都是采用隨機存取的方式進行信息訪問Ⅲ.RAM和ROM都可用作CacheⅣ.RAM和ROM都需要進行刷新A、僅Ⅰ和ⅡB、僅Ⅱ和ⅢC、僅Ⅰ,Ⅱ,ⅢD、僅Ⅱ,Ⅲ,Ⅳ答案:A解析:主存主要有兩種,RAM(隨機存儲器)和ROM(只讀存儲器),都是采用′隨機存取的方式進行信息訪問。故Ⅱ正確。RAM隨時讀寫,斷電數(shù)據(jù)全部丟失。ROM,只讀不寫,斷電數(shù)據(jù)不丟失。故Ⅰ正確。ROM不可以作為緩存(Cache),ROM不丟失數(shù)據(jù),也不需要刷新。135.對某一個任意程序,虛擬存儲器的主存替換算法中命中率最高的是()。A、LRU算法B、LRU算法十FIFO算法C、FIFO算法D、不一定答案:D解析:FIFO算法選擇最早調入的字塊進行替換,它不需要記錄各字塊的使用情況,比較容易實現(xiàn),開銷小,但沒有根據(jù)訪存的局部性原理,故不能提高Cache的命中率,因為最早調入的信息可能以后還要用或者經常要用到,如循環(huán)程序。LRU算法比較好的利用訪存局部性原理,替換出及使用得最少的字塊.它需要隨時記錄Cache中各字塊的使用情況,以便確定哪個字塊是近期最少使用的字塊,它實際上是一種推測的方法,比較復雜,一般采用簡化的方法,只記錄每個塊最近一次使用的時間,LRU算法的平均命中率比LRU高,但是它們的命中率會受具體程序使用內存的情況的影響。136.在下列存儲器中,哪種速度最快()。A、磁盤B、磁帶C、主存D、光盤答案:C解析:各種存儲器由于存儲介質和內部結構的不同,其讀寫速度也不同。讀寫速度由快到慢的次序為:高速緩沖存儲器、主存儲器、輔助存儲器。各種輔助存儲器的讀寫速度由快到慢次序為:硬盤存儲器、光盤存儲器、磁帶存儲器。137.A、AB、BC、CD、D答案:C解析:138.如果主存容量為16M字節(jié),且按字節(jié)編址,表示該主存地址至少多少位?()A、16B、20C、24D、32答案:C解析:139.Cache存儲器常用的地址映像方式是()。A、組相聯(lián)映象B、段頁表映象C、全相聯(lián)映象D、頁表法映象答案:A解析:組相聯(lián)方式將主存中的區(qū)和Cache中的塊再分成組。主存的每個區(qū)和Cache的大小一樣,將主存中每個區(qū)和Cache中再分為同樣組數(shù)。這里規(guī)定主存中的組和緩存中的組采取直接映像方式,即主存中任何區(qū)的0組只能放存放到Cache中的0組,1組只能存放到Cache中1組,而每個組內的塊采取全相連映像方式。即主存一組內的塊可任意存到Cache相應組號內的任意塊中。既具備了直接映像方式的簡單和速度快的優(yōu)點,同時也很好地降低了沖突率。即沖突率比直接映像方式低,但比全相聯(lián)映象方式高。優(yōu)點:塊的沖突概率比較低,塊的利用率大幅度提高,塊失效率明顯降低。140.計算機中常采用下列幾種編碼表示數(shù)據(jù),其中,±0編碼相同的是()。Ⅰ.原碼Ⅱ.反碼Ⅲ.補碼Ⅳ.移碼A、Ⅰ和ⅢB、Ⅱ和ⅢC、Ⅲ和ⅣD、Ⅰ和Ⅳ答案:C解析:141.在CPU中,()可用于傳送和暫存用戶數(shù)據(jù),為ALU執(zhí)行算術邏輯運算提供工作區(qū)。A、程序計數(shù)器B、累加寄存器C、程序狀態(tài)寄存器D、地址寄存器答案:B解析:寄存器是CPU中的一個重要組成部分,它是CPU內部的臨時存儲單元。寄存器既可以用來存放數(shù)據(jù)和地址,也可以存放控制信息或CPU工作時的狀態(tài)。在CPU中增加寄存器的數(shù)量,可以使CPU把執(zhí)行程序時所需的數(shù)據(jù)盡可能地放在寄存器件中,從而減少訪問內存的次數(shù),提高其運行速度。但是,寄存器的數(shù)目也不能太多,除了增加成本外,由于寄存器地址編碼增加也會相對增加指令的長度。CPU中的寄存器通常分為存放數(shù)據(jù)的寄存器、存放地址的寄存器、存放控制信息的寄存器、存放狀態(tài)信息的寄存器和其他寄存器等類型。程序狀態(tài)寄存器用于記錄運算中產生的標志信息,典型的標志為有進位標志位、零標志位、符號標志位、溢出標志位和奇偶標志等。地址寄存器包括程序計數(shù)器、堆棧指示器、變址寄存器和段地址寄存器等,用于記錄各種內存地址。程序計數(shù)器用于存放指令的地址。當程序順序執(zhí)行時,每取出一條指令,PC內容自動增加一個值,指向下一條要取的指令。當程序出現(xiàn)轉移時,則將轉移地址送入PC,然后由PC指向新的程序地址。累加寄存器是一個數(shù)據(jù)寄存器,在運算過程中暫時存放被操作數(shù)和中間運算結果,累加器不能用于長時間地保存一個數(shù)據(jù)。142.未來計算機的發(fā)展趨勢是()A、巨型化、大型化、網絡化、智能化、自動化B、巨型化、微型化、網絡化、智能化、多媒體化C、巨型化、大型化、中型化、小型化、微型化D、巨型化、微型化、網絡化、自動化、多功能化答案:B解析:計算機未來的發(fā)展趨勢是:巨型化、微型化、網絡化、智能化和多媒體化。143.計算機硬件能直接識別執(zhí)行的語言是()。A、機器語言B、匯編語言C、高級語言D、第四代語言答案:A解析:A項,計算機硬件能直接識別的語言只能是二進制的機器語言;B項,匯編語言是為了方便程序員記憶,而開發(fā)出來的一種符號語言,它和機器語言基本上有一一對應的關系,需要匯編器翻譯成機器語言,才能被執(zhí)行。CD項,高級語言、第四代語言都是更高層次的語言,需要先編譯成匯編語言,才能進行后續(xù)操作。144.至今為止,計算機中所含所有信息仍以二進制方式表示,其原因是()A、運算速度快B、節(jié)約元件C、物理器件性能決定D、信息處理方便答案:C解析:20世紀被稱作第三次科技革命的重要標志之一是計算機的發(fā)明與應用,而數(shù)字計算機只能識別和處理由‘0′‘1′符號串組成的代碼,其運算模式正是二進制。因為它只使用0、1兩個數(shù)字符號,非常簡單方便,易于用電子方式實現(xiàn)。145.磁表面存儲器不具備的特點是()。A、存儲密度高B、可脫機保存C、速度快D、容量大答案:C解析:磁表面存儲器一般用作外存,外存的速度與內存相比較慢。146.用以指定待執(zhí)行指令所在的地址的是()。A、指令寄存器B、數(shù)據(jù)計數(shù)器C、程序計數(shù)器D、累加器答案:C解析:程序計數(shù)器PC用來存儲待執(zhí)行指令的地址。147.下面說法正確的是()。A、ROM不用刷新,但集成度比動態(tài)RAM高,但斷電后存儲的信息消失B、半導體RAM信息可讀可寫,且斷電后仍能保持記憶C、靜態(tài)RAM和動態(tài)RAM都是易失性存儲器,斷電后存儲的信息消失D、動態(tài)RAM屬于非易失性存儲器,而靜態(tài)RAM存儲的信息斷電后信息消失答案:C解析:A項,ROM斷電后信息不丟失;B項,半導體RAM斷電后信息丟失,不能保持記憶,D項,態(tài)RAM屬于易失性存儲器。148.企事業(yè)單位用計算機計算、管理職工工資,這屬于計算機的()應用領域。A、過程控制B、數(shù)據(jù)處理C、科學計算D、輔助設計答案:B解析:數(shù)據(jù)處理(dataprocessing)是對數(shù)據(jù)的采集、存儲、檢索、加工、變換和傳輸。數(shù)據(jù)處理的基本目的是從大量的、可能是雜亂無章的、難以理解的數(shù)據(jù)中抽取并推導出對于某些特定的人們來說是有價值、有意義的數(shù)據(jù)。80%的計算機應用于數(shù)據(jù)處理。149.時序電路的作用是()。A、給出各種時間信號B、給出各種控制信號C、給出執(zhí)行指令的地址信號D、給出計算機中各種時間順序信號答案:D解析:時序電路,它是由最基本的邏輯門電路加上反饋邏輯回路(輸出到輸入)或器件組合而成的電路,與組合電路最本質的區(qū)別在于時序電路具有記憶功能。時序電路的特點是:輸出不僅取決于當時的輸入值,而且還與電路過去的狀態(tài)有關。時序電路的內部邏輯確定什么情況下發(fā)送什么信號,通過時序電路可以控制計算機的各個部件按我們規(guī)定的順序運作。150.在單機系統(tǒng)中,多總線結構的計算機的總線系統(tǒng)一般由()組成。A、系統(tǒng)總線、內存總線和I/O總線B、數(shù)據(jù)總線、地址總線和控制總線C、內部總線、系統(tǒng)總線和I/O總線D、ISA總線、VESA總線和PCI總線答案:A解析:在單機系統(tǒng)中,三總線結構的計算機的總線系統(tǒng)由系統(tǒng)總線、內存總線、I/O總線組成,其中,系統(tǒng)總線用于CPU和內存之間傳送地址、數(shù)據(jù)和控制信息;內存總線使內存和高速外設之間能夠直接傳送數(shù)據(jù);I/O總線提供CPU和各類外設之間的通信。151.存儲器的校驗是在信息進行()操作時產生校驗位,讀出時進行校驗。A、寫入B、讀出C、接收D、以上都不是答案:A解析:校驗碼常用方法就是在原始數(shù)據(jù)(數(shù)碼位)基礎上增加幾位校驗(冗余)位。為避免信息產生錯誤,在信息進行寫入的時候產生校驗位。152.處理機主要由處理器、存儲器和總線組成。下列屬于總線的是()。A、數(shù)據(jù)總線B、接收總線C、串行總線D、并行總線答案:A解析:計算機總線的分類按照總線內部信息傳輸?shù)男再|,總線可分為:數(shù)據(jù)總線.DB用于傳送數(shù)據(jù)信息;地址總線:AB是專門用來傳送地址的;控制總線:CB控制總線包括控制、時序和中斷信號線:電源總線,PB用于向系統(tǒng)提供電源。按照總線在系統(tǒng)結構中的層次位置,總線可分為:片內總線(On-ChipBus)在集成電路的內部,用來連接各功能單元的信息通路;內部總線(InternalBus)用于計算機內部模塊(板)之間通信;外部總線(ExternalBus),又稱通訊總線,用于計算機之間或計算機與設備之間通信。根據(jù)總線的數(shù)據(jù)傳輸方式,總線可分為:并行總線,每個信號都有自己的信號線;串行總線,所有信號復用一對信號線。153.關于指令的功能及分類,下列敘述中正確的是()。A、算術與邏輯運算指令,通常完成算術運算或邏輯運算,都需要兩個數(shù)據(jù)B、移位操作指令,通常用于把指定的兩個操作數(shù)左移或右移一位C、轉移指令、子程序調用與返回指令,用于解決數(shù)據(jù)調用次序的需求D、特權指令,通常僅用于實現(xiàn)系統(tǒng)軟件,這類指令一般不提供給用戶答案:D解析:A項,算術與邏輯運算指令用于完成對一個(如自增、取反等)或兩個數(shù)據(jù)的算術運算或邏輯運算;B項,移位操作用于把一個操作數(shù)左移或右移一位或多位;C項,轉移指令、子程序調用與返回指令用于解決變動程序中指令執(zhí)行次序的需求,而不是數(shù)據(jù)調用次序的需求。154.CPU響應中斷時,進入“中斷周期”采用硬件方法保護并更新程序計數(shù)器PC內容,而不是由軟件完成,主要是為了()。A、能進入中斷處理程序并能正確返回原程序B、節(jié)省主存C、提高處理機速度D、易于編制中斷處理程序答案:A解析:CPU響應中斷時,在執(zhí)行中斷服務之前,必須保存CPU的返回地址和CPU的現(xiàn)場信息。若中斷周期的任務由軟件來完成,則可能會被新到來的中斷請求中斷,無法完成CPU現(xiàn)場信息的保存,打亂了CPU的中斷響應機制,致使無法正確返回。155.硬布線控制器是一種()控制器。A、組合邏輯B、存儲邏輯C、時序邏輯D、微程序答案:A解析:硬布線控制器是將控制部件做成產生專門固定時序控制信號的邏輯電路,產生各種控制信號,又稱為組合邏輯控制器。156.雙向打印機的特點是()。A、先從左向右打印,再從右向左打印B、左右雙向同時打印C、既可選擇從左向右打印,也可選擇從右向左打印D、具有兩個打印頭答案:A解析:雙向打印機的特點是雙向,即先從左到右,再從右到左。157.下面關于作為PC機內存使用的ROM和RAM的敘述中,錯誤的是()。A、ROM和RAM都是半導體存儲器B、PC機關機后,存儲在PC機CMOSRAM中的內容一般不會丟失C、RAM芯片掉電后,存放在芯片中的內容會丟失D、FlashROM芯片中的內容經一次寫入后再也無

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論