數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)答案智慧樹(shù)2023年_第1頁(yè)
數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)答案智慧樹(shù)2023年_第2頁(yè)
數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)答案智慧樹(shù)2023年_第3頁(yè)
數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)答案智慧樹(shù)2023年_第4頁(yè)
數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)答案智慧樹(shù)2023年_第5頁(yè)
已閱讀5頁(yè),還剩14頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)(山東工商學(xué)院)知到章節(jié)測(cè)試答案智慧樹(shù)2023年最新第一章測(cè)試

工作信號(hào)是模擬信號(hào)的電路稱為數(shù)字電路。

參考答案:

錯(cuò)

將二進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)。(1100100)二進(jìn)制=(

)十進(jìn)制

參考答案:

100

將十六進(jìn)制數(shù)轉(zhuǎn)換成二進(jìn)制數(shù)。(CD)十六進(jìn)制=(

)二進(jìn)制

參考答案:

11001101

二進(jìn)制數(shù)減法運(yùn)算,0110-0101=0001。

參考答案:

對(duì)

邏輯代數(shù)有三個(gè)重要的運(yùn)算規(guī)則,不是三規(guī)則的是(

參考答案:

對(duì)等規(guī)則

=1

參考答案:

對(duì)

已知真值表如右表所示,輸入變量A、B,輸出變量F;寫(xiě)出與真值表對(duì)應(yīng)的邏輯函數(shù)表達(dá)式(

)ABF001011101110

參考答案:

;

化簡(jiǎn),

=(

)。

參考答案:

B

化簡(jiǎn)

=(

)。

參考答案:

第二章測(cè)試

組合邏輯電路的輸出不僅僅與此刻電路的輸入狀態(tài)有關(guān),還與電路過(guò)去的狀態(tài)相關(guān),電路中具有反饋環(huán)節(jié),電路具有記憶存儲(chǔ)功能。

參考答案:

錯(cuò)

組合邏輯電路的設(shè)計(jì)步驟一般為(

參考答案:

根據(jù)邏輯表達(dá)式畫(huà)出邏輯電路圖;選定門(mén)電路的類型和型號(hào),按照門(mén)電路類型和型號(hào)變換邏輯表達(dá)式;將實(shí)際邏輯問(wèn)題抽象成真值表;根據(jù)真值表寫(xiě)邏輯表達(dá)式,并化成最簡(jiǎn)式

優(yōu)先編碼器可同時(shí)輸入多個(gè)信號(hào),但是只對(duì)優(yōu)先級(jí)別最高的輸入信號(hào)進(jìn)行編碼并輸出

參考答案:

對(duì)

普通編碼器要求任何時(shí)刻只能有一個(gè)輸入信號(hào)?,F(xiàn)有4個(gè)輸入信號(hào)X3,X2,X1,X0,需要2位二進(jìn)制數(shù)A1,A0進(jìn)行編碼。功能表如右表所示,寫(xiě)出普通編碼器輸出變量邏輯表達(dá)式(

)。X3X2X1X0A1A0000100001001010010100011

參考答案:

A1=X3+X2;A0=X3+X1

輸入是3位數(shù)的二進(jìn)制譯碼器輸出8種狀態(tài)。

參考答案:

對(duì)

譯碼器的應(yīng)用主要有地址分配、數(shù)據(jù)分配以及實(shí)現(xiàn)組合邏輯函數(shù);右圖所示譯碼器電路,其實(shí)現(xiàn)的函數(shù)是(

)。

參考答案:

對(duì)于4選1數(shù)據(jù)選擇器,數(shù)據(jù)選擇線為A1A0二條線,輸入數(shù)據(jù)線為D0D1D2D3四條數(shù)據(jù)線;輸出Y的表達(dá)式如下:

當(dāng)A1A0=01,D0D1D2D3=0101時(shí),Y=1

參考答案:

對(duì)

74LS151是8選1數(shù)據(jù)選擇器,按右圖連接電路,輸出Y可以實(shí)現(xiàn)函數(shù)是(

)。

參考答案:

串行進(jìn)位加法器運(yùn)算速度比先行進(jìn)位加法器慢。

參考答案:

對(duì)

競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象是由于邏輯門(mén)電路傳輸延遲時(shí)間引起的。

參考答案:

對(duì)

第三章測(cè)試

競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象是由于邏輯門(mén)電路傳輸延遲時(shí)間引起的。

參考答案:

對(duì)

按觸發(fā)方式的不同,可以將觸發(fā)器分為電平觸發(fā)、脈沖觸發(fā)和()三種基本類型。

參考答案:

邊沿觸發(fā)

如圖所示是電平觸發(fā)的RS觸發(fā)器,只有在CP為高電平時(shí),觸發(fā)器的輸出才可以按照輸入信號(hào)置成相應(yīng)的狀態(tài)。(

參考答案:

對(duì)

如圖所示是電平觸發(fā)的RS觸發(fā)器,當(dāng)CP=1,輸入S=0、R=1時(shí),功能特性是(

)。

參考答案:

復(fù)位

如圖所示是脈沖觸發(fā)的觸發(fā)器,它是由兩個(gè)時(shí)鐘信號(hào)相反的電平觸發(fā)的觸發(fā)器組成。(

參考答案:

對(duì)

如圖所示是脈沖觸發(fā)的觸發(fā)器,觸發(fā)器輸出狀態(tài)的變化發(fā)生在CP信號(hào)為(

)的時(shí)候。

參考答案:

下降沿

如圖所示是主從JK觸發(fā)器,J=K=1時(shí),觸發(fā)器的功能特性是(

)。

參考答案:

翻轉(zhuǎn)

對(duì)于邊沿觸發(fā)的觸發(fā)器來(lái)說(shuō),其次態(tài)僅取決于CP信號(hào)為高電平或低電平期間輸入端的邏輯狀態(tài)。()

參考答案:

錯(cuò)

抗干擾能力最強(qiáng)的觸發(fā)器是()。

參考答案:

邊沿觸發(fā)的觸發(fā)器

把JK觸發(fā)器的J、K端都接高電平,可以轉(zhuǎn)換為T(mén)'觸發(fā)器。()

參考答案:

對(duì)

第四章測(cè)試

數(shù)字電路分為組合邏輯電路和時(shí)序邏輯電路兩大類。在時(shí)序邏輯電路中,輸出由此刻的輸入和電路原來(lái)的狀態(tài)共同決定。()

參考答案:

對(duì)

時(shí)序電路的邏輯功能可以用()來(lái)描述。

參考答案:

驅(qū)動(dòng)方程;輸出方程;狀態(tài)方程

如圖所示的電路屬于(

)。

參考答案:

異步時(shí)序邏輯電路

74LS373的輸入信號(hào)被鎖存是發(fā)生在LE為(

)時(shí)。

參考答案:

低電平

移位寄存器具有()功能

參考答案:

數(shù)據(jù)串入并出;數(shù)據(jù)并入并出;寄存

74LS163是()進(jìn)制的加法計(jì)數(shù)器。

參考答案:

十六進(jìn)制

74LS160的清零端是(

)控制方式。

參考答案:

異步

使用清零法用74LS163實(shí)現(xiàn)十進(jìn)制計(jì)數(shù),應(yīng)在計(jì)數(shù)狀態(tài)到()時(shí),等下一個(gè)脈沖到來(lái)后清零。

參考答案:

1001

使用清零法用74LS160實(shí)現(xiàn)八進(jìn)制計(jì)數(shù),應(yīng)在計(jì)數(shù)狀態(tài)到()時(shí)清零。

參考答案:

1000

最少可以用()片74LS160連接成百進(jìn)制的計(jì)數(shù)器。

參考答案:

2

從狀態(tài)圖中可以看出電路共有4個(gè)狀態(tài),那么就要選用(

)個(gè)觸發(fā)器。

參考答案:

2

用JK觸發(fā)器構(gòu)成異步五進(jìn)制加法計(jì)數(shù)器,需要4個(gè)觸發(fā)器。

參考答案:

錯(cuò)

第五章測(cè)試

下列各電路,具有脈沖幅度鑒別作用的電路是(

參考答案:

施密特觸發(fā)器

由555定時(shí)器構(gòu)成的施密特觸發(fā)器,改變控制電壓VCO時(shí),則(

)

參考答案:

改變回差電壓ΔUT

由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,若電源電壓為VCC=+6V,則當(dāng)暫穩(wěn)態(tài)結(jié)束時(shí)刻,定時(shí)電容C上的電壓uC為(

)。

參考答案:

4V

由555定時(shí)器構(gòu)成的多諧振蕩器如圖所示,其占空比的取值范圍為()

參考答案:

1/2<q<1

由555定時(shí)器構(gòu)成的多諧振蕩器,可降低頻率的方法是

(

)

參考答案:

增大電阻或電容

在DAC數(shù)模轉(zhuǎn)換電路中,數(shù)字量的位數(shù)越多,分辨輸出最小電壓的能力(

參考答案:

越強(qiáng)

在DAC數(shù)模轉(zhuǎn)換電路中,當(dāng)輸入數(shù)據(jù)全部為“1”時(shí),輸出電壓(

參考答案:

接近基準(zhǔn)電壓

ADC模數(shù)轉(zhuǎn)換器的轉(zhuǎn)換過(guò)程通過(guò)(

)幾個(gè)步驟完成。

參考答案:

量化;編碼;采樣;保持

3位二進(jìn)制并行比較型ADC轉(zhuǎn)換器量化電壓值為()個(gè)基準(zhǔn)電壓。

參考答案:

2/15

并行ADC轉(zhuǎn)換器的精度主要與(

)有關(guān)

參考答案:

量化電平的劃分

第六章測(cè)試

請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路

參考答案:

譯碼器

屬于組合邏輯電路的部件是

參考答案:

編碼器

組合邏輯電路

參考答案:

無(wú)記憶功能

晶振為32768Hz,通過(guò)CD4060十三分頻后可獲得

多少赫茲的脈沖輸出

參考答案:

4Hz

74LS161利用“異步清零”反饋到/CR端實(shí)現(xiàn)十進(jìn)制,與非門(mén)的兩個(gè)輸入端應(yīng)接74LS161的哪個(gè)輸出端

參考答案:

Q

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論