基于PXI總線的高恒流源設(shè)計-技術(shù)方案_第1頁
基于PXI總線的高恒流源設(shè)計-技術(shù)方案_第2頁
基于PXI總線的高恒流源設(shè)計-技術(shù)方案_第3頁
基于PXI總線的高恒流源設(shè)計-技術(shù)方案_第4頁
基于PXI總線的高恒流源設(shè)計-技術(shù)方案_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯基于PXI總線的高恒流源設(shè)計-技術(shù)方案摘要:給出了一種基于PXI總線的高精度恒流源的實現(xiàn)方法,介紹了其電路各個組成部分。測量結(jié)果其精度和分辨率均為15.7位,可應(yīng)用于要求高精度的測試系統(tǒng)。

在航天設(shè)備測試中,陀螺和加速度計測試是不可缺少的重要組成部分。隨著陀螺與加速度計精度水平的提高,測試過程中對其激勵源-恒流源的精度要求越來越高。本文給出了一種基于PXI總線的高精度恒流源設(shè)計,并已成功應(yīng)用于很多航天型號的陀螺和加速度計測試中。

1系統(tǒng)設(shè)計

如圖1所示,系統(tǒng)通過PXI總線與上位機進(jìn)行通信,本地總線與PXI總線通過PXI接口電路連接。PXI接口電路將PXI總線指令翻譯成本地局部總線傳給FPGA,通過FPGA將PXI總線傳輸給D/A進(jìn)行轉(zhuǎn)換,D/A轉(zhuǎn)換后的電壓經(jīng)V/I轉(zhuǎn)換為高精度電流輸出給用戶。

2系統(tǒng)電路設(shè)計

2.1PXI接口電路

面向儀器系統(tǒng)的PCI擴展PXI(PCIeXtensionsforInstrumentation)是一種堅固的基于PC的測量和自動化平臺。PXI充分利用了當(dāng)前普及的臺式計算機高速標(biāo)準(zhǔn)接口--PCI,結(jié)合了PCI的電氣總線特性與CompactPCI的堅固性、模塊化及Eurocard機械封裝的特性,并增加了專門的同步總線和主要軟件特性。這使它成為測量和自動化系統(tǒng)的高性能、低成本運載平臺。

目前實現(xiàn)PXI接口電路的方式主要由兩種:采用可編程邏輯電路和專用芯片。由于采用可編程邏輯電路實現(xiàn)起來比較占用芯片內(nèi)部的資源,本板采用專用芯片來實現(xiàn)PXI總線與本地總線之間的轉(zhuǎn)換。

PCI9054是PLX公司生產(chǎn)的PXI總線通用接口芯片,采用先進(jìn)的PLX數(shù)據(jù)管道結(jié)構(gòu)技術(shù),符合PXIV2.1和V2.2規(guī)范。PCI9054有3種工作模式:M、C和J;本板采用局部總線16位、地址數(shù)據(jù)不復(fù)用、從操作的C模式。

2.2FPGA電路

FPGA內(nèi)部邏輯實現(xiàn)本地總線的譯碼、產(chǎn)生D/A時序以及讀取板上溫度傳感器測試的溫度值等功能。采用Xilinx公司的XC3S500E,該芯片的等效邏輯門數(shù)為50萬,同時還具有158個用戶I/O、65個差分I/O對、73kB的分布式RAM、360kB的RAM和20個專用乘法器。編程語言選擇Verilog.

2.3高速數(shù)字隔離

為了避免計算機側(cè)的數(shù)字信號對輸出電流產(chǎn)生干擾,因此必須加數(shù)字隔離電路,本板采用S18440來對兩邊的數(shù)字信號進(jìn)行隔離。器件利用標(biāo)準(zhǔn)全CMOS技術(shù)設(shè)計多組芯片級變壓器以提供4通道隔離功能,體積小、成本低,并能提供2500VRMS的電氣隔離能力。

2.4D/A轉(zhuǎn)換

D/A轉(zhuǎn)換采用AD5542芯片,AD5542是ADI公司的一款單通道、16位、串行輸入、電壓輸出的數(shù)模轉(zhuǎn)換器,采用5V單電源供電。采用多功能三線式接口,并且與SPI、QSPI、MICROWIRE、DSP接口標(biāo)準(zhǔn)兼容??商峁?6位性能,無需進(jìn)行任何調(diào)整。DAC輸出不經(jīng)過緩沖,可降低功耗,并減少輸出緩沖所造成的失調(diào)誤差。輸出可以設(shè)置為單極性或雙極性,上電具有復(fù)位功能,在單極性下,上電后輸出為0,在雙極性下,輸出為一VREF.本板采用雙極性輸出。

輸出電壓與輸入的16位碼值之間的關(guān)系為:VO=-VREF+D/32768xVREF,其中D為輸入的十進(jìn)制16位碼值。

D/A轉(zhuǎn)換部分的電路如圖2所示。

ADR433為D/A芯片AD5542的提供基準(zhǔn)源。

AD5542芯片內(nèi)部輸出沒有驅(qū)動運放,需要外加運放使輸出為雙極性電壓,本電路選用的是OP97。

2.5V/I轉(zhuǎn)換電路

OP97運放輸出量程為±3.3V的電壓,需加V/I轉(zhuǎn)換電路。本電路所用的V/I轉(zhuǎn)換電路如圖3所示。

通過設(shè)置固定的5個碼值:FFFF,BFFF,8000,4000,0,用安捷倫高精度6位半萬用表的Agilent34401,上電后經(jīng)過8個小時測試,其分辨率和精度均能達(dá)到15.7位。

3結(jié)束語

基于PXI總線的高精度恒流源設(shè)計,可提供分辨率和精度均為15.7位的輸出電流,提高了抗干擾能力,適用于要求高精度測量的系統(tǒng)。

參考文獻(xiàn):

[1].PCIdatasheet/datasheet/PCI_1202269.html.[2].PCI9054datasheet/datasheet/PCI9054_1054563.html.[3].AD5542datasheet/datasheet/AD5542_108

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論