版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
概述§3.1邏輯門電路
所謂組合電路就是任意時(shí)刻的輸出信號(hào)僅取決于該時(shí)刻的輸入信號(hào),而與信號(hào)在作用前電路原來(lái)所處的狀態(tài)無(wú)關(guān)。數(shù)字系統(tǒng)組合邏輯電路時(shí)序邏輯電路組合邏輯門電路GGGG概述§3.1邏輯門電路
組合電路可以有一個(gè)或多個(gè)輸入端和輸出端。圖中A,B…C表示輸入信號(hào),F(xiàn),...G表示輸出信號(hào)。概述§3.1邏輯門電路
也可以表示為:下圖中A1,A2…An表示輸入信號(hào),F(xiàn)1,F2...Fm表示輸出信號(hào)。概述§3.1邏輯門電路輸出信號(hào)的邏輯函數(shù)表達(dá)式可寫成F1=f1(A1,A2...An)F2=f2(A1,A2...An)…Fm=fm(A1,A2...An)
§3.1邏輯門電路§3.2邏輯函數(shù)的實(shí)現(xiàn)§3.3組合邏輯電路的分析§3.4組合邏輯電路的設(shè)計(jì)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)§3.6本章知識(shí)回顧章節(jié)內(nèi)容安排二、復(fù)合邏輯門電路§3.1邏輯門電路
“異或”電路的特殊功能
故可十分方便得A,A控制電路如下圖所示:C=0F=AC=1F=A
0⊕0=00⊕1=11⊕0=11⊕1=00⊕A=A1⊕A=AFCA=1控制端二、復(fù)合邏輯門電路§3.1邏輯門電路奇數(shù)個(gè)“1”相異或結(jié)果為“1”。偶數(shù)個(gè)“1”相異或結(jié)果為“0”。
奇偶檢測(cè)電路例題二、復(fù)合邏輯門電路§3.1邏輯門電路&0001000=1BA00=1DC=1P100=1BA00=1DC=1P=1奇偶檢驗(yàn)位產(chǎn)生電路奇校驗(yàn)碼檢測(cè)電路檢驗(yàn)輸出00000001101100110=1=1011000二、復(fù)合邏輯門電路§3.1邏輯門電路&0100=1BA0=1DC=1P10=1BA00=1DC=1P=1奇偶檢驗(yàn)位產(chǎn)生電路奇校驗(yàn)碼檢測(cè)電路檢驗(yàn)輸出0010
0
0
10
10
0
01=1=1
10
0
010§3.1邏輯門電路§3.2邏輯函數(shù)的實(shí)現(xiàn)§3.3組合邏輯電路的分析§3.4組合邏輯電路的設(shè)計(jì)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)§3.6本章知識(shí)回顧章節(jié)內(nèi)容安排“轉(zhuǎn)換”就是“改變邏輯函數(shù)的類型”。通常是由“與—或”式轉(zhuǎn)換成其它形式。舉例:“或-與”式;“與非-與非”式;“或非-或非”式;“與-或-非”式。將“與—或”式F=AB+C轉(zhuǎn)換成其它幾種形式?!?.2邏輯函數(shù)的實(shí)現(xiàn)引言邏輯函數(shù)表達(dá)形式和轉(zhuǎn)換邏輯函數(shù)的五種基本表達(dá)形式與—或式或—與式與非—與非式或非—或非式與—或—非式對(duì)于同一邏輯函數(shù),盡管表達(dá)形式不同,但表達(dá)式表達(dá)的邏輯功能確實(shí)相同的。邏輯功能的不同實(shí)現(xiàn)方法邏輯關(guān)系:F=G一、用“與非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)用“與非”門實(shí)現(xiàn)邏輯函數(shù),一般按以下步驟進(jìn)行第一步:求出函數(shù)的最簡(jiǎn)“與-或”表達(dá)式。第二步:將最簡(jiǎn)“與-或”表達(dá)式變換成“與非-與非”表達(dá)式第三步:畫出與函數(shù)表達(dá)式對(duì)應(yīng)的邏輯電路圖。一、用“與非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)
例:F=ABC+ABC+BCD+BC
解:第一步:求出函數(shù)的最簡(jiǎn)“與-或”表達(dá)式。將邏輯函數(shù)表示在卡諾圖上,并加以簡(jiǎn)化,如圖所示。由圖所示卡諾圖,得到函數(shù)的最簡(jiǎn)“與—或”式:
F=AB+BC+BD一、用“與非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)
第二步:將最簡(jiǎn)“與-或”表達(dá)式變換成“與非-與非”表達(dá)式。對(duì)所得函數(shù)表達(dá)式兩次求反,得到函數(shù)的“與非-與非”表達(dá)式。F=AB·BC·BD一、用“與非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)第三步:畫出與函數(shù)表達(dá)式對(duì)應(yīng)的邏輯電路圖。根據(jù)所得邏輯函數(shù)“與非-與非”表達(dá)式,畫出實(shí)現(xiàn)給定函數(shù)的兩級(jí)“與非”邏輯電路,如圖所示。
F=AB·BC·BD二、用“或非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)使用“或非”門也可以構(gòu)成實(shí)現(xiàn)各種邏輯功能的邏輯電路,其基本步驟為:
第一步:求函數(shù)的最簡(jiǎn)“或-與”表達(dá)式。第二步:將最簡(jiǎn)“或-與”表達(dá)式變換成“或非-或非”表達(dá)式。第三步:根據(jù)“或非-或非”表達(dá)式畫出邏輯電路圖。F=AC+AD二、用“或非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)例:用“或非”門實(shí)現(xiàn)邏輯函數(shù)
解:第一步:求函數(shù)的最簡(jiǎn)“或-與”表達(dá)式。將給定邏輯函數(shù)表示在卡諾圖上,如圖3.11(見(jiàn)書)所示。再對(duì)卡諾圖的0方格進(jìn)行合并,得到反函數(shù)F的最簡(jiǎn)“與-或”表達(dá)式:
F=CD+ACD+ABD+ACDF=(A+C)(A+D)二、用“或非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)
然后對(duì)該函數(shù)表達(dá)式取反,即可得到函數(shù)F的最簡(jiǎn)“或-與”表達(dá)式:第二步:將最簡(jiǎn)“或-與”表達(dá)式變換成“或非-或非”表達(dá)式。只要對(duì)所得最簡(jiǎn)“或-與”表達(dá)式兩次得反,即可得到
F=(A+C)(A+D)=(A+C)+(A+D)二、用“或非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)第三步:根據(jù)“或非-或非”表達(dá)式畫出邏輯電路圖。
F=(A+C)(A+D)=(A+C)+(A+D)三、用“與或非”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)
例:用“與或非”門實(shí)現(xiàn)邏輯函數(shù)(具體步驟見(jiàn)書)
F=∑m(1,3,4,5,6,7,12,14)四、用“異或”門實(shí)現(xiàn)邏輯函數(shù)§3.2邏輯函數(shù)的實(shí)現(xiàn)例:用“異或”門實(shí)現(xiàn)函數(shù)(具體步驟見(jiàn)書)
F=∑m(1,2,4,7)§3.1邏輯門電路§3.2邏輯函數(shù)的實(shí)現(xiàn)§3.3組合邏輯電路的分析§3.4組合邏輯電路的設(shè)計(jì)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)§3.6本章知識(shí)回顧章節(jié)內(nèi)容安排§3.3組合邏輯電路的分析分析概述ABCF00000010010001111000101111011111真值表
因此該電路為少數(shù)服從多數(shù)電路,稱表決電路。解:(1)由電路圖得邏輯表達(dá)式(2)由邏輯表達(dá)式得真值表(3)功能分析:多數(shù)輸入變量為1,輸出F為1;多數(shù)輸入變量為0,輸出F為0。例1:試分析右圖所示邏輯電路的功能。&&&&ABCF§3.3組合邏輯電路的分析
組合邏輯電路的分析是指根據(jù)給定的邏輯電路,寫出邏輯函數(shù)表達(dá)式,并以此來(lái)描述它的邏輯功能,確定輸出輸入關(guān)系,必要時(shí),運(yùn)用邏輯函數(shù)化簡(jiǎn)對(duì)邏輯電路設(shè)計(jì)是否合理進(jìn)行評(píng)價(jià)de過(guò)程。分析概述§3.3組合邏輯電路的分析分析步驟組合邏輯電路的分析一般可按以下步驟進(jìn)行:第一步:根據(jù)給定邏輯電路圖,寫出邏輯表達(dá)式第二步:簡(jiǎn)化邏輯函數(shù)表達(dá)式。第三步:列出邏輯電路的真值表。第四步:邏輯功能分析。
解:第一步:邏輯函數(shù)
P1=ABCP2=A·P1=A·ABCP3=B·P1=B·ABCP4=C·P1=C·ABCF=P4+P2+P3=A·ABC+B·ABC+C·ABC§3.3組合邏輯電路的分析分析圖給定的邏輯電路。
§3.3組合邏輯電路的分析分析圖給定的邏輯電路。
第二步:化簡(jiǎn)
F=A·ABC+B·ABC+C·ABC =ABC(A+B+C) =ABC+A+B+C=ABC+ABC§3.3組合邏輯電路的分析分析圖給定的邏輯電路。
第三步:給定邏輯電路的真值表第四步:功能分析:當(dāng)A=B=C時(shí),F(xiàn)=1,全1或全0檢測(cè)電路。ABCF000011110011001101010101110§3.3組合邏輯電路的分析分析下圖所示組合邏輯電路的功能解:(1)由電路圖得表達(dá)式(2)列出真值表例2:試分析下圖所示邏輯電路的功能。=1G2B2=1G1B1=1G0B0G3B3自然二進(jìn)制碼格雷碼B3B2B1B0
G3G2G1G00000 0000000100010010001100110010010001100101011101100101011101001000110010011101101011111011111011001010110110111110100111111000(2)列出真值表(1)由電路圖得表達(dá)式(3)分析功能
本電路是自然二進(jìn)制碼至格雷碼的轉(zhuǎn)換電路。注意:利用此式時(shí)對(duì)碼位序號(hào)大于(n-1)的位應(yīng)按0處理,如本例碼位的最大序號(hào)i=3,故B4應(yīng)為0,才能得到正確的結(jié)果。
推廣到一般,將n位自然二進(jìn)制碼轉(zhuǎn)換成n位格雷碼:Gi=Bi⊕Bi+1
(i=0、1、2、…、n-1)自然二進(jìn)制碼至格雷碼的轉(zhuǎn)換§3.3組合邏輯電路的分析分析下圖所示組合邏輯電路的功能?!?.3組合邏輯電路的分析分析下圖所示組合邏輯電路的功能。解這是一個(gè)多輸出函數(shù),其輸出表達(dá)式為整理上式得§3.3組合邏輯電路的分析分析下圖所示組合邏輯電路的功能。根據(jù)真值表分析功能?§3.3組合邏輯電路的分析小結(jié)作業(yè)中存在的問(wèn)題學(xué)會(huì)多角度思考問(wèn)題如2.7;對(duì)約束的認(rèn)識(shí)不到位;卡諾圖化簡(jiǎn)一定要畫圈;對(duì)偶式、反函數(shù)既不能改變結(jié)構(gòu)又不能化簡(jiǎn)。對(duì)積之和與和之積關(guān)系(與或、或與);未體現(xiàn)第一章作業(yè)沒(méi)加注學(xué)號(hào)?!?.1邏輯門電路§3.2邏輯函數(shù)的實(shí)現(xiàn)§3.3組合邏輯電路的分析§3.4組合邏輯電路的設(shè)計(jì)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)§3.6本章知識(shí)回顧章節(jié)內(nèi)容安排§3.4組合邏輯電路的設(shè)計(jì)設(shè)計(jì)步驟設(shè)計(jì)步驟(1)按文字描述的邏輯命題寫出真值表。這是十分重要的一步。具體為:先分析設(shè)計(jì)要求,設(shè)置輸入、輸出變量,設(shè)定邏輯狀態(tài)1和0的含義,然后再按邏輯功能的要求列出真值表。
(2)由真值表寫出函數(shù)表達(dá)式,并化簡(jiǎn)。有時(shí)為便于考慮最優(yōu)化方案,可先由真值表寫出與或表達(dá)式(方法見(jiàn)下面)?!?.4組合邏輯電路的設(shè)計(jì)設(shè)計(jì)步驟
①當(dāng)采用小規(guī)模集成電路設(shè)計(jì)時(shí),則要根據(jù)所選用的門進(jìn)行函數(shù)化簡(jiǎn),以求用最少的門來(lái)實(shí)現(xiàn)?;?jiǎn)時(shí),可通過(guò)卡諾圖法(直接根據(jù)真值表填圖化簡(jiǎn)),也可通過(guò)代數(shù)法(根據(jù)表達(dá)式進(jìn)行化簡(jiǎn))。
②當(dāng)采用中、大規(guī)模集成電路設(shè)計(jì)時(shí),有時(shí)可能需對(duì)表達(dá)式進(jìn)行適當(dāng)?shù)淖儞Q,以適應(yīng)所需門的需要,然后再用最少的集成塊來(lái)實(shí)現(xiàn)。
(3)畫出相應(yīng)的邏輯圖。
§3.4組合邏輯電路的設(shè)計(jì)一、單輸出組合邏輯電路的設(shè)計(jì)【例】設(shè)計(jì)一個(gè)組合邏輯電路,其輸入ABCD為8421BCD碼。當(dāng)輸入BCD數(shù)能被4或5整除時(shí),電路輸出F=1,否則F=0。試分別用或非門與或非門實(shí)現(xiàn)。§3.4組合邏輯電路的設(shè)計(jì)一、單輸出組合邏輯電路的設(shè)計(jì)解:根據(jù)題意,可列出該電路的真值表和卡諾圖如下所示;§3.4組合邏輯電路的設(shè)計(jì)一、單輸出組合邏輯電路的設(shè)計(jì)從卡諾圖讀出F的最簡(jiǎn)或與式為,利用摩根定律對(duì)其變換得由此得到用或非門和與或非門實(shí)現(xiàn)的電路如圖所示?!?.4組合邏輯電路的設(shè)計(jì)一、單輸出組合邏輯電路的設(shè)計(jì)(a)或非門實(shí)現(xiàn);(b)與或非門實(shí)現(xiàn)§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)【例2】某廠有A、B、C三個(gè)車間和Y、Z兩臺(tái)發(fā)電機(jī)。如果一個(gè)車間開(kāi)工,啟動(dòng)Z發(fā)電機(jī)即可滿足使用要求;如果兩個(gè)車間同時(shí)開(kāi)工,啟動(dòng)Y發(fā)電機(jī)即可滿足使用要求;如果三個(gè)車間同時(shí)開(kāi)工,則需要同時(shí)啟動(dòng)Y、Z兩臺(tái)發(fā)電機(jī)才能滿足使用要求。試僅用與非門和異或門兩種邏輯門設(shè)計(jì)一個(gè)供電控制電路,使電力負(fù)荷達(dá)到最佳匹配?!?.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)
解用“0”表示該廠車間不開(kāi)工或發(fā)電機(jī)不工作,用“1”表示該廠車間開(kāi)工或發(fā)電機(jī)工作。為使電力負(fù)荷達(dá)到最佳匹配,應(yīng)該根據(jù)車間的開(kāi)工情況即負(fù)荷情況,來(lái)決定兩臺(tái)發(fā)電機(jī)的啟動(dòng)與否。因此,此處的供電控制電路中,A、B、C是輸入變量,Y、Z是輸出變量。由此列出電路的真值表如表所示。§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)電路圖§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)
加法器是一種算術(shù)運(yùn)算電路,其基本功能是實(shí)現(xiàn)兩個(gè)二進(jìn)制數(shù)的加法運(yùn)算。計(jì)算機(jī)CPU中的運(yùn)算器,本質(zhì)上就是一種既能完成算術(shù)運(yùn)算、又能完成邏輯運(yùn)算的單元電路,簡(jiǎn)稱算術(shù)邏輯單元ALU(ArithmeticLogicalUnit)。加法器§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)1.半加器和全加器1)半加器僅對(duì)兩個(gè)一位二進(jìn)制數(shù)Ai和Bi進(jìn)行的加法運(yùn)算稱為“半加”
(不考慮進(jìn)位)。實(shí)現(xiàn)半加運(yùn)算功能的邏輯部件叫做半加器(HalfAdder),簡(jiǎn)稱HA?!?.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)圖半加器的真值表和邏輯符號(hào)(a)真值表;(b)國(guó)標(biāo)符號(hào);(c)慣用符號(hào)§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)
其中的Ai和Bi分別表示被加數(shù)和加數(shù)輸入,Si為本位和輸出,Ci+1為向相鄰高位的進(jìn)位輸出,“Σ”為加法器的限定符,“CO”為運(yùn)算單元進(jìn)位輸出的限定符。半加器的輸出邏輯函數(shù)表達(dá)式為
可見(jiàn),用1個(gè)與門和1個(gè)異或門就可以實(shí)現(xiàn)半加器電路。§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)2)全加器對(duì)兩個(gè)1位二進(jìn)制數(shù)Ai和Bi連同低位來(lái)的進(jìn)位Ci-1進(jìn)行的加法運(yùn)算稱為“全加”。實(shí)現(xiàn)全加運(yùn)算功能的邏輯部件叫做全加器(FullAdder),簡(jiǎn)稱FA。在多位數(shù)加法運(yùn)算時(shí),除最低位外,其它各位都需要考慮低位送來(lái)的進(jìn)位。表全加器真值表-1§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)例3.4.3設(shè)計(jì)一個(gè)加法器——全加器。為了說(shuō)明其組成原理,首先分析一下二進(jìn)制的加法運(yùn)算。設(shè)二進(jìn)制數(shù)A=1011,B=1110,求和。
1011…A1110…B
+)1110…Ci-1(來(lái)自低位的進(jìn)位)11001…A+B
§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)解:①根據(jù)全加器功能列真值表。②由真值表得到函數(shù)表達(dá)式,并用代數(shù)法化簡(jiǎn)、變換,得:-1§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)-1§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)③畫邏輯圖如圖所示。圖(a)用異或門等構(gòu)成的全加器=1BiAi=1&&≥1Ci-11AiBiSi=AiCi-1CiCi=Ci-1(AiBi)+AiBiBi§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)③畫邏輯圖如圖所示。圖(b)用與非門等構(gòu)成的全加器=1BiAi=1&&Ci-1AiBiSi=AiCi-1CiCi=Ci-1(AiBi)+AiBiBi&§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)③畫邏輯圖如圖所示。圖(b)用與非門等構(gòu)成的全加器=1BiAi=1&&Ci-1AiBiSi=AiCi-1CiCi=Ci-1(AiBi)+AiBiBi≥1§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)圖全加器邏輯符號(hào)(b)國(guó)標(biāo)符號(hào);(c)慣用符號(hào)-1-1§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)【例3】用門電路設(shè)計(jì)一個(gè)將8421BCD碼轉(zhuǎn)換為余3碼的變換電路。解:①分析題意,列真值表。該電路輸入為8421BCD碼,輸出為余3碼,因此它是一個(gè)四輸入、四輸出的碼制變換電路。碼制變換電路ABDCE3E2E1E0(a)§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)8421轉(zhuǎn)余3碼真值表§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)②選擇器件,寫出輸出函數(shù)表達(dá)式。題目沒(méi)有具體指定用哪一種門電路,因此可以從門電路的數(shù)量、種類、速度等方面綜合折衷考慮,選擇最佳方案。該電路的化簡(jiǎn)過(guò)程卡諾圖所示,首先得出最簡(jiǎn)與或式,然后進(jìn)行函數(shù)式變換。1&≥11&&=1=1E3E2E1E0ABCD§3.4組合邏輯電路的設(shè)計(jì)二、多輸出組合邏輯電路的設(shè)計(jì)③畫邏輯電路。邏輯圖如圖所示。1&≥11&&=1=1E3E2E1E0ABCD
例把0,1,2,…,7這八個(gè)數(shù)編成二進(jìn)制代碼,其框圖如下所示。
圖三位二進(jìn)制編碼方框圖三、編碼器設(shè)計(jì)
解顯然這就是三位二進(jìn)制編碼器。
首先,確定編碼矩陣和編碼表,分別如圖和表所示。三位二進(jìn)制代碼編碼矩陣三、編碼器設(shè)計(jì)A=4+5+6+7B=2+3+6+7C=1+3+5+7表三位二進(jìn)制編碼表自然數(shù)N二進(jìn)制代碼ABC01234567000001010011100101110111三、編碼器設(shè)計(jì)A=4+5+6+7B=2+3+6+7C=1+3+5+7圖三位二進(jìn)制編碼器三、編碼器設(shè)計(jì)A=4+5+6+7B=2+3+6+7C=1+3+5+7§3.1邏輯門電路§3.2邏輯函數(shù)的實(shí)現(xiàn)§3.3組合邏輯電路的分析§3.4組合邏輯電路的設(shè)計(jì)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)§3.6本章知識(shí)回顧章節(jié)內(nèi)容安排§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)冒險(xiǎn)的產(chǎn)生
前面分析設(shè)計(jì)組合電路時(shí),都是在信號(hào)穩(wěn)態(tài)情況下討論的,實(shí)際電路工作時(shí),信號(hào)變化需要時(shí)間,門電路對(duì)信號(hào)也產(chǎn)生一定的延時(shí),而各個(gè)門的延時(shí)不盡相同,因此若干個(gè)彼此獨(dú)立的輸入信號(hào)就不可能恰好同時(shí)變化,即使同一信號(hào)經(jīng)過(guò)不同的通路到達(dá)某個(gè)門的輸入端也會(huì)有先有后,于是產(chǎn)生時(shí)差,這種現(xiàn)象稱為競(jìng)爭(zhēng)。1.競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)
由于競(jìng)爭(zhēng)就有可能使電路的輸出信號(hào)在變化過(guò)程中出現(xiàn)非正常的干攏脈沖(又稱毛刺),有時(shí)會(huì)影響電路的正常工作,這種現(xiàn)象稱為冒險(xiǎn)現(xiàn)象。
如圖電路:AA(1)“偏1”型冒險(xiǎn)冒險(xiǎn)的產(chǎn)生§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)由于存在門延遲,但由于出現(xiàn)負(fù)尖脈峰,在脈峰期間不滿足稱為“偏1”型冒險(xiǎn)。冒險(xiǎn)的產(chǎn)生§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)(2)“偏0”型冒險(xiǎn)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)(2)“偏0”型冒險(xiǎn)
有0出0,全1出1ABF=AB0101“1”型冒險(xiǎn)無(wú)冒險(xiǎn)0§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)可見(jiàn)當(dāng)兩信號(hào)向相反方向變化時(shí),產(chǎn)生冒險(xiǎn)。ABF=A+B有1出1,全0出0無(wú)冒險(xiǎn)臨界競(jìng)爭(zhēng)臨界競(jìng)爭(zhēng)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)判別冒險(xiǎn)1.代數(shù)法如果一個(gè)函數(shù)在輸入信號(hào)的某種組合下,輸出函數(shù)出現(xiàn)或的形式,則該電路就可能出現(xiàn)冒險(xiǎn)現(xiàn)象。
§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)判別冒險(xiǎn)【例題】檢查如圖所示電路是存在冒險(xiǎn)[解]令B=C=1,則F=即該電路存在“偏1”型冒險(xiǎn)?!?.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)判別冒險(xiǎn)【例題2】檢查如圖所示電路是否存在冒險(xiǎn)[解]令A(yù)=B=0則F=說(shuō)明存在“偏0”型冒險(xiǎn)?!?.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)判別冒險(xiǎn)2.卡諾圖法將電路的輸出函數(shù)用卡諾圖表示出來(lái),如發(fā)現(xiàn)卡諾圖中用“1”或“0”格所畫卡諾圈有相切現(xiàn)象,說(shuō)明該電路有可能存在邏輯冒險(xiǎn)。
§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)二、判別冒險(xiǎn)【例題】用卡諾圖法判斷如圖電路有無(wú)冒險(xiǎn)§3.5組合邏輯電路的的競(jìng)爭(zhēng)和冒險(xiǎn)[解]畫出輸出函數(shù)的卡諾圖§3.5組合邏輯電路的的競(jìng)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 河北省衡水市武強(qiáng)中學(xué)2024-2025學(xué)年高一上學(xué)期期中考試數(shù)學(xué)試題(含答案)
- 2024年度云南省高校教師資格證之高等教育學(xué)自我檢測(cè)試卷A卷附答案
- 數(shù)據(jù)中心建設(shè)方案
- 贛南師范大學(xué)《三維動(dòng)畫制作》2022-2023學(xué)年第一學(xué)期期末試卷
- 阜陽(yáng)師范大學(xué)《通信工程專業(yè)導(dǎo)論》2021-2022學(xué)年第一學(xué)期期末試卷
- 人教版小學(xué)四年級(jí)體育教案上冊(cè)
- 福建師范大學(xué)《通信一》2021-2022學(xué)年第一學(xué)期期末試卷
- 福建師范大學(xué)《民事訴訟法》2023-2024學(xué)年第一學(xué)期期末試卷
- 檔案利用效果登記表
- 2024年嘉峪關(guān)客運(yùn)從業(yè)資格證考試模擬試題
- 道路開(kāi)口施工方案6
- 國(guó)開(kāi)作業(yè)《公共關(guān)系學(xué)》實(shí)訓(xùn)項(xiàng)目1:公關(guān)三要素分析(六選一)參考552
- 大學(xué)勞動(dòng)教育(高等院校勞動(dòng)教育課程)全套教學(xué)課件
- 人教版七級(jí)下《第五章相交線與平行線》單元測(cè)試題含試卷分析答題技巧
- 二年級(jí)上冊(cè)語(yǔ)文第四單元《日月潭》教學(xué)課件 第1課時(shí)
- MOOC 英語(yǔ)語(yǔ)法與寫作-暨南大學(xué) 中國(guó)大學(xué)慕課答案
- 婦科腹腔鏡手術(shù)術(shù)前宣教
- 2017年天津?yàn)I海新區(qū)公務(wù)員考試《行測(cè)》真題
- 2023-2024學(xué)年北京市延慶區(qū)八年級(jí)上學(xué)期期中考試數(shù)學(xué)試卷含詳解
- 2024年中考數(shù)學(xué)專項(xiàng)復(fù)習(xí)模型33旋轉(zhuǎn)-奔馳模型-原卷版+解析
- 內(nèi)科學(xué)白血病教材教學(xué)課件
評(píng)論
0/150
提交評(píng)論