時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計理論_第1頁
時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計理論_第2頁
時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計理論_第3頁
時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計理論_第4頁
時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計理論_第5頁
已閱讀5頁,還剩68頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第三章 時序邏輯的設計優(yōu)化VHDL與數(shù)字集成電路設計2 storage mechanisms positive feedback charge-based鎖存器:電平敏感時序邏輯電路類型寄存器:邊沿敏感DClkQClkDQDClkQClkDQ 鎖存器類型基于鎖存器的設計 N latch is transparentwhen f = 0 P latch is transparent when f = 1NLatchLogicLogicPLatchf時間約束tCLKtDtc2qtholdtsutQDATASTABLEDATASTABLERegisterCLKDQ正反饋與雙穩(wěn)態(tài)Vi1ACBVo2Vi

2、1=Vo2Vo1Vi2Vi2=Vo1雙穩(wěn)態(tài)Gain should be larger than 1 in the transition region基本鎖存器電路DCLKCLKDConverting into a MUXForcing the state(can implement as NMOS-only)多路選擇器鎖存器Negative latch(transparent when CLK= 0)Positive latch(transparent when CLK= 1)CLK10DQ0CLK1DQ具體電路主從寄存器Two opposite latches trigger on edge

3、Also called master-slave latch pair 具體電路Multiplexer-based latch pair建立時間降低時鐘負載的主從寄存器RS觸發(fā)器帶有時鐘控制的RS觸發(fā)器Cross-coupled NANDsAdded clock不同的狀態(tài)儲存機制DCLKCLKQDynamic (charge-based)StaticC2MOS寄存器施密特觸發(fā)器VTC with hysteresisRestores signal slopes CMOS施密特觸發(fā)器Moves switching thresholdof the first inverter CMOS施密特觸發(fā)器2

4、數(shù)據(jù)寄存器及相關電路最快數(shù)據(jù)傳遞:時鐘周期數(shù)據(jù)寄存器及相關電路最快數(shù)據(jù)傳遞時間:時鐘周期在輸入端添加控制電路,構成其他類型的觸發(fā)器D觸發(fā)器的控制與擴展數(shù)據(jù)寄存器及相關電路數(shù)據(jù)寄存器及相關電路D觸發(fā)器的控制與擴展并行寄存與移位寄存數(shù)據(jù)寄存器及相關電路多功能移位寄存器數(shù)據(jù)寄存器及相關電路第四章 算數(shù)邏輯單元4.1 加法器4.2 乘法器VHDL與數(shù)字集成電路設計加法器設計加法運算從最低位開始,逐步向高位進行;每一位相加時,產生1位結果(s),同時產生1位進位(c);最低位相加時,只需要考慮2個數(shù)據(jù)的相加:半加;其余位相加時,需要考慮3個數(shù)據(jù)的相加:全加。4.1 加法器、算數(shù)邏輯單元加法器設計半加器4

5、.1 加法器、算數(shù)邏輯單元加法器設計全加器4.2 加法器、算數(shù)邏輯單元利用半加單元設計全加器4.2 加法器、算數(shù)邏輯單元可擴展的串行加法器: 采用全加器級聯(lián)構成4.2 加法器、算數(shù)邏輯單元4位串行加法器:ASIC設計 第1級采用半加; 最高級取消進位。4.2 加法器、算數(shù)邏輯單元3536Define 3 new variable which ONLY depend on A, BGenerate (G) = ABPropagate (P) = A BDelete = A BCan also derive expressions for S and Co based on D and P Pro

6、pagate (P) = A + BNote that we will be sometimes using an alternate definition for 37Worst case delay linear with the number of bitsGoal: Make the fastest possible carry path circuittd = O(N)tadder = (N-1)tcarry + tsum3828 Transistors3940Exploit Inversion Property4142434445Also called Carry-Skip46ta

7、dder = tsetup + Mtcarry + (N/M-1)tbypass + (M-1)tcarry + tsum47484950515253Expanding Lookahead equations:All the way:5455Can continue building the tree hierarchically.5616-bit radix-2 Kogge-Stone tree57PropagateGenerate58PropagateGenerate59第四章算數(shù)邏輯單元4.1 加法器4.2 乘法器VHDL與數(shù)字集成電路設計8位乘法器設計:基于基本單元的擴展設計2位乘法器:由1位乘法結果相加而成成本:4+4+4 門時間:1+34.3 數(shù)據(jù)累加與乘法器設計8位乘法器設計:基于基本單元的擴展設計4位乘法器:由2位乘法結果相加而成4個2位乘法器并

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論