PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范培訓(xùn)講學(xué)_第1頁
PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范培訓(xùn)講學(xué)_第2頁
PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范培訓(xùn)講學(xué)_第3頁
PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范培訓(xùn)講學(xué)_第4頁
PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范培訓(xùn)講學(xué)_第5頁
已閱讀5頁,還剩29頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、Good is good, but better carries it.精益求精,善益求善。PCB設(shè)計規(guī)范之華為PCB設(shè)計規(guī)范-華為PCB設(shè)計規(guī)范2009-10-2715:121.術(shù)語1.1B.提高PCB設(shè)計質(zhì)量和設(shè)計效率。提高PCB的可生產(chǎn)性、可測試、可維護性。III.設(shè)計任務(wù)受理A.PCB設(shè)計申請流程當(dāng)硬件項目人員需要進行PCB設(shè)計時,須在PCB設(shè)計投板申請表中提出投板申請,并經(jīng)其項目經(jīng)理和計劃處批準后,流程狀態(tài)到達指定的PCB設(shè)計部門審批,此時硬件項目人員須準備好以下資料:經(jīng)過評審的,完全正確的原理圖,包括紙面文件和電子件;帶有MRPII元件編碼的正式的BOM;PCB結(jié)構(gòu)圖,應(yīng)標明外形尺

2、寸、安裝孔大小及定位尺寸、接插件定位尺寸、禁止布線區(qū)等相關(guān)尺寸;對于新器件,即無MRPII編碼的器件,需要提供封裝資料;以上資料經(jīng)指定的PCB設(shè)計部門審批合格并指定PCB設(shè)計者后方可開始PCB設(shè)計。B.理解設(shè)計要求并制定設(shè)計計劃1.仔細審讀原理圖,理解電路的工作條件。如模擬電路的工作頻率,數(shù)字電路的工作速度等與布線要求相關(guān)的要素。理解電路的基本功能、在系統(tǒng)中的作用等相關(guān)問題。2.在與原理圖設(shè)計者充分交流的基礎(chǔ)上,確認板上的關(guān)鍵網(wǎng)絡(luò),如電源、時鐘、高速總線等,了解其布線要求。理解板上的高速器件及其布線要求。3.根據(jù)硬件原理圖設(shè)計規(guī)范的要求,對原理圖進行規(guī)范性審查。4.對于原理圖中不符合硬件原理圖

3、設(shè)計規(guī)范的地方,要明確指出,并積極協(xié)助原理圖設(shè)計者進行修改。5.在與原理圖設(shè)計者交流的基礎(chǔ)上制定出單板的PCB設(shè)計計劃,填寫設(shè)計記錄表,計劃要包含設(shè)計過程中原理圖輸入、布局完成、布線完成、信號完整性分析、光繪完成等關(guān)鍵檢查點的時間要求。設(shè)計計劃應(yīng)由PCB設(shè)計者和原理圖設(shè)計者雙方簽字認可。6.必要時,設(shè)計計劃應(yīng)征得上級主管的批準。IV.設(shè)計過程A.創(chuàng)建網(wǎng)絡(luò)表1.網(wǎng)絡(luò)表是原理圖與PCB的接口文件,PCB設(shè)計人員應(yīng)根據(jù)所用的原理圖和PCB設(shè)計工具的特性,選用正確的網(wǎng)絡(luò)表格式,創(chuàng)建符合要求的網(wǎng)絡(luò)表。2.創(chuàng)建網(wǎng)絡(luò)表的過程中,應(yīng)根據(jù)原理圖設(shè)計工具的特性,積極協(xié)助原理圖設(shè)計者排除錯誤。保證網(wǎng)絡(luò)表的正確性和完

4、整性。3.確定器件的封裝(PCBFOOTPRINT)4.創(chuàng)建PCB板根據(jù)單板結(jié)構(gòu)圖或?qū)?yīng)的標準板框,創(chuàng)建PCB設(shè)計文件;注意正確選定單板坐標原點的位置,原點的設(shè)置原則:A.單板左邊和下邊的延長線交匯點。B.單板左下角的第一個焊盤。板框四周倒圓角,倒角半徑5mm。特殊情況參考結(jié)構(gòu)設(shè)計要求。B.布局1.根據(jù)結(jié)構(gòu)圖設(shè)置板框尺寸,按結(jié)構(gòu)要素布置安裝孔、接插件等需要定位的器件,并給這些器件賦予不可移動屬性。按工藝設(shè)計規(guī)范的要求進行尺寸標注。2.根據(jù)結(jié)構(gòu)圖和生產(chǎn)加工時所須的夾持邊設(shè)置印制板的禁止布線區(qū)、禁止布局區(qū)域。根據(jù)某些元件的特殊要求,設(shè)置禁止布線區(qū)。3.綜合考慮PCB性能和加工的效率選擇加工流程。加

5、工工藝的優(yōu)選順序為:元件面單面貼裝元件面貼、插混裝(元件面插裝焊接面貼裝一次波峰成型)雙面貼裝元件面貼插混裝、焊接面貼裝。4.布局操作的基本原則A.遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應(yīng)當(dāng)優(yōu)先布局B.布局中應(yīng)參考原理框圖,根據(jù)單板的主信號流向規(guī)律安排主要元器件C.布局應(yīng)盡量滿足以下要求:總的連線盡可能短,關(guān)鍵信號線最短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬信號與數(shù)字信號分開;高頻信號與低頻信號分開;高頻元器件的間隔要充分D.相同結(jié)構(gòu)電路部分,盡可能采用“對稱式”標準布局;E.按照均勻分布、重心平衡、版面美觀的標準優(yōu)化布局;F.器件布局柵格的設(shè)置

6、,一般IC器件布局時,柵格應(yīng)為50-100mil,小型表面安裝器件,如表面貼裝元件布局時,柵格設(shè)置應(yīng)不少于25mil。G.如有特殊布局要求,應(yīng)雙方溝通后確定。5.同類型插裝元器件在X或Y方向上應(yīng)朝一個方向放置。同一種類型的有極性分立元件也要力爭在X或Y方向上保持一致,便于生產(chǎn)和檢驗。6.發(fā)熱元件要一般應(yīng)均勻分布,以利于單板和整機的散熱,除溫度檢測元件以外的溫度敏感器件應(yīng)遠離發(fā)熱量大的元器件。7.元器件的排列要便于調(diào)試和維修,亦即小元件周圍不能放置大元件、需調(diào)試的元、器件周圍要有足夠的空間。8.需用波峰焊工藝生產(chǎn)的單板,其緊固件安裝孔和定位孔都應(yīng)為非金屬化孔。當(dāng)安裝孔需要接地時,應(yīng)采用分布接地小

7、孔的方式與地平面連接。9.焊接面的貼裝元件采用波峰焊接生產(chǎn)工藝時,阻、容件軸向要與波峰焊傳送方向垂直,阻排及SOP(PIN間距大于等于1.27mm)元器件軸向與傳送方向平行;PIN間距小于1.27mm(50mil)的IC、SOJ、PLCC、QFP等有源元件避免用波峰焊焊接。10.BGA與相鄰元件的距離5mm。其它貼片元件相互間的距離0.7mm;貼裝元件焊盤的外側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;有壓接件的PCB,壓接的接插件周圍5mm內(nèi)不能有插裝元、器件,在焊接面其周圍5mm內(nèi)也不能有貼裝元、器件。同11.IC去偶電容的布局要盡量靠近IC的電源管腳,并使之與電源和地之間形成的回路最短。12.

8、元件布局時,應(yīng)適當(dāng)考慮使用同一種電源的器件盡量放在一起,以便于將來的電源分隔。13.用于阻抗匹配目的阻容器件的布局,要根據(jù)其屬性合理布置。串聯(lián)匹配電阻的布局要靠近該信號的驅(qū)動端,距離一般不超過500mil。匹配電阻、電容的布局一定要分清信號的源端與終端,對于多負載的終端匹配一定要在信號的最遠端匹配。14.布局完成后打印出裝配圖供原理圖設(shè)計者檢查器件封裝的正確性,并且確認單板、背板和接插件的信號對應(yīng)關(guān)系,經(jīng)確認無誤后方可開始布線。C.設(shè)置布線約束條件1.報告設(shè)計參數(shù)8布局基本確定后,應(yīng)用PCB設(shè)計工具的統(tǒng)計功能,報告網(wǎng)絡(luò)數(shù)量,網(wǎng)絡(luò)密度,平均管腳密度等基本參數(shù),以便確定所需要的信號布線層數(shù)。信號層

9、數(shù)的確定可參考以下經(jīng)驗數(shù)據(jù)Pin密度信號層數(shù)板層數(shù)500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168788782.jpg);border=0width=500注:PIN密度的定義為:板面積(平方英寸)/(板上管腳總數(shù)/14)布線層數(shù)的具體確定還要考慮單板的可靠性要求,信號的工作速度,制造成本和交貨期等因素。1.布線層設(shè)置在高速數(shù)字電路設(shè)計中,電源與地層應(yīng)盡量靠在一起,中間不安

10、排布線。所有布線層都盡量靠近一平面層,優(yōu)選地平面為走線隔離層。為了減少層間信號的電磁干擾,相鄰布線層的信號線走向應(yīng)取垂直方向。可以根據(jù)需要設(shè)計1-2個阻抗控制層,如果需要更多的阻抗控制層需要與PCB產(chǎn)家協(xié)商。阻抗控制層要按要求標注清楚。將單板上有阻抗控制要求的網(wǎng)絡(luò)布線分布在阻抗控制層上。2.線寬和線間距的設(shè)置線寬和線間距的設(shè)置要考慮的因素A.單板的密度。板的密度越高,傾向于使用更細的線寬和更窄的間隙。B.信號的電流強度。當(dāng)信號的平均電流較大時,應(yīng)考慮布線寬度所能承載的的電流,線寬可參考以下數(shù)據(jù):PCB設(shè)計時銅箔厚度,走線寬度和電流的關(guān)系不同厚度,不同寬度的銅箔的載流量見下表:銅皮厚度35um銅

11、皮厚度50um銅皮厚度70um銅皮t=10銅皮t=10銅皮t=10500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168789256.jpg);border=0width=500注:i.用銅皮作導(dǎo)線通過大電流時,銅箔寬度的載流量應(yīng)參考表中的數(shù)值降額50%去選擇考慮。ii.在PCB設(shè)計加工中,常用OZ(盎司)作為銅皮厚度的單位,1OZ銅厚的定義為1平方英尺面積內(nèi)銅箔的重量為一盎,對

12、應(yīng)的物理厚度為35um;2OZ銅厚為70um。C.電路工作電壓:線間距的設(shè)置應(yīng)考慮其介電強度。輸入150V-300V電源最小空氣間隙及爬電距離500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168789336.jpg);border=0width=500輸入300V-600V電源最小空氣間隙及爬電距離500)this.resized=true;this.width=500;thi

13、s.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168789542.jpg);border=0width=500D.可靠性要求。可靠性要求高時,傾向于使用較寬的布線和較大的間距。E.PCB加工技術(shù)限制國內(nèi)國際先進水平推薦使用最小線寬/間距6mil/6mil4mil/4mil極限最小線寬/間距4mil/6mil2mil/2mil1.孔的設(shè)置過線孔制成板的最小孔徑定義取決于板厚度,板厚孔徑比應(yīng)小于5-8??讖絻?yōu)選系列如下:孔徑:24mil20mil16mil12

14、mil8mil焊盤直徑:40mil35mil28mil25mil20mil內(nèi)層熱焊盤尺寸:50mil45mil40mil35mil30mil板厚度與最小孔徑的關(guān)系:板厚:3.0mm2.5mm2.0mm1.6mm1.0mm最小孔徑:24mil20mil16mil12mil8mil盲孔和埋孔11盲孔是連接表層和內(nèi)層而不貫通整板的導(dǎo)通孔,埋孔是連接內(nèi)層之間而在成品板表層不可見的導(dǎo)通孔,這兩類過孔尺寸設(shè)置可參考過線孔。應(yīng)用盲孔和埋孔設(shè)計時應(yīng)對PCB加工流程有充分的認識,避免給PCB加工帶來不必要的問題,必要時要與PCB供應(yīng)商協(xié)商。測試孔測試孔是指用于ICT測試目的的過孔,可以兼做導(dǎo)通孔,原則上孔徑不限

15、,焊盤直徑應(yīng)不小于25mil,測試孔之間中心距不小于50mil。不推薦用元件焊接孔作為測試孔。2.特殊布線區(qū)間的設(shè)定特殊布線區(qū)間是指單板上某些特殊區(qū)域需要用到不同于一般設(shè)置的布線參數(shù),如某些高密度器件需要用到較細的線寬、較小的間距和較小的過孔等,或某些網(wǎng)絡(luò)的布線參數(shù)的調(diào)整等,需要在布線前加以確認和設(shè)置。3.定義和分割平面層A.平面層一般用于電路的電源和地層(參考層),由于電路中可能用到不同的電源和地層,需要對電源層和地層進行分隔,其分隔寬度要考慮不同電源之間的電位差,電位差大于12V時,分隔寬度為50mil,反之,可選20-25mil。B.平面分隔要考慮高速信號回流路徑的完整性。C.當(dāng)由于高速

16、信號的回流路徑遭到破壞時,應(yīng)當(dāng)在其他布線層給予補嘗。例如可用接地的銅箔將該信號網(wǎng)絡(luò)包圍,以提供信號的地回路。B.布線前仿真(布局評估,待擴充)C.布線1.布線優(yōu)先次序關(guān)鍵信號線優(yōu)先:電源、摸擬小信號、高速信號、時鐘信號和同步信號等關(guān)鍵信號優(yōu)先布線密度優(yōu)先原則:從單板上連接關(guān)系最復(fù)雜的器件著手布線。從單板上連線最密集的區(qū)域開始布線。2.自動布線在布線質(zhì)量滿足設(shè)計要求的情況下,可使用自動布線器以提高工作效率,在自動布線前應(yīng)完成以下準備工作:自動布線控制文件(dofile)為了更好地控制布線質(zhì)量,一般在運行前要詳細定義布線規(guī)則,這些規(guī)則可以在軟件的圖形界面內(nèi)進行定義,但軟件提供了更好的控制方法,即針

17、對設(shè)計情況,寫出自動布線控制文件(dofile),軟件在該文件控制下運行。3.盡量為時鐘信號、高頻信號、敏感信號等關(guān)鍵信號提供專門的布線層,并保證其最小的回路面積。必要時應(yīng)采取手工優(yōu)先布線、屏蔽和加大安全間距等方法。保證信號質(zhì)量。4.電源層和地層之間的EMC環(huán)境較差,應(yīng)避免布置對干擾敏感的信號。5.有阻抗控制要求的網(wǎng)絡(luò)應(yīng)布置在阻抗控制層上。6.進行PCB設(shè)計時應(yīng)該遵循的規(guī)則1)地線回路規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)ret

18、urntrue;elsewindow.open(u/49/1168789889.jpg);border=0width=500環(huán)路最小規(guī)則,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。針對這一規(guī)則,在地平面分割時,要考慮到地平面與重要信號走線的分布,防止由于地平面開槽等帶來的問題;在雙層板設(shè)計中,在為電源留下足夠空間的情況下,應(yīng)該將留下的部分用參考地填充,且增加一些必要的孔,將雙面地信號有效連接起來,對一些關(guān)鍵信號盡量采用地線隔離,對一些頻率較高的設(shè)計,需特別考慮其地平面信號回路問題,建議采用多層板為宜。2)竄擾控制串?dāng)_(CrossTalk)是指PC

19、B上不同網(wǎng)絡(luò)之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用??朔?dāng)_的主要措施是:加大平行布線的間距,遵循3W規(guī)則。在平行線間插入接地的隔離線。減小布線層與地平面的距離。3)屏蔽保護500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790014.jpg);border=0width=500對應(yīng)地線回路規(guī)則,實際上也是為了盡量減小信號的回路面積

20、,多見于一些比較重要的信號,如時鐘信號,同步信號;對一些特別重要,頻率特別高的信號,應(yīng)該考慮采用銅軸電纜屏蔽結(jié)構(gòu)設(shè)計,即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實際地平面有效結(jié)合。4)走線的方向控制規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790077.jpg);border=0width=500即相鄰層的走線方向成正交結(jié)構(gòu)。避免將不同的

21、信號線在相鄰層走成同一方向,以減少不必要的層間竄擾;當(dāng)由于板結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)該情況,特別是信號速率較高時,應(yīng)考慮用地平面隔離各布線層,用地信號線隔離各信號線。5)走線的開環(huán)檢查規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790135.jpg);border=0width=500一般不允許出現(xiàn)一端浮空的布線(DanglingLine),主要是為了避

22、免產(chǎn)生天線效應(yīng),減少不必要的干擾輻射和接受,否則可能帶來不可預(yù)知的結(jié)果。6)阻抗匹配檢查規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790198.jpg);border=0width=500同一網(wǎng)絡(luò)的布線寬度應(yīng)保持一致,線寬的變化會造成線路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時會產(chǎn)生反射,在設(shè)計中應(yīng)該盡量避免這種情況。在某些條件下,如接插件引出線,BGA封裝的引出線

23、類似的結(jié)構(gòu)時,可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度。7)走線終結(jié)網(wǎng)絡(luò)規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790261.jpg);border=0width=500在高速數(shù)字電路中,當(dāng)PCB布線的延遲時間大于信號上升時間(或下降時間)的1/4時,該布線即可以看成傳輸線,為了保證信號的輸入和輸出阻抗與傳輸線的阻抗正確匹配,可以采用多種形

24、式的匹配方法,所選擇的匹配方法與網(wǎng)絡(luò)的連接方式和布線的拓樸結(jié)構(gòu)有關(guān)。A.對于點對點(一個輸出對應(yīng)一個輸入)連接,可以選擇始端串聯(lián)匹配或終端并聯(lián)匹配。前者結(jié)構(gòu)簡單,成本低,但延遲較大。后者匹配效果好,但結(jié)構(gòu)復(fù)雜,成本較高。B.對于點對多點(一個輸出對應(yīng)多個輸出)連接,當(dāng)網(wǎng)絡(luò)的拓樸結(jié)構(gòu)為菊花鏈時,應(yīng)選擇終端并聯(lián)匹配。當(dāng)網(wǎng)絡(luò)為星型結(jié)構(gòu)時,可以參考點對點結(jié)構(gòu)。星形和菊花鏈為兩種基本的拓撲結(jié)構(gòu),其他結(jié)構(gòu)可看成基本結(jié)構(gòu)的變形,可采取一些靈活措施進行匹配。在實際操作中要兼顧成本、功耗和性能等因素,一般不追求完全匹配,只要將失配引起的反射等干擾限制在可接受的范圍即可。8)走線閉環(huán)檢查規(guī)則:500)this.r

25、esized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168790312.jpg);border=0width=500防止信號線在不同層間形成自環(huán)。在多層板設(shè)計中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。9)走線的分枝長度控制規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!thi

26、s.resized)returntrue;elsewindow.open(u/49/1168790378.jpg);border=0盡量控制分枝的長度,一般的要求是Tdelay主要針對高頻信號設(shè)計而言,即布線長度不得與其波長成整數(shù)倍關(guān)系,以免產(chǎn)生諧振現(xiàn)象。11)走線長度控制規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168791355.jpg);border=0widt

27、h=500即短線規(guī)則,在設(shè)計時應(yīng)該盡量讓布線長度盡量短,以減少由于走線過長帶來的干擾問題,特別是一些重要信號線,如時鐘線,務(wù)必將其振蕩器放在離器件很近的地方。對驅(qū)動多個器件的情況,應(yīng)根據(jù)具體情況決定采用何種網(wǎng)絡(luò)拓撲結(jié)構(gòu)。12)倒角規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168791425.jpg);border=0width=500PCB設(shè)計中應(yīng)避免產(chǎn)生銳角和直角,

28、500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168791489.jpg);border=0width=500產(chǎn)生不必要的輻射,同時工藝性能也不好。13)器件去藕規(guī)則:A.在印制版上增加必要的去藕電容,濾除電源上的干擾信號,使電源信號穩(wěn)定。在多層板中,對去藕電容的位置一般要求不太高,但對雙層板,去藕電容的布局及電源的布線方式將直接影響到整個系統(tǒng)的穩(wěn)定性,有時甚至關(guān)系到設(shè)計的成敗

29、。B.在雙層板設(shè)計中,一般應(yīng)該使電流先經(jīng)過濾波電容濾波再供器件使用,同時還要充分考慮到由于器件產(chǎn)生的電源噪聲對下游的器件的影響,一般來說,采用總線結(jié)構(gòu)設(shè)計比較好,在設(shè)計時,還要考慮到由于傳輸距離過長而帶來的電壓跌落給器件造成的影響,必要時增加一些電源濾波環(huán)路,避免產(chǎn)生電位差。C.在高速電路設(shè)計中,能否正確地使用去藕電容,關(guān)系到整個板的穩(wěn)定性。14)器件布局分區(qū)/分層規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;el

30、sewindow.open(u/49/1168791575.jpg);border=0width=500A.主要是為了防止不同工作頻率的模塊之間的互相干擾,同時盡量縮短高頻部分的布線長度。通常將高頻的部分布設(shè)在接口部分以減少布線長度,當(dāng)然,這樣的布局仍然要考慮到低頻信號可能受到的干擾。同時還要考慮到高/低頻部分地平面的分割問題,通常采用將二者的地分割,再在接口處單點相接。B.對混合電路,也有將模擬與數(shù)字電路分別布置在印制板的兩面,分別使用不同的層布線,中間用地層隔離的方式。15)孤立銅區(qū)控制規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查

31、看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168791662.jpg);border=0width=500孤立銅區(qū)的出現(xiàn),將帶來一些不可預(yù)知的問題,因此將孤立銅區(qū)與別的信號相接,有助于改善信號質(zhì)量,500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/116879

32、1732.jpg);border=0width=500通常是將孤立銅區(qū)接地或刪除。在實際的制作中,PCB廠家將一些板的空置部分增加了一些銅箔,這主要是為了方便印制板加工,同時對防止印制板翹曲也有一定的作用。16)電源與地線層的完整性規(guī)則:對于導(dǎo)通孔密集的區(qū)域,要注意避免孔在電源和地層的挖空區(qū)域相互連接,形成對平面層的分割,從而破壞平面層的完整性,并進而導(dǎo)致信號線在地層的回路面積增大。17)重疊電源與地線層規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.r

33、esized)returntrue;elsewindow.open(u/49/1168791805.jpg);border=0width=500不同電源層在空間上要避免重疊。主要是為了減少不同電源之間的干擾,特別是一些電壓相差很大的電源之間,電源平面的重疊問題一定要設(shè)法避免,難以避免時可考慮中間隔地層。18)3W規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/11687918

34、74.jpg);border=0width=500為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達到98%的電場不互相干擾,可使用10W的間距。19)20H規(guī)則:500)this.resized=true;this.width=500;this.alt=點擊查看原圖;this.style.cursor=handonclick=if(!this.resized)returntrue;elsewindow.open(u/49/1168791955.jpg);border=0width=500由于電源層與地層之間的電場是變化的,

35、在板的邊緣會向外輻射電磁干擾。稱為邊沿效應(yīng)。解決的辦法是將電源層內(nèi)縮,使得電場只在接地層的范圍內(nèi)傳導(dǎo)。以一個H(電源和地之間的介質(zhì)厚度)為單位,若內(nèi)縮20H則可以將70%的電場限制在接地層邊沿內(nèi);內(nèi)縮100H則可以將98%的電場限制在內(nèi)。20)五-五規(guī)則:印制板層數(shù)選擇規(guī)則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板,這是一般的規(guī)則,有的時候出于成本等因素的考慮,采用雙層板結(jié)構(gòu)時,這種情況下,最好將印制板的一面做為一個完整的地平面層。D.后仿真及設(shè)計優(yōu)化(待補充)E.工藝設(shè)計要求1.一般工藝設(shè)計要求參考印制電路CAD工藝設(shè)計規(guī)范Q/DKBA-Y001-19992.功能板的ICT可測試要求A.對于大批量生產(chǎn)的單板,一般在生產(chǎn)中要做ICT(InCircuitTest),為了滿足ICT測試設(shè)備的要求,PCB設(shè)計中應(yīng)做相應(yīng)的處理,一般

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論