本秒表計時器用于體育競賽及各種要求有較精確時的各領_第1頁
本秒表計時器用于體育競賽及各種要求有較精確時的各領_第2頁
本秒表計時器用于體育競賽及各種要求有較精確時的各領_第3頁
本秒表計時器用于體育競賽及各種要求有較精確時的各領_第4頁
本秒表計時器用于體育競賽及各種要求有較精確時的各領_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本秒表計時器用于體育競賽及各種要求有較精確時的各領域。此計時器是用一塊專用的芯片,用VHDL語言描述的。它除開關、時鐘和顯示功能以外,它還包括1/100s計時器所有的控制和定時功能,其體積小,攜帶方便。計時器的設計功能:(1)                精度應大于1/100s(2)             

2、0;  計時器的最長計時時間為1小時在一般的短時間計時應用中,1小時應該足夠了。為此需要一個6位顯示器,顯示最長時間為59分59.99秒。(3)                設置復位和啟/停開關復位開關用來使計時器清0,并作好清0準備。啟/停開關的使用方法與傳統(tǒng)的機械計時器相同,即按一下啟/停開關,啟動計時器開始計時,再按一下啟/停開關計時終止。復位開關可以在任何情況下使用,即使在計時過程中,只要按一下復位開關,計時進程應立即終止,并

3、對計時器清零。設計方案:為了便于描述,將整個計時控制芯片分成5個子模塊:鍵輸入子模塊(keyin),時鐘產生子模塊(clkgen),控制子模塊(ctrl),定時計數(shù)子模塊(cntclk)和顯示子模塊(disp),各模塊之間信號連接關系的方框圖如下:芯片設計:各模塊程序及生成的符號文件如下:keyin模塊設計該模塊的描述是為了產生單個復位脈沖res和啟停脈沖stst.整個功能模塊用兩個進程語句描述。library ieee;entity keyin isport(reset,start_stop,clk :in std_logic;res,stst :out std_logic);end ent

4、ity;architecture a of keyin issignal res0,res1,stst0,stst1 :std_logic;beginprocess(clk)beginif(clk'event and clk='0')then res1<=res0; res0<=reset; stst1<=stst0; stst0<=start_stop;end if;end process;process(res0,res1,stst0,stst1)beginres<=clk and res0 and (not res1);stst<

5、;=clk and stst0 and (not stst1);end process;end a;clkgen模塊設計該模塊的功能是產生100Hz的計時允許信號cntclk和25Hz的寬度為1ms的鍵輸入時鐘信號keycek.LIBRARY IEEE;ENTITY cnt10 IS PORT (reset,en,clk:IN STD_LOGIC; carry:OUT STD_LOGIC; q :OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END CNT10;ARCHITECTURE rtl OF cnt10 IS SIGNAL qs :STD_LOGIC_VECTOR(

6、3 DOWNTO 0); SIGNAL ca :STD_LOGIC;BEGIN PROCESS(clk) BEGIN IF(clk'EVENT AND clk='1')THEN IF(reset='1')THEN qs<="0000" ELSIF(en='1') THEN IF(qs="1001") THEN qs<= "0000" ca<='0' ELSIF(qs="1000") THEN qs<= qs+1; ca&

7、lt;='1' ELSELIBRARY IEEE;ENTITY cnt4 IS PORT (reset,en,clk:IN STD_LOGIC; carry :OUT STD_LOGIC; q :OUT STD_LOGIC_VECTOR(1 DOWNTO 0);END CNT4;ARCHITECTURE rtl OF cnt4 IS SIGNAL qs :STD_LOGIC_VECTOR(1 DOWNTO 0); SIGNAL ca :STD_LOGIC;BEGIN PROCESS(clk) BEGIN IF(clk'EVENT AND clk='1')

8、THEN IF(reset='1')THEN qs<="00" ELSIF (EN='1')THEN IF(qs="11") THEN qs<= "00" ca<='0' ELSIF(qs="10") THEN qs<= qs+1; ca<='1' ELSE qs<=qs+1; ca<='0' END IF; END IF; END IF; END PROCESS; PROCESS(ca) BE

9、GIN q<=qs; carry<=ca AND en; END PROCESS; END rtl; ctrl子模塊該模塊的功能是產生計時計數(shù)模塊的計數(shù)允許信號cntenlibrary ieee;entity ctrl isport(sysres,res,stst,cntclk:in std_ulogic;centen:out std_ulogic);end ctrl;architecture rtl of ctrl issignal enb1:std_ulogic;begin process(stst,sysres,res)begin if(sysres='1'

10、or res='1') thenenb1<='0'elsif(stst'event and stst='1') thenenb1<=not enb1;end if;end process;centen<=enb1 and cntclk;end rtl;cntblk模塊設計該模塊的功能是實現(xiàn)計時計數(shù),它由四個十進制計數(shù)器和兩個六進制計數(shù)器串結而成。LIBRARY IEEE;ENTITY cnt10 IS PORT (reset,en,clk:IN STD_LOGIC; carry:OUT STD_LOGIC; q :OUT

11、 STD_LOGIC_VECTOR(3 DOWNTO 0);END CNT10;ARCHITECTURE rtl OF cnt10 IS SIGNAL qs :STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL ca :STD_LOGIC;BEGIN PROCESS(clk) BEGIN IF(clk'EVENT AND clk='1')THEN IF(reset='1')THEN qs<="0000" ELSIF(en='1') THEN IF(qs="1001") T

12、HEN qs<= "0000" ca<='0' ELSIF(qs="1000") THEN qs<= qs+1; ca<='1' ELSE qs<=qs+1; ca<='0' END IF; END IF; END IF; END PROCESS; PROCESS(ca,en) BEGIN q<=qs; carry<=ca AND en; END PROCESS; END rtl; LIBRARY IEEE;ENTITY cnt6 IS PORT (reset

13、,en,clk:IN STD_LOGIC; carry :OUT STD_LOGIC; q :OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END CNT6;ARCHITECTURE rtl OF cnt6 IS SIGNAL qs :STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL ca :STD_LOGIC;BEGIN PROCESS(clk) BEGIN IF(clk'EVENT AND clk='1')THEN IF(reset='1')THEN qs<="0000" ELSIF(en='1')THEN IF(qs="0101") THEN qs<= "0000" ca<='0' EL

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論