數(shù)字邏輯電路試卷附答案_第1頁(yè)
數(shù)字邏輯電路試卷附答案_第2頁(yè)
數(shù)字邏輯電路試卷附答案_第3頁(yè)
數(shù)字邏輯電路試卷附答案_第4頁(yè)
數(shù)字邏輯電路試卷附答案_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、一、填空題(每空1分,共10分)1邏輯函數(shù) 的兩種標(biāo)準(zhǔn)形式分別為。2將2004個(gè)“1”異或起來(lái)得到的結(jié)果是(0)。3半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)主要包含三個(gè)部分,分別是( 譯碼器 )、(存儲(chǔ)陣列)、( 控制邏輯)。4A/D轉(zhuǎn)換的四個(gè)過(guò)程是采樣、保持 、量化和(編碼),其中采樣脈沖的頻率要求至少是模擬信號(hào)最高頻率的(2)倍。58位D/A轉(zhuǎn)換器當(dāng)輸入數(shù)字量10000000為5v。若只有最低位為高電平,則輸出電壓為(5/128)v;當(dāng)輸入為10001000,則輸出電壓為(5*136/128)v。6就逐次逼近型和雙積分型兩種A/D轉(zhuǎn)換器而言,(雙積分型)的抗干擾能力強(qiáng),(逐次逼近型)的轉(zhuǎn)換精度高。7(61. 5

2、)10 = (3D.8)16 = (10010001.1000)5421BCD;8已知某74ls00為2輸入4與非門,IOL=22mA,IOH=2mA, IIL=2mA, IIH=40A,則其低電平輸出的扇出系數(shù)NOL=(11),其高電平輸出的扇出系數(shù)NOH=( 50); 9函數(shù)的最小項(xiàng)表達(dá)式為F=(4.5.7),最大項(xiàng)表達(dá)式為(0.1.2.3.6)10. 根據(jù)對(duì)偶規(guī)則和反演規(guī)則,直接寫出的對(duì)偶式和反函數(shù),F(xiàn)d =(), =();11 12已知X=(-17),則X的8位二進(jìn)制原碼為(10001001),其8位二進(jìn)制補(bǔ)碼為(11110111);13T' 觸發(fā)器的次態(tài)方程是(Qn+1 =

3、Qn);14D觸發(fā)器的次態(tài)方程是( );15根據(jù)毛刺的不同極性,可以將邏輯險(xiǎn)象分為0型險(xiǎn)象和1型險(xiǎn)象,對(duì)于一個(gè)邏輯表達(dá)式,若在給定其它變量適當(dāng)?shù)倪壿嬛岛?,出現(xiàn)F=( )的情形,則存在1型險(xiǎn)象;二、單選題(每題2分,共20分)1表示任意兩位無(wú)符號(hào)十進(jìn)制數(shù)需要(B )二進(jìn)制數(shù)。A6 B7 C8 D9 2. 一個(gè)多輸入與非門,輸出為0的條件是(C)A 只要有一個(gè)輸入為1,其余輸入無(wú)關(guān) B 只要有一個(gè)輸入為0,其余輸入無(wú)關(guān) C 全部輸入均為1 D 全部輸入均為03余3碼10001000對(duì)應(yīng)的2421碼為( C )。A01010101 B.10000101 C.10111011 D.11101

4、0114下面4個(gè)邏輯表達(dá)式中,可以實(shí)現(xiàn)同或運(yùn)算的表達(dá)式是( A )5補(bǔ)碼11000的真值是( D )。A +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006組合電路和時(shí)序電路比較,其差異在于前者( B )A任意時(shí)刻的輸出不僅與輸入有關(guān),而且與以前的狀態(tài)有關(guān)B任意時(shí)刻的輸出信號(hào)只取決于當(dāng)時(shí)的輸入信號(hào)C有統(tǒng)一的時(shí)鐘脈沖控制D輸出只與內(nèi)部狀態(tài)有關(guān)7下列四種類型的邏輯門中,可以用( D )實(shí)現(xiàn)三種基本運(yùn)算。A. 與門 B. 或門C. 非門 D. 與非門8實(shí)現(xiàn)兩個(gè)四位二進(jìn)制數(shù)相乘的組合電路,應(yīng)有( A )個(gè)輸出函數(shù)。A 8 B. 9 C. 10 D. 11 9要使JK觸

5、發(fā)器在時(shí)鐘作用下的次態(tài)與現(xiàn)態(tài)相反,JK端取值應(yīng)為(D )。AJK=00 B. JK=01 C. JK=10 D. JK=11 10設(shè)計(jì)一個(gè)四位二進(jìn)制碼的奇偶位發(fā)生器(假定采用偶檢驗(yàn)碼),需要( B )個(gè)異或門。A2 B. 3 C. 4 D. 511下列邏輯函數(shù)中,與(A+B)(A+C)等價(jià)的是( C )A F=AB B F=A+B C F=A+BC D F= B+C12圖示TTL門電路中,F(xiàn)= 的邏輯功能圖為(B)13. 和四變量的最小項(xiàng) 邏輯相鄰的最小項(xiàng)是( C )14標(biāo)準(zhǔn)或與式是由(C)構(gòu)成的邏輯表達(dá)式。 A與項(xiàng)相或 B. 最小項(xiàng)相或 C. 最大項(xiàng)相與 D.或項(xiàng)相與15.在下列四個(gè)邏輯函數(shù)

6、表達(dá)式中,( B )是最小項(xiàng)表達(dá)式。 16邊沿式D觸發(fā)器是一種(C )穩(wěn)態(tài)電路。A無(wú) B單 C雙 D多17以下電路中,能夠?qū)崿F(xiàn)對(duì)CP端時(shí)鐘信號(hào)二分頻的電路是 ( B )18下面4個(gè)邏輯表達(dá)式中,(C)是異或門的表達(dá)式。 19n級(jí)觸發(fā)器構(gòu)成的環(huán)形計(jì)數(shù)器,其計(jì)數(shù)的模式(A )。 A. n B.2n1 C.2n D2n-120施密特觸發(fā)器常用于對(duì)脈沖波形的( C)A 定時(shí) B 計(jì)數(shù) C 整形 D 產(chǎn)生22. 基本RS觸發(fā)器在觸發(fā)脈沖消失后,輸出狀態(tài)將(D) A 隨之消失 B 發(fā)生翻轉(zhuǎn) C 恢復(fù)原態(tài) D 保持現(xiàn)態(tài) 23. 一個(gè)觸發(fā)器有兩個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要(B)個(gè)觸發(fā)器。A 2 B

7、8 C 16 D 3224十進(jìn)制數(shù)25用8421BCD碼表示為(B)A 10 101 B 0010 0101 C 100101 D 1010125. JK觸發(fā)器在時(shí)鐘脈沖作用下次態(tài)與現(xiàn)態(tài)相反,JK取值為(B)A 00 B 11 C 01 D 1026. 尋址容量為16K×8的RAM需要(C)根地址線。A 4 B 8 C 14 D 1627. 多諧振蕩器可產(chǎn)生(B) A 正弦波 B 矩形脈沖 C 三角波 D 鋸齒波28. 在(D)情況下,“或非”運(yùn)算的結(jié)果是邏輯0。A 全部輸入是0 B 全部輸入是1 C 任一輸入為0,其他輸入為1 D 任一輸入為129. ROM具有(C)功能。A 讀/

8、寫 B 無(wú)讀/寫 C 只讀 D 只寫30.八路數(shù)據(jù)分配器,其地址輸入端有(C)個(gè)。A 1 B 20 C 3 D 4三、判斷題(每題2分,共20分) (×)1原碼和補(bǔ)碼均可實(shí)現(xiàn)將減法運(yùn)算轉(zhuǎn)化為加法運(yùn)算。 ( )2化簡(jiǎn)完全確定狀態(tài)表時(shí),最大等效類的數(shù)目即最簡(jiǎn)狀態(tài)表中的狀態(tài)數(shù)目。(×)3并行加法器采用先行進(jìn)位(并行進(jìn)位)的目的是簡(jiǎn)化電路結(jié)構(gòu)。()4異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。 (×)5因?yàn)檫壿嫳磉_(dá)式A+B+AB=A+B成立,所以AB=0成立。 ()6. 格雷碼具有任何相鄰碼只有一位碼元不同的特性。(×)7邏輯變量的取值,比大。 ()8相同邏輯功能的T

9、TL電路和CMOS電路相比,前者的功耗大。(×)9.  十進(jìn)制數(shù)(9)10比十六進(jìn)制數(shù)(9)16小。()10.  若兩個(gè)函數(shù)具有不同的真值表,則兩個(gè)邏輯函數(shù)必然不相等。(×)11.  邏輯函數(shù)Y=A + B+ C+B 已是最簡(jiǎn)與或表達(dá)式。(×)12.  三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。(×)13.單穩(wěn)態(tài)觸發(fā)器在外加觸發(fā)信號(hào)觸發(fā)時(shí),電路由暫穩(wěn)態(tài)翻轉(zhuǎn)到穩(wěn)態(tài)。(×)14.采用不可重觸發(fā)單穩(wěn)態(tài)觸發(fā)器時(shí),若在觸發(fā)器進(jìn)入暫穩(wěn)態(tài)期間再次受到觸發(fā),輸出脈寬可在此前暫穩(wěn)態(tài)時(shí)間的基礎(chǔ)上再展寬TW()1

10、5.  CMOS門輸出為時(shí)由外接電源和電阻提供輸出電流。()16.  數(shù)據(jù)選擇器和數(shù)據(jù)分配器的功能正好相反,互為逆過(guò)程。(×)17.  用數(shù)據(jù)選擇器可實(shí)現(xiàn)時(shí)序邏輯電路。()18.  同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。(×)19.  同步二進(jìn)制計(jì)數(shù)器的電路比異步二進(jìn)制計(jì)數(shù)器復(fù)雜,所以實(shí)際應(yīng)用中較少使用同步二進(jìn)制計(jì)數(shù)器。 (×)20計(jì)數(shù)器的模是指構(gòu)成計(jì)數(shù)器的觸發(fā)器的個(gè)數(shù)。()21奇偶校驗(yàn)碼不能檢測(cè)出偶數(shù)個(gè)碼元錯(cuò)誤。(×)22. 施密特觸發(fā)器具有一個(gè)穩(wěn)定狀態(tài)。(×)23. 用4選1數(shù)據(jù)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論