




版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、12第一章 IC設(shè)計(jì)基礎(chǔ) 集成電路設(shè)計(jì)就是根據(jù)電路功能和性能的要求,在正確選擇系統(tǒng)配置、電路形式、器件結(jié)構(gòu)、工藝方案和設(shè)計(jì)規(guī)則的情況下,盡量減小芯片面積,降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期以保全全局優(yōu)化,設(shè)計(jì)出滿(mǎn)足要求的集成電路。其最終的輸出是掩模版圖,通過(guò)制版和工藝流片得到所需的集成電路。3IC設(shè)計(jì)基礎(chǔ) 集成電路制造過(guò)程示意圖:4IC設(shè)計(jì)基礎(chǔ) 集成電路設(shè)計(jì)域主要包括三個(gè)方面: 行為設(shè)計(jì)集成電路的功能設(shè)計(jì)) 結(jié)構(gòu)設(shè)計(jì)邏輯和電路設(shè)計(jì)) 物理設(shè)計(jì)光刻掩模版的幾何特性和物 理特性的具體實(shí)現(xiàn))5IC設(shè)計(jì)基礎(chǔ) IC設(shè)計(jì)流程:6IC設(shè)計(jì)基礎(chǔ) 典型的實(shí)際分層次設(shè)計(jì)流程:7IC設(shè)計(jì)基礎(chǔ) 分層次設(shè)計(jì)流程主要適用于數(shù)字系
2、統(tǒng)設(shè)計(jì),模擬IC設(shè)計(jì)基本上是手工設(shè)計(jì)。 即便是數(shù)字IC設(shè)計(jì),也需要較多的人工干預(yù)。8IC設(shè)計(jì)基礎(chǔ) IC設(shè)計(jì)方法 (1全定制設(shè)計(jì) (2半定制設(shè)計(jì) 通道門(mén)陣列法 門(mén)海法 (3定制設(shè)計(jì) 標(biāo)準(zhǔn)單元法 通用單元法9第二章 EDA概述 電子設(shè)計(jì)自動(dòng)化EDA:Electronic Design Automation就是利用計(jì)算機(jī)作為工作平臺(tái)進(jìn)行電子自動(dòng)化設(shè)計(jì)的一項(xiàng)技術(shù)。 涵蓋內(nèi)容:系統(tǒng)設(shè)計(jì)與仿真,電路設(shè)計(jì)與仿真,印制電路板設(shè)計(jì)與校正,集成電路版圖設(shè)計(jì)數(shù)?;旌显O(shè)計(jì),嵌入式系統(tǒng)設(shè)計(jì),軟硬件系統(tǒng)協(xié)同設(shè)計(jì),系統(tǒng)芯片設(shè)計(jì),可編程邏輯器件和可編程系統(tǒng)芯片設(shè)計(jì),專(zhuān)用集成電路設(shè)計(jì)等 10EDA概述 EDA發(fā)展概況: (12
3、0世紀(jì)60、70年代出現(xiàn)計(jì)算機(jī)輔助設(shè)計(jì)CAD) (2隨后出現(xiàn)CAE、CAM、CAT、CAQ。 (320世紀(jì)80年代,初級(jí)的具有自動(dòng)化功能的EDA出現(xiàn)。 (420世紀(jì)90年代,EDA技術(shù)滲透到電子設(shè)計(jì)和集成電路設(shè)計(jì)各個(gè)領(lǐng)域,形成了區(qū)別于傳統(tǒng)設(shè)計(jì)的整套設(shè)計(jì)思想和方法。 (5當(dāng)前,深亞微米工藝和SoC設(shè)計(jì)對(duì)EDA技術(shù)提出更高更苛刻的要求。11EDA概述 EDA應(yīng)用于三方面: 印制電路板的設(shè)計(jì)PCB) 可編程數(shù)字系統(tǒng)設(shè)計(jì)CPLD、 FPGA、SOPC) IC設(shè)計(jì)ASIC, Soc)12 EDA概述 IC設(shè)計(jì)工具按其用途分類(lèi):設(shè)計(jì)工具按其用途分類(lèi): (1設(shè)計(jì)輸入與仿真工具設(shè)計(jì)輸入與仿真工具 (Caden
4、ce公司的公司的Virtuoso composer、Verilog-XL、NC-verilog ) (2綜合工具綜合工具 (Synopsys公司的公司的DC Expert ,Cadence公司的公司的BuilderGates,Magma公司的公司的Blast RTL) (3布局和布線(xiàn)布局和布線(xiàn) (Cadence PKS和和SE-PKS ,Synopsys的的Physical Compiler, Magma公司的公司的Blast Fusion) (4物理版圖設(shè)計(jì)和驗(yàn)證工具物理版圖設(shè)計(jì)和驗(yàn)證工具Cadence公司公司的的Virtuoso Layout Editor,Synopsys公司的公司的Co
5、msSE ,Tanner公司的公司的 L-edit) (5模擬電路編輯與仿真模擬電路編輯與仿真Synopsys公司的公司的HSpice ,Cadence公司的公司的Spectre Simulator ,Tanner公司的公司的S-edit)13EDA概述 EDA主要供應(yīng)商:主要供應(yīng)商:14EDA概述 EDA業(yè)界三強(qiáng): Cadence,強(qiáng)項(xiàng)為IC版圖設(shè)計(jì)和PCB設(shè)計(jì) Synopsys,強(qiáng)項(xiàng)為邏輯綜合 Mentor Graphics,強(qiáng)項(xiàng)為PCB設(shè)計(jì)和深 亞微米IC設(shè)計(jì)驗(yàn)證和測(cè)試15EDA概述 Cadence 公司簡(jiǎn)介:公司簡(jiǎn)介: 成立于成立于1988年,公司總部位于美國(guó)年,公司總部位于美國(guó)加利福
6、尼亞州的加利福尼亞州的San Jose,是全球最大的,是全球最大的EDA供應(yīng)商。供應(yīng)商。 產(chǎn)品涵蓋領(lǐng)域:產(chǎn)品涵蓋領(lǐng)域: 包括系統(tǒng)頂層設(shè)計(jì)與仿真、信號(hào)處包括系統(tǒng)頂層設(shè)計(jì)與仿真、信號(hào)處理、電路設(shè)計(jì)與仿真、理、電路設(shè)計(jì)與仿真、PCB設(shè)計(jì)與分析、設(shè)計(jì)與分析、FPGA及及ASIC設(shè)計(jì)以及深亞微米設(shè)計(jì)以及深亞微米IC設(shè)計(jì)設(shè)計(jì)等。等。16EDA概述 Cadence 全定制IC設(shè)計(jì)工具 Virtuos Schematic Composer Analog Design Environment Virtuos Layout Editor Spectra Virtuoso Layout Synthesizer As
7、sura dracula Diva 17第三章Cdence的系統(tǒng)組織結(jié)構(gòu)v大多數(shù) Cadence 工具使用同樣的庫(kù)模型,庫(kù)結(jié)構(gòu)按目錄結(jié)構(gòu)組織數(shù)據(jù),這利于不同工具之間的數(shù)據(jù)交互和一致操作。物理組織邏輯組織目錄庫(kù)子目錄單元子目錄視圖18vTerms and Definitionsv庫(kù)庫(kù)library):特定工藝相關(guān)的單元集):特定工藝相關(guān)的單元集合合v單元單元cell):構(gòu)成系統(tǒng)或芯片模塊的設(shè)):構(gòu)成系統(tǒng)或芯片模塊的設(shè)計(jì)對(duì)象計(jì)對(duì)象v視圖視圖view):?jiǎn)卧囊环N預(yù)定義類(lèi)型):?jiǎn)卧囊环N預(yù)定義類(lèi)型的表示的表示vCIW:命令解釋窗口:命令解釋窗口19系統(tǒng)啟動(dòng)v系統(tǒng)啟動(dòng)v1 前端啟動(dòng)命令命令規(guī)模功能ic
8、des基本數(shù)字模擬設(shè)計(jì)輸入icdssicde 加數(shù)字設(shè)計(jì)環(huán)境icmsm前端模擬、混合、微波設(shè)計(jì)iccaxl前端設(shè)計(jì)加布局規(guī)劃20系統(tǒng)啟動(dòng)2 版圖工具啟動(dòng)命令命令規(guī)模功能layouts基本版圖設(shè)計(jì)(具有交互 DRC 功能)layoutPlusm基本版圖設(shè)計(jì)(具有自動(dòng)化設(shè)計(jì)工具和交互驗(yàn)證工具)21系統(tǒng)啟動(dòng)3 系統(tǒng)級(jí)啟動(dòng)命令命令規(guī)模功能swbsPcb 設(shè)計(jì)msfbl混合型號(hào)IC設(shè)計(jì)icfbxl前端到后端大多數(shù)工具22系統(tǒng)啟動(dòng) 23系統(tǒng)啟動(dòng) Command Interpreter WindowCIW)Log 文件菜單欄窗口號(hào)輸出域命令提示行輸入域鼠標(biāo)按鈕提示24第四章 模擬IC設(shè)計(jì)環(huán)境ADE25Sch
9、ematic Composor26Schematic Composor27Schematic Composor 新建一個(gè)新建一個(gè)Cellview In the CIW or Library Manager,select File-New-Cellview28Schematic Composor 添加器件添加器件 Select Add-instance to display the Add Instance form29Schematic Composor 添加連線(xiàn)并給連線(xiàn)命名添加連線(xiàn)并給連線(xiàn)命名 Select Add-Wire or press i to add wires for insta
10、nces Select Add-Wirename to display the view of add wire name30Schematic Composor 添加管腳添加管腳 Select Add-pin or press p 每一個(gè)管腳都有確定的名字和方向每一個(gè)管腳都有確定的名字和方向input,output,or inputoutput)。)。 管腳有三種類(lèi)型:管腳有三種類(lèi)型: Schematic pins Symbol pins Offsheet pins31Schematic Composor 添加激勵(lì)源添加激勵(lì)源 Source and ground cells are in t
11、he analoglib library.32Analog Simulation 模擬仿真流程:33Analog Simulation 啟動(dòng)仿真環(huán)境啟動(dòng)仿真環(huán)境 Select Tools-Analog Environment from the schematic menu banner,or select Tools-Analog Environment Simulation from the CIW34Analog Simulation 設(shè)置仿真器設(shè)置仿真器 Select Simulator/Directory/Host35Analog Simulation 設(shè)置模型文件設(shè)置模型文件 Sel
12、ect the model files in simulation window, Select Setup-Model Libraries36Analog Simulation 設(shè)置設(shè)計(jì)變量設(shè)置設(shè)計(jì)變量 Select Variables-Edit or click the Edit Variables icon37Analog Simulation 設(shè)置仿真類(lèi)型設(shè)置仿真類(lèi)型 Select Analyses-Choose or click the Choose Anayses icon38Analog Simulation 選擇信號(hào)輸出選擇信號(hào)輸出 Select :Output-To Be P
13、lotted-Select On Schematic39Analog Simulation 提取網(wǎng)表提取網(wǎng)表40Analog Simulation 運(yùn)行仿真運(yùn)行仿真 Select Simulation-Run or Select the Run icon on the right side of the simulation window41Simulation Results Display Tools 波形顯示工具用于顯示仿真數(shù)據(jù),波形顯示工具用于顯示仿真數(shù)據(jù),Cadence中中波形顯示及相關(guān)工具包括:波形顯示及相關(guān)工具包括: WaveScan Waveform WindowAWD) Waveform CalculatorWaveScan&AWD) Results Browser Snapshot Tool Annotating Component Display42Simulation Results Display Tools 波形顯示工具選擇:波形顯示工具選擇: Accessible from the Session-Options command window in ADE to switch between AWD and Wavescan
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 勞動(dòng)合同范本002
- 中標(biāo)人支付合同范本
- 割草合同范例
- 印章保管合同范本律師
- 發(fā)電機(jī)保養(yǎng)合同范本
- 合資做房子合同范例
- 到期不住合同范本
- 醫(yī)院工程材料采購(gòu)合同范本
- 廠房阻力合同范本
- 人贅婿合同范本
- 人教版PEP五年級(jí)英語(yǔ)上冊(cè)全冊(cè)課件
- 【重慶長(zhǎng)安汽車(chē)公司績(jī)效管理現(xiàn)狀、問(wèn)題及優(yōu)化對(duì)策(7600字論文)】
- 家鄉(xiāng)-延安課件
- Codesys中文編程手冊(cè)
- 教育系統(tǒng)后備干部筆試試題及參考答案
- 無(wú)人機(jī)導(dǎo)航與通信技術(shù)PPT完整全套教學(xué)課件
- 六年級(jí)奧數(shù)(學(xué)生版)
- 鋼結(jié)構(gòu)設(shè)計(jì)原理全套PPT完整教學(xué)課件
- 《植物學(xué)教學(xué)資料》第2章細(xì)胞與組織2馬煒梁版
- ISO9001-2015質(zhì)量手冊(cè)及程序文件模板
- 2022年新高考天津英語(yǔ)高考真題(含答案)
評(píng)論
0/150
提交評(píng)論