存儲器外部電路優(yōu)秀課件_第1頁
存儲器外部電路優(yōu)秀課件_第2頁
存儲器外部電路優(yōu)秀課件_第3頁
存儲器外部電路優(yōu)秀課件_第4頁
存儲器外部電路優(yōu)秀課件_第5頁
已閱讀5頁,還剩14頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、存儲器外部電路優(yōu)秀課件2021-10-102021-10-10存儲器外部電路優(yōu)秀課件存儲器外圍電路存儲器外圍電路存儲器外部電路優(yōu)秀課件2021-10-10TEE8502的總體結(jié)構(gòu)存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10存儲器外部電路優(yōu)秀課件2021-10-10外圍電路n內(nèi)層外圍電路:功能電路,它是直接控制存儲矩陣工作的功能塊。n外層外圍電路:工作模式控制電路,它把把外部信號轉(zhuǎn)換成若干內(nèi)

2、部控制信號,對內(nèi)層外圍電路進行控制。存儲器外部電路優(yōu)秀課件2021-10-101.內(nèi)層外圍電路n地址緩沖器n地址譯碼器n位寫入電路n靈敏讀放電路n存儲管控制柵電平VCG產(chǎn)生電路n存儲管源電平VS產(chǎn)生電路存儲器外部電路優(yōu)秀課件2021-10-10(1)地址緩沖器存儲器外部電路優(yōu)秀課件2021-10-10n地址緩沖器的功能n把TTL電平轉(zhuǎn)換成MOS電平,并使輸出具有驅(qū)動大量地址譯碼器的能力。n執(zhí)行工作模式控制存儲器外部電路優(yōu)秀課件2021-10-10(2)地址譯碼器n行譯碼器n列譯碼器存儲器外部電路優(yōu)秀課件2021-10-10(3)位寫入電路n引腳I/O是共用的,因此數(shù)據(jù)線D和I/O間是雙向信息通

3、路。讀出工作時,位讀出電路工作;字節(jié)擦寫模式時,位寫入電路工作。存儲器外部電路優(yōu)秀課件2021-10-10(4)靈敏讀放電路n靈敏放大器的作用一方面要限制D的擺幅,另一方面要具有較大的放大系數(shù),在較小負載電容的輸出點上得到合適的電平和足夠的電壓擺幅,驅(qū)動輸出緩沖器。n靈敏放大器是影響讀出速度的關鍵。存儲器外部電路優(yōu)秀課件2021-10-10(5)存儲管控制柵電平VCG產(chǎn)生電路n根據(jù)TEE8502 存儲矩陣工作原理,擦操作時VCG應接近21V,寫操作時VCG應接近0V,讀操作時VCG應接近3V左右。存儲器外部電路優(yōu)秀課件2021-10-10(6)存儲管源電平VS產(chǎn)生電路n在寫的時候,PLOTOX存儲管源接+5V,非寫情況下接地,因此VS產(chǎn)生電路是由WRT信號控制的推挽電路。存儲器外部電路優(yōu)秀課件2021-10-102.外層外圍電路n控制信號緩沖器n電平鑒別電路n片擦信號發(fā)生器n字

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論