




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、模擬電路 1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子) 2、平板電容公式(c=s/4kd)。(未知) 3、最基本的如三極管曲線特性。(未知) 4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子) 5、負(fù)反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負(fù)反 饋的優(yōu)點(diǎn)(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非 線性失真,有效地擴(kuò)展放大器的通頻帶,自動調(diào)節(jié)作用)(未知) 6、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些方法?(仕蘭微電子) 7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個方法。(未知) 8、給出一個查分運(yùn)放,如何相位補(bǔ)償,并畫補(bǔ)償
2、后的波特圖。(凹凸) 9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點(diǎn),特別是廣泛采用差分結(jié)構(gòu)的原因。(未知) 10、給出一差分電路,告訴其輸出電壓y+和y-,求共模分量和差模分量。(未知) 11、畫差放的兩個輸入管。(凹凸) 12、畫出由運(yùn)放構(gòu)成加法、減法、微分、積分運(yùn)算的電路原理圖。并畫出一個晶體管級的 運(yùn)放電路。(仕13、用運(yùn)算放大器組成一個10倍的放大器。(未知) 14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),并求輸出端某點(diǎn) 的 rise/fall時間。(infineon筆試試題) 15、電阻r和電容c串聯(lián),輸入電壓為r和c之間的電壓
3、,輸出電壓分別為c上電壓和r上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾 波器。當(dāng)rct時,給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知) 16、有源濾波器和無源濾波器的原理及區(qū)別?(新太硬件) 17、有一時域信號s=v0sin(2pif0t)+v1cos(2pif1t)+v2sin(2pif3t+90),當(dāng)其通過低通、 帶通、高通濾波器后的信號表示方式。(未知) 18、選擇電阻時要考慮什么?(東信筆試題) 19、cmos電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,這個單管你會用p管還是n管,為什么? 20、給出多個mos管組成的電路求5個點(diǎn)
4、的電壓。(infineon筆試試題) 21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫出你知道的線路結(jié)構(gòu),簡單描述 其優(yōu)缺點(diǎn)。(仕 22、畫電流偏置的產(chǎn)生電路,并解釋。(凹凸) 23、史密斯特電路,求回差電壓。(華為面試題) 24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期.) (華為面試題) 25、lc正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路,分別畫出其原理圖。(仕蘭微電子) 26、vco是什么,什么參數(shù)(壓控振蕩器?) (華為面試題) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) 28、鎖相環(huán)電路組成,振蕩器(比如用d觸發(fā)器如何搭)。(未知) 29、求鎖相環(huán)的輸出
5、頻率,給了一個鎖相環(huán)的結(jié)構(gòu)圖。(未知) 30、如果公司做高頻電子的,可能還要rf知識,調(diào)頻,鑒頻鑒相之類,不一一列舉。(未知) 31、一電源和一段傳輸線相連(長度為l,傳輸時間為t),畫出終端處波形,考慮傳輸線 無損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知) 32、微波電路的匹配電阻。(未知) 33、dac和adc的實(shí)現(xiàn)各有哪些方法?(仕蘭微電子) 34、a/d電路組成、工作原理。(未知) 35、實(shí)際工作所需要的一些技術(shù)知識(面試容易問到)。如電路的低功耗,穩(wěn)定,高速如何做到,調(diào)運(yùn)放,布版圖注意的地方等等,一般會針對簡歷上你所寫做過的東西具體問,肯定會問得很細(xì)(所以別把什么都寫上,精
6、通之類的詞也別用太多了),這個東西各個人就 不一樣了,不好說什么了。(未知) _ 數(shù)字電路 1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子) 2、什么是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。 3、什么是線與邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試) 線與邏輯是兩個輸出信號相連可以實(shí)現(xiàn)與的功能。在硬件上,要用oc門來實(shí)現(xiàn),由于不用 oc門可能使灌電流過大,而燒壞邏輯門。 同時在輸出端口應(yīng)加一個上拉電阻。 4、什么是setup 和holdup時間?(漢王筆試) 5、setup和holdup時間,區(qū)別.(南山之橋
7、) 6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知) 7、解釋setup和hold time violation,畫圖說明,并說明解決辦法。(威盛via2003.11.06 上海筆試) setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā) 器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應(yīng)提前時鐘上升沿(如上升沿有效)t時間到達(dá)芯片,這個t就是建立時間-setup time.如不滿足setup time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。 保持時間是指觸發(fā)器
8、的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。如果hold time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。 建立時間(setup time)和保持時間(hold time)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信 號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。如果不滿足建立和保持時間的話,那么dff將不能正確地采樣到數(shù)據(jù),將會出現(xiàn) metastability的情況。如果數(shù)據(jù)信號在時鐘沿觸發(fā)前后持續(xù)的時間均超過建立和保持時 間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。 8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險怎樣消除。(仕蘭微 電子) 9、什么是
9、競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達(dá)該門的時間不一致叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容。 10、你知道那些常用邏輯電平?ttl與coms電平可以直接互連嗎?(漢王筆試) 常用邏輯電平:12v,5v,3.3v;ttl和cmos不可以直接互連,由于ttl是在0.3-3.6v之間,而cmos則是有在12v的有在5v的。cmos輸出接到ttl是可以直接互連。ttl接到cmos需要在輸出端口加一上拉電阻接到5v或者12v。 11、如何解
10、決亞穩(wěn)態(tài)。(飛利浦大唐筆試) 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)達(dá)到一個可確認(rèn)的狀態(tài)。當(dāng)一個觸發(fā)器進(jìn)入亞 穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能穩(wěn)定在某個正確的電平 上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無 用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。 12、ic設(shè)計中同步復(fù)位與 異步復(fù)位的區(qū)別。(南山之橋) 13、moore 與 meeley狀態(tài)機(jī)的特征。(南山之橋) 14、多時域設(shè)計中,如何處理信號跨時域。(南山之橋) 15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦大唐筆試) d
11、elay q,還有 clock的delay,寫出決 定最大時鐘的因素,同時給出表達(dá)式。(威盛via 2003.11.06 上海筆試試題) 18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點(diǎn)。(威盛via 2003.11.06 上海筆試試題) 19、一個四級的mux,其中第二級信號為關(guān)鍵信號 如何改善timing。(威盛via2003.11.06 上海筆試試題) 20、給出一個門級的圖,又給了各個門的傳輸延時,問關(guān)鍵路徑是什么,還問給出輸入, 使得輸出依賴于關(guān)鍵路徑。(未知) 21、邏輯方面數(shù)字電路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點(diǎn)),全加器等等。(未知) 22、卡諾圖寫出邏輯表達(dá)使
12、。(威盛via 2003.11.06 上海筆試試題) 23、化簡f(a,b,c,d)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛) 24、please show the cmos inverter schmatic,layout and its cross sectionwith p-well process.plot its transfer curve (vout-vin) and also explain the operation region of pmos and nmos for each segment of the transfer curve?
13、(威盛筆試題circuit design-beijing-03.11.09) 25、to design a cmos invertor with balance rise and fall time,please define the ration of channel width of pmos and nmos and explain? 26、為什么一個標(biāo)準(zhǔn)的倒相器中p管的寬長比要比n管的寬長比大?(仕蘭微電子) 27、用mos管搭出一個二輸入與非門。(揚(yáng)智電子筆試) 28、please draw the transistor level schematic of a cmos 2 inp
14、ut and gate and explain which input has faster response for output rising edge.(less delay time)。(威盛筆試29、畫出not,nand,nor的符號,真值表,還有transistor level的電路。(infineon筆試) 30、畫出cmos的圖,畫出tow-to-one mux gate。(威盛via 2003.11.06 上海筆試試題) 31、用一個二選一mux和一個inv實(shí)現(xiàn)異或。(飛利浦大唐筆試) 32、畫出y=a*b+c的cmos電路圖。(科廣試題) 33、用邏輯們和cmos電路實(shí)現(xiàn)a
15、b+cd。(飛利浦大唐筆試) 34、畫出cmos電路的晶體管級電路圖,實(shí)現(xiàn)y=a*b+c(d+e)。(仕蘭微電子) 35、利用4選1實(shí)現(xiàn)f(x,y,z)=xz+yz。(未知) 36、給一個表達(dá)式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門實(shí)現(xiàn)(實(shí)際上就是化簡)。 37、給出一個簡單的由多個not,nand,nor組成的原理圖,根據(jù)輸入波形畫出各點(diǎn)波形。(infineon筆試) 38、為了實(shí)現(xiàn)邏輯(a xor b)or (c and d),請選用以下邏輯中的一種,并說明為什么?1)inv 2)and 3)or 4)nand 5)nor 6)xor 答案:nand(未知) 39、
16、用與非門等設(shè)計全加法器。(華為) 40、給出兩個門電路讓你分析異同。(華為) 41、用簡單電路實(shí)現(xiàn),當(dāng)a為輸入時,輸出b波形為(仕蘭微電子) 42、a,b,c,d,e進(jìn)行投票,多數(shù)服從少數(shù),輸出是f(也就是如果a,b,c,d,e中1的個數(shù)比0多,那么f輸出為1,否則f為0),用與非門實(shí)現(xiàn),輸入數(shù)目沒有限制。(未知) 43、用波形表示d觸發(fā)器的功能。(揚(yáng)智電子筆試) 44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚(yáng)智電子筆試) 45、用邏輯們畫出d觸發(fā)器。(威盛via 2003.11.06 上海筆試試題) 46、畫出dff的結(jié)構(gòu)圖,用verilog實(shí)現(xiàn)之。(威盛) 47、畫出一種cmos的d鎖存器的
17、電路圖和版圖。(未知) 48、d觸發(fā)器和d鎖存器的區(qū)別。(新太硬件面試) 49、簡述latch和filp-flop的異同。(未知) 50、latch和dff的概念和區(qū)別。(未知) 51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的。(南山之橋) 52、用d觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖。(華為) 53、請畫出用d觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路?(漢王筆試) 54、怎樣用d觸發(fā)器、與或非門組成二分頻電路?(東信筆試) 55、how many flip-flop circuits are needed to divide by 16?
18、 (intel) 16分頻? 56、用filp-flop和logic-gate設(shè)計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage. (未知) 57、用d觸發(fā)器做個4進(jìn)制的計數(shù)。(華為) 58、實(shí)現(xiàn)n位johnson counter,n=5。(南山之橋) 59、用你熟悉的設(shè)計方式設(shè)計一個可預(yù)置初值的7進(jìn)制循環(huán)計數(shù)器,15進(jìn)制的呢?(仕蘭微電子) 60、數(shù)字電路設(shè)計當(dāng)然必問verilog/vhdl,如設(shè)計計數(shù)器。(未知) 61、blocking nonblocking 賦值的區(qū)別。(南山之橋) 62、寫異步d觸發(fā)器的verilog mod
19、ule。(揚(yáng)智電子筆試) module dff8(clk , reset, d, q); input clk; input reset; input 7:0 d; output 7:0 q; reg 7:0 q; always (posedge clk or posedge reset) if(reset) q = 0; else q = d; endmodule 63、用d觸發(fā)器實(shí)現(xiàn)2倍分頻的verilog描述? (漢王筆試) module divide2( clk , clk_o, reset); input clk , reset; output clk_o; wire in; reg
20、out ; always ( posedge clk or posedge reset) if ( reset) out = 0; else out = in; assign in = out; assign clk_o = out; endmodule 64、可編程邏輯器件在現(xiàn)代電子設(shè)計中越來越重要,請問:a) 你所知道的可編程邏輯器件有哪些? b) 試用vhdl或verilog、able描述8位d觸發(fā)器邏輯。(漢王筆試) pal,pld,cpld,fpga。 module dff8(clk , reset, d, q); input clk; input reset; input d; o
21、utput q; reg q; always (posedge clk or posedge reset) if(reset) q = 0; else q = d; endmodule 65、請用hdl描述四位的全加法器、5分頻電路。(仕蘭微電子) 66、用verilog或vhdl寫一段代碼,實(shí)現(xiàn)10進(jìn)制計數(shù)器。(未知) 67、用verilog或vhdl寫一段代碼,實(shí)現(xiàn)消除一個glitch。(未知) 68、一個狀態(tài)機(jī)的題目用verilog實(shí)現(xiàn)(不過這個狀態(tài)機(jī)畫的實(shí)在比較差,很容易誤解的)。(威盛via 2003.11.06 上海筆試試題) 69、描述一個交通信號燈的設(shè)計。(仕蘭微電子) 70、
22、畫狀態(tài)機(jī),接受1,2,5分錢的賣報機(jī),每份報紙5分錢。(揚(yáng)智電子筆試) 71、設(shè)計一個自動售貨機(jī)系統(tǒng),賣soda水的,只能投進(jìn)三種硬幣,要正確的找回錢數(shù)。 (1)畫出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語法要符合fpga設(shè)計的要求。(未知) 72、設(shè)計一個自動飲料售賣機(jī),飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語法要符合fpga設(shè)計的要求;(3)設(shè)計工程中可使用的工具及設(shè)計大致過程。(未知) 73、畫出可以檢測10010串的狀態(tài)圖,并verilog實(shí)現(xiàn)之。(威盛) 74、用fsm實(shí)現(xiàn)101101的序列檢測模塊。
23、(南山之橋) a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。 例如a: 0001100110110100100110 b: 0000000000100100000000 請畫出state machine;請用rtl描述其state machine。(未知) 75、用verilog/vddl檢測stream中的特定字符串(分狀態(tài)用狀態(tài)機(jī)寫)。(飛利浦大唐筆試) 76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦大唐筆試) 77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠?qū)崿F(xiàn)如下功能:y=lnx,其中,x為4位二進(jìn)制整數(shù)輸入信號。y
24、為二進(jìn)制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為35v假設(shè)公司接到該項(xiàng)目后,交由你來負(fù)責(zé)該產(chǎn)品的設(shè)計,試討論該產(chǎn)品的設(shè)計全程。(仕蘭微電子) 78、sram,falsh memory,及dram的區(qū)別?(新太硬件面試) 79、給出單管dram的原理圖(西電版數(shù)字電子技術(shù)基礎(chǔ)作者楊頌華、馮毛官205頁圖914b),問你有什么辦法提高refresh time,總共有5個問題,記不起來了。(降低溫度,增大電容存儲容量)(infineon筆試) 80、please draw schematic of a common sram cell with 6 transistors,point outwhich
25、 nodes can store data and which node is word line control? (威盛筆試題circuit design-beijing-03.11.09) 81、名詞:sram,ssram,sdram 名詞irq,bios,usb,vhdl,sdr irq: interrupt request bios: basic input output system usb: universal serial bus vhdl: vhic hardware description language sdr: single data rate 壓控振蕩器的英文縮寫(
26、vco)。 動態(tài)隨機(jī)存儲器的英文縮寫(dram)。 名詞解釋,無聊的外文縮寫罷了,比如pci、ecc、ddr、interrupt、pipeline、 irq,bios,usb,vhdl,vlsi vco(壓控振蕩器) ram (動態(tài)隨機(jī)存儲器),fir iir dft(離散 傅立葉變換)或者是中文的,比如:a.量化誤差 b.直方圖 c.白平衡 _ 單片機(jī)、mcu、計算機(jī)原理 1、簡單描述一個單片機(jī)系統(tǒng)的主要組成模塊,并說明各模塊之間的數(shù)據(jù)流流向和控制流流向。簡述單片機(jī)應(yīng)用系統(tǒng)的設(shè)計原則。(仕蘭微面試題目) 2、畫出8031與2716(2k*8rom)的連線圖,要求采用三-八譯碼器,8031的p
27、2.5,p2.4和p2.3參加譯碼,基本地址范圍為3000h-3fffh。該2716有沒有重疊地址?根據(jù)是什么?若有,則寫出每片2716的重疊地址范圍。(仕蘭微面試題目)3、用8051設(shè)計一個帶一個8*16鍵盤加驅(qū)動八個數(shù)碼管(共陽)的原理圖。(仕蘭微面試題目) 4、pci總線的含義是什么?pci總線的主要特點(diǎn)是什么? (仕蘭微面試題目) 5、中斷的概念?簡述中斷的過程。(仕蘭微面試題目) 6、如單片機(jī)中斷幾個/類型,編中斷程序注意什么問題;(未知) 7、要用一個開環(huán)脈沖調(diào)速系統(tǒng)來控制直流電動機(jī)的轉(zhuǎn)速,程序由8051完成。簡單原理如下:由p3.4輸出脈沖的占空比來控制轉(zhuǎn)速,占空比越大,轉(zhuǎn)速越快
28、;而占空比由k7-k0八個開關(guān)來設(shè)置,直接與p1口相連(開關(guān)撥到下方時為0,撥到上方時為1,組成一個八位二進(jìn)制數(shù)n),要求占空比為n/256。(仕蘭微面試題目) 下面程序用計數(shù)法來實(shí)現(xiàn)這一功能,請將空余部分添完整。 mov p1,#0ffh loop1 :mov r4,#0ffh - mov r3,#00h loop2 :mov a,p1 - subb a,r3 jnz skp1 - skp1:mov c,70h mov p3.4,c acall delay :此延時子程序略 - - ajmp loop1 8、單片機(jī)上電后沒有運(yùn)轉(zhuǎn),首先要檢查什么?(東信筆試題) 9、what is pc ch
29、ipset? (揚(yáng)智電子筆試) 芯片組(chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對cpu的類型和主頻、內(nèi)存的類型和最大容量、isa/pci/agp插槽、ecc糾錯等支持。南橋芯片則提供對kbc(鍵盤控制器)、rtc(實(shí)時時鐘控制器)、usb(通用串行總線)、ultra dma/33(66)eide數(shù)據(jù)傳輸方式和acpi(高級能源管理)等的支持。其中北橋芯片起著主導(dǎo)性的作用,也稱為主橋(host bridge)。除了最通用的南北橋結(jié)構(gòu)外,目前芯片組正向更高級的加速集線架構(gòu)發(fā)展,intel的8xx系列芯片組就是這類芯片組的代表,它
30、將一些子系統(tǒng)如ide接口、音效、modem和usb直接接入主芯片,能夠提供比pci總線寬一倍的帶寬,達(dá)到了266mb/s。 10、如果簡歷上還說做過cpu之類,就會問到諸如cpu如何工作,流水線之類的問題。 未知) 11、計算機(jī)的基本組成部分及其各自的作用。(東信筆試題) 12、請畫出微機(jī)接口電路中,典型的輸入設(shè)備與微機(jī)接口邏輯示意圖(數(shù)據(jù)接口、控制接口、所存器/緩沖器)。 (漢王筆試) 13、cache的主要部分什么的。(威盛via 2003.11.06 上海筆試試題) 14、同步異步傳輸?shù)牟町悾ㄎ粗?15、串行通信與同步通信異同,特點(diǎn),比較。(華為面試題) 16、rs232c高電平脈沖對應(yīng)的ttl邏輯是?(負(fù)邏輯?) (華為面試題) _ 信號與系統(tǒng) 1、的話音頻率一般為3003400hz,若對其采樣且使信號不失真,其最小的采樣頻率應(yīng)為多大?若采用8khz的采樣頻率,并采用8bit的pcm編碼,則存儲一秒鐘的信號數(shù)據(jù)量有多大?(仕蘭微面試題目) 2、什么耐奎斯特定律,怎么由模擬信號轉(zhuǎn)為數(shù)字信號。(華為面試題) 3、如果模擬信號
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2023八年級歷史上冊 第七單元 人民解放戰(zhàn)爭 第24課 人民解放戰(zhàn)爭的勝利教學(xué)實(shí)錄 新人教版
- 高中地理學(xué)科交叉分析試題及答案
- 計算機(jī)二級考試復(fù)習(xí)計劃試題及答案
- 山東省平原縣第一中學(xué)2024-2025學(xué)年高一下學(xué)期3月月考政治試題(原卷版+解析版)
- 便利店個人工作總結(jié)
- 行政助理轉(zhuǎn)正工作總結(jié)
- 土地承包經(jīng)營權(quán)合同
- 房屋木工裝修合同樣書
- 皮膚挫傷的健康宣教
- 胃型哮喘的健康宣教
- 2024年上海楊浦區(qū)社區(qū)工作者筆試真題
- 建筑消防工程監(jiān)理細(xì)則
- 2025年1月浙江省高考物理試卷(含答案)
- 天然氣站租賃合同
- 2024年貴州貴州烏江煤層氣勘探開發(fā)有限公司招聘筆試真題
- (一模)2025年廣州市普通高中畢業(yè)班綜合測試(一)生物試卷
- 2025年社會工作者職業(yè)水平考試初級綜合能力測試題庫
- 四川2025年01月成都市金牛區(qū)人民政府金泉街道辦事處2025年招考2名社區(qū)工作者筆試歷年典型考題(歷年真題考點(diǎn))解題思路附帶答案詳解
- 2025屆山東省青島市高三下學(xué)期一模英語試題(含答案)
- 導(dǎo)數(shù)壓軸大題歸類知識清單(15題型提分練) 原卷版-2025年高考數(shù)學(xué)一輪復(fù)習(xí)
- 【公開課】同一直線上二力的合成+課件+2024-2025學(xué)年+人教版(2024)初中物理八年級下冊+
評論
0/150
提交評論