版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、摘 要本設(shè)計(jì)為一個(gè)多功能的數(shù)字時(shí)鐘,具有時(shí)、分、秒計(jì)數(shù)顯示功能,以24小時(shí)循環(huán)計(jì)數(shù);具有校對(duì)功能。 本設(shè)計(jì)采用eda技術(shù),以硬件描述語(yǔ)言verilog hdl為系統(tǒng)邏輯描述語(yǔ)言設(shè)計(jì)文件,在quartusii工具軟件環(huán)境下,采用自頂向下的設(shè)計(jì)方法,由各個(gè)基本模塊共同構(gòu)建了一個(gè)基于fpga的數(shù)字鐘。系統(tǒng)由時(shí)鐘模塊、控制模塊、計(jì)時(shí)模塊、數(shù)據(jù)譯碼模塊、顯示以及組成。經(jīng)編譯和仿真所設(shè)計(jì)的程序,在可編程邏輯器件上下載驗(yàn)證,本系統(tǒng)能夠完成時(shí)、分、秒的分別顯示,按鍵進(jìn)行校準(zhǔn),整點(diǎn)報(bào)時(shí),鬧鐘功能。關(guān)鍵詞:數(shù)字時(shí)鐘,硬件描述語(yǔ)言,verilog hdl,fpgaabstractthe design for a m
2、ulti-functional digital clock, with hours, minutes and seconds count display to a 24-hour cycle count; have proof functions function. the use of eda design technology, hardware-description language vhdl description logic means for the system design documents, in quaetusii tools environment, a top-do
3、wn design, by the various modules together build a fpga-based digital clock. the main system make up of the clock module, control module, time module, data decoding module, display and broadcast module. after compiling the design and simulation procedures, the programmable logic device to download v
4、erification, the system can complete the hours, minutes and seconds respectively, using keys to cleared , to calibrating time. and on time alarm and clock for digital clock.keywords: digital clock,hardware description language,verilog hdl,fpga 目 錄摘 要1abstract2第一章緒論11.1.選題意義與研究現(xiàn)狀11.2.國(guó)內(nèi)外研究及趨勢(shì)11.3.論文結(jié)
5、構(gòu)2第二章編程軟件及語(yǔ)言介紹32.1quarters ii編程環(huán)境介紹32.1.1菜單欄32.1.2工具欄82.1.3功能仿真流程92.2verilog hdl語(yǔ)言介102.2.1什么是verilog hdl語(yǔ)言102.2.2主要功能11第三章數(shù)字化時(shí)鐘系統(tǒng)硬件設(shè)計(jì)133.1系統(tǒng)核心板電路分析133.2系統(tǒng)主板電路分析153.2.1時(shí)鐘模塊電路153.2.2顯示電路153.2.3鍵盤(pán)控制電路173.2.4蜂鳴電路設(shè)計(jì)17第四章數(shù)字化時(shí)鐘系統(tǒng)軟件設(shè)計(jì)184.1整體方案介紹184.1.1整體設(shè)計(jì)描述184.1.2整體信號(hào)定義194.1.3模塊框圖204.2分頻模塊實(shí)現(xiàn)204.2.1分頻模塊描述20
6、4.2.2分頻模塊設(shè)計(jì)204.2.3分頻模塊仿真214.3計(jì)時(shí)模塊實(shí)現(xiàn)214.3.1計(jì)時(shí)模塊描述與實(shí)現(xiàn)214.3.2計(jì)時(shí)模塊仿真234.4按鍵處理模塊實(shí)現(xiàn)234.4.1按鍵處理模塊描述234.4.2按鍵去抖處理模塊設(shè)計(jì)244.4.3按鍵模塊去抖仿真244.5鬧鐘模塊實(shí)現(xiàn)254.5.1鬧鐘模塊設(shè)計(jì)254.5.2鬧鐘設(shè)定模塊仿真254.6蜂鳴器模塊實(shí)現(xiàn)254.6.1蜂鳴器模塊描述254.6.2蜂鳴器模塊實(shí)現(xiàn)264.6.3蜂鳴器模塊仿真274.7顯示模塊實(shí)現(xiàn)274.7.1顯示模塊描述274.7.2顯示模塊實(shí)現(xiàn)274.7.3顯示模塊仿真29第五章系統(tǒng)調(diào)試及運(yùn)行結(jié)果分析305.1硬件調(diào)試305.2軟件調(diào)
7、試315.3調(diào)試過(guò)程及結(jié)果315.4調(diào)試注意事項(xiàng)33第六章總結(jié)和展望345.5總結(jié)345.6展望34參考文獻(xiàn)35致 謝36附 錄37第一章 緒論1.1. 選題意義與研究現(xiàn)狀在這個(gè)時(shí)間就是金錢(qián)的年代里,數(shù)字電子鐘已成為人們生活中的必需品。目前應(yīng)用的數(shù)字鐘不僅可以實(shí)現(xiàn)對(duì)年、月、日、時(shí)、分、秒的數(shù)字顯示,還能實(shí)現(xiàn)對(duì)電子鐘所在地點(diǎn)的溫度顯示和智能鬧鐘功能,廣泛應(yīng)用于車(chē)站、醫(yī)院、機(jī)場(chǎng)、碼頭、廁所等公共場(chǎng)所的時(shí)間顯示。隨著現(xiàn)場(chǎng)可編程門(mén)陣列( field program-mable gate array ,fpga) 的出現(xiàn),電子系統(tǒng)向集成化、大規(guī)模和高速度等方向發(fā)展的趨勢(shì)更加明顯, 作為可編程的集成度較高
8、的asic,可在芯片級(jí)實(shí)現(xiàn)任意數(shù)字邏輯電路,從而可以簡(jiǎn)化硬件電路,提高系統(tǒng)工作速度,縮短產(chǎn)品研發(fā)周期。故利用 fpga這一新的技術(shù)手段來(lái)研究電子鐘有重要的現(xiàn)實(shí)意義。設(shè)計(jì)采用fpga現(xiàn)場(chǎng)可編程技術(shù),運(yùn)用自頂向下的設(shè)計(jì)思想設(shè)計(jì)電子鐘。避免了硬件電路的焊接與調(diào)試,而且由于fpga的 i /o端口豐富,內(nèi)部邏輯可隨意更改,使得數(shù)字電子鐘的實(shí)現(xiàn)較為方便。本課題使用cyclone ep1c6q240的fpga器件,完成實(shí)現(xiàn)一個(gè)可以計(jì)時(shí)的數(shù)字時(shí)鐘。該系統(tǒng)具有顯示時(shí)、分、秒,智能鬧鐘,按鍵實(shí)現(xiàn)校準(zhǔn)時(shí)鐘,整點(diǎn)報(bào)時(shí)等功能。滿(mǎn)足人們得到精確時(shí)間以及時(shí)間提醒的需求,方便人們生活。1.2. 國(guó)內(nèi)外研究及趨勢(shì)隨著人們生活
9、水平的提高和生活節(jié)奏的加快,對(duì)時(shí)間的要求越來(lái)越高,精準(zhǔn)數(shù)字計(jì)時(shí)的消費(fèi)需求也是越來(lái)越多。二十一世紀(jì)的今天,最具代表性的計(jì)時(shí)產(chǎn)品就是電子時(shí)鐘,它是近代世界鐘表業(yè)界的第三次革命。第一次是擺和擺輪游絲的發(fā)明,相對(duì)穩(wěn)定的機(jī)械振蕩頻率源使鐘表的走時(shí)差從分級(jí)縮小到秒級(jí),代表性的產(chǎn)品就是帶有擺或擺輪游絲的機(jī)械鐘或表。第二次革命是石英晶體振蕩器的應(yīng)用,發(fā)明了走時(shí)精度更高的石英電子鐘表,使鐘表的走時(shí)月差從分級(jí)縮小到秒級(jí)。第三次革命就是單片機(jī)數(shù)碼計(jì)時(shí)技術(shù)的應(yīng)用,使計(jì)時(shí)產(chǎn)品的走時(shí)日差從分級(jí)縮小到1/600萬(wàn)秒,從原有傳統(tǒng)指針計(jì)時(shí)的方式發(fā)展為人們?nèi)粘8鼮槭煜さ囊构鈹?shù)字顯示方式,直觀(guān)明了,并增加了全自動(dòng)日期、星期的顯示功
10、能,它更符合消費(fèi)者的生活需求!因此,電子時(shí)鐘的出現(xiàn)帶來(lái)了鐘表計(jì)時(shí)業(yè)界跨躍性的進(jìn)步。我國(guó)生產(chǎn)的電子時(shí)鐘有很多種,總體上來(lái)說(shuō)以研究多功能電子時(shí)鐘為主,使電子時(shí)鐘除了原有的顯示時(shí)間基本功能外,還具有鬧鈴,報(bào)警等功能。商家生產(chǎn)的電子時(shí)鐘更從質(zhì)量,價(jià)格,實(shí)用上考慮,不斷的改進(jìn)電子時(shí)鐘的設(shè)計(jì),使其更加的具有市場(chǎng)。1.3. 論文結(jié)構(gòu)第一章詳細(xì)論述了近些年來(lái),數(shù)字化時(shí)鐘系統(tǒng)研究領(lǐng)域的動(dòng)態(tài)及整個(gè)數(shù)字化時(shí)鐘系統(tǒng)的發(fā)展?fàn)顩r,同時(shí)分析了所面臨的問(wèn)題與解決方案,從而提出了本論文的研究任務(wù)。第二章從研究任務(wù)著手,選擇符合設(shè)計(jì)要求的常用芯片及其它元器件,詳細(xì)論述了各接口電路的設(shè)計(jì)與連接,以模塊化的形式,整合數(shù)字化時(shí)鐘硬件的
11、設(shè)計(jì)從小到大,從局部到整體,循序漸進(jìn),最終實(shí)現(xiàn)一個(gè)功能齊全的數(shù)字化時(shí)鐘系統(tǒng)。第三章根據(jù)系統(tǒng)設(shè)計(jì)要求,著手對(duì)數(shù)字化時(shí)鐘系統(tǒng)軟件進(jìn)行功能的實(shí)現(xiàn),將各功能模塊有機(jī)結(jié)合,實(shí)現(xiàn)時(shí)鐘走時(shí),實(shí)現(xiàn)鬧鈴、整點(diǎn)報(bào)時(shí)附加功能。第四章按照設(shè)計(jì)思路,在聯(lián)機(jī)調(diào)試過(guò)程中,對(duì)時(shí)鐘系統(tǒng)的不足和缺點(diǎn)進(jìn)行分析,將調(diào)試過(guò)程作重點(diǎn)的記錄。第五章對(duì)全文的總結(jié),對(duì)本系統(tǒng)功能實(shí)現(xiàn)以及制作過(guò)程中需要注意的方面,及整個(gè)系統(tǒng)軟件編寫(xiě)中所吸取的經(jīng)驗(yàn)教訓(xùn)進(jìn)行論述,同時(shí),也對(duì)整個(gè)研究應(yīng)用進(jìn)行展望。第二章 編程軟件及語(yǔ)言介紹2.1 quarters ii編程環(huán)境介紹運(yùn)行環(huán)境設(shè)計(jì)采用quartus ii軟件實(shí)現(xiàn),因此針對(duì)軟件需要用到的一些功能在這里進(jìn)行描述
12、.quartus ii軟件界面簡(jiǎn)單易操作,如下圖2.1:圖2.1quartus ii軟件界面圖2.1.1 菜單欄1) 【file】菜單quartus ii的【 file】菜單除具有文件管理的功能外,還有許多其他選項(xiàng)圖2.2quartus ii菜單欄圖(1)【new 】選項(xiàng):新建工程或文件,其下還有子菜單【new quartus ii project】選項(xiàng):新建工程。 【design file】選項(xiàng):新建設(shè)計(jì)文件,常用的有:ahdl文本文件、vhdl文本文件、verilog hdl文本文件、原理圖文件等。 【vector waveform five】選項(xiàng):矢量波形文件。 (2)【open】選項(xiàng):
13、打開(kāi)一個(gè)文件。 (3)【new project wizard 】選項(xiàng):創(chuàng)建新工程。點(diǎn)擊后彈出對(duì)話(huà)框。單擊對(duì)話(huà)框最上第一欄右側(cè)的“”按鈕,找到文件夾已存盤(pán)的文件,再單擊打開(kāi)按鈕,既出現(xiàn)如圖所示的設(shè)置情況。對(duì)話(huà)框中第一行表示工程所在的工作庫(kù)文件夾,第二行表示此項(xiàng)工程的工程名,第三行表示頂層文件的實(shí)體名,一般與工程名相同。圖2.3quartus ii新建工程圖(4)【creat /update】選項(xiàng):生成元件符號(hào)。可以將設(shè)計(jì)的電路封裝成一個(gè)元件符號(hào),供以后在原理圖編輯器下進(jìn)行層次設(shè)計(jì)時(shí)調(diào)用。 2) 【 view】菜單:進(jìn)行全屏顯示或?qū)Υ翱谶M(jìn)行切換,包括層次窗口、狀態(tài)窗口、消息窗口等。圖2.4quar
14、tus ii菜單欄全屏切換圖3) 【assignments】菜單(1)【device】選項(xiàng):為當(dāng)前設(shè)計(jì)選擇器件。 (2)【pin】選項(xiàng):為當(dāng)前層次樹(shù)的一個(gè)或多個(gè)邏輯功能塊分配芯片引腳或芯片內(nèi)的位置。(3)【timing ananlysis setting】選項(xiàng):為當(dāng)前設(shè)計(jì)的 tpd、tco、tsu、fmax等時(shí)間參數(shù)設(shè)定時(shí)序要求。 (4)【eda tool setting】選項(xiàng):eda 設(shè)置工具。使用此工具可以對(duì)工程進(jìn)行綜合、仿真、時(shí)序分析,等等。eda 設(shè)置工具屬于第三方工具。 (5)【setting】選項(xiàng):設(shè)置控制??梢允褂盟鼘?duì)工程、文件、參數(shù)等進(jìn)行修改,還可以設(shè)置編譯器、仿真器、時(shí)序分析
15、、功耗分析等。 (6)【assignment editor】選項(xiàng):任務(wù)編輯器。 (7)【pin planner 】選項(xiàng):可以使用它將所設(shè)計(jì)電路的 i/o 引腳合理的分配到已設(shè)定器件的引腳上。圖2.5quartus ii菜單欄設(shè)定引腳下拉圖4) 【processing】菜單【processing】菜單的功能是對(duì)所設(shè)計(jì)的電路進(jìn)行編譯和檢查設(shè)計(jì)的正確性。 (1)【stop process】選項(xiàng):停止編譯設(shè)計(jì)項(xiàng)目。 (2)【start compilation】選項(xiàng):開(kāi)始完全編譯過(guò)程,這里包括分析與綜合、適配、裝配文件、定時(shí)分析、網(wǎng)表文件提取等過(guò)程。 (3)【analyze current file】選
16、項(xiàng):分析當(dāng)前的設(shè)計(jì)文件,主要是對(duì)當(dāng)前設(shè)計(jì)文件的語(yǔ)法、語(yǔ)序進(jìn)行檢查。 (4)【compilation report】選項(xiàng):適配信息報(bào)告,通過(guò)它可以查看詳細(xì)的適配信息,包括設(shè)置和適配結(jié)果等。 (5)【start simulation】選項(xiàng):開(kāi)始功能仿真。 (6)【simulation report】選項(xiàng):生成功能仿真報(bào)告。 (7)【compiler tool】選項(xiàng):它是一個(gè)編譯工具,可以有選擇對(duì)項(xiàng)目中的各個(gè)文件進(jìn)行分別編譯。 (8)【simulation tool】選項(xiàng):對(duì)編譯過(guò)電路進(jìn)行功能仿真和時(shí)序仿真。 (9)【classic timing analyzer tool】選項(xiàng):classic時(shí)序
17、仿真工具。 (10)【powerplay power analyzer tool】選項(xiàng):powerplay 功耗分析工具。 圖2.6quartus ii菜單欄運(yùn)行下拉圖5) 【tools】菜單【tools 】菜單的功能是 (1)【run eda simulation tool 】選項(xiàng):運(yùn)行eda仿真工具,eda是第三方仿真工具。 (2)【run eda timing analyzer tool 】選項(xiàng):運(yùn)行eda時(shí)序分析工具,eda是第三方仿真工具。 (3)【programmer 】選項(xiàng):打開(kāi)編程器窗口,以便對(duì) altera 的器件進(jìn)行下載編程。圖2.7quartus ii仿真菜單下拉圖2.1
18、.2 工具欄 工具欄緊鄰菜單欄下方,它其實(shí)是各菜單功能的快捷按鈕組合區(qū)。2.8quartus ii菜單欄圖圖2.9quartus ii菜單欄按鍵功能圖2.1.3 功能仿真流程1、 新建仿真文件圖2.10quartus ii菜單欄新建文件夾圖2、 功能方正操作在菜單上點(diǎn)processing在下拉菜單中,如下圖:圖2.11quartus ii菜單欄processing下拉圖2.2 verilog hdl語(yǔ)言介2.2.1 什么是verilog hdl語(yǔ)言verilog hdl是一種硬件描述語(yǔ)言,用于從算法級(jí)、門(mén)級(jí)到開(kāi)關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對(duì)象的復(fù)雜性可以介于簡(jiǎn)單的門(mén)和
19、完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進(jìn)行時(shí)序建模。verilog hdl 語(yǔ)言具有下述描述能力:設(shè)計(jì)的行為特性、設(shè)計(jì)的數(shù)據(jù)流特性、設(shè)計(jì)的結(jié)構(gòu)組成以及包含響應(yīng)監(jiān)控和設(shè)計(jì)驗(yàn)證方面的時(shí)延和波形產(chǎn)生機(jī)制。所有這些都使用同一種建模語(yǔ)言。此外,verilog hdl語(yǔ)言提供了編程語(yǔ)言接口,通過(guò)該接口可以在模擬、驗(yàn)證期間從設(shè)計(jì)外部訪(fǎng)問(wèn)設(shè)計(jì),包括模擬的具體控制和運(yùn)行。verilog hdl語(yǔ)言不僅定義了語(yǔ)法,而且對(duì)每個(gè)語(yǔ)法結(jié)構(gòu)都定義了清晰的模擬、仿真語(yǔ)義。因此,用這種語(yǔ)言編寫(xiě)的模型能夠使用ve rilog仿真器進(jìn)行驗(yàn)證。語(yǔ)言從c編程語(yǔ)言中繼承了多種操作符和結(jié)構(gòu)。verilog
20、 hdl提供了擴(kuò)展的建模能力,其中許多擴(kuò)展最初很難理解。但是,verilog hdl語(yǔ)言的核心子集非常易于學(xué)習(xí)和使用,這對(duì)大多數(shù)建模應(yīng)用來(lái)說(shuō)已經(jīng)足夠。當(dāng)然,完整的硬件描述語(yǔ)言足以對(duì)從最復(fù)雜的芯片到完整的電子系統(tǒng)進(jìn)行描述。2.2.2 主要功能下面列出的是verilog硬件描述語(yǔ)言的主要能力:l 基本邏輯門(mén),例如and、or和nan d等都內(nèi)置在語(yǔ)言中。l 用戶(hù)定義原語(yǔ)(up)創(chuàng)建的靈活性。用戶(hù)定義的原語(yǔ)既可以是組合邏輯原語(yǔ),也可以是時(shí)序邏輯原語(yǔ)。l 開(kāi)關(guān)級(jí)基本結(jié)構(gòu)模型,例如pmos和nmos等也被內(nèi)置在語(yǔ)言中。l 提供顯式語(yǔ)言結(jié)構(gòu)指定設(shè)計(jì)中的端口到端口的時(shí)延及路徑時(shí)延和設(shè)計(jì)的時(shí)序檢查。l 可采用
21、三種不同方式或混合方式對(duì)設(shè)計(jì)建模。這些方式包括:行為描述方式使用過(guò)程化結(jié)構(gòu)建模;數(shù)據(jù)流方式使用連續(xù)賦值語(yǔ)句方式建模;結(jié)構(gòu)化方式使用門(mén)和模塊實(shí)例語(yǔ)句描述建模。l verilog hdl中有兩類(lèi)數(shù)據(jù)類(lèi)型:線(xiàn)網(wǎng)數(shù)據(jù)類(lèi)型和寄存器數(shù)據(jù)類(lèi)型。線(xiàn)網(wǎng)類(lèi)型表示構(gòu)件間的物理連線(xiàn),而寄存器類(lèi)型表示抽象的數(shù)據(jù)存儲(chǔ)元件。l 能夠描述層次設(shè)計(jì),可使用模塊實(shí)例結(jié)構(gòu)描述任何層次。l 設(shè)計(jì)的規(guī)模可以是任意的;語(yǔ)言不對(duì)設(shè)計(jì)的規(guī)模(大?。┦┘尤魏蜗拗?。l verilog hdl不再是某些公司的專(zhuān)有語(yǔ)言而是ieee標(biāo)準(zhǔn)。l 人和機(jī)器都可閱讀verilog語(yǔ)言,因此它可作為eda的工具和設(shè)計(jì)者之間的交互語(yǔ)言。l verilog hdl
22、語(yǔ)言的描述能力能夠通過(guò)使用編程語(yǔ)言接口(pli)機(jī)制進(jìn)一步擴(kuò)展。pli是允許外部函數(shù)訪(fǎng)問(wèn)verilog模塊內(nèi)信息、允許設(shè)計(jì)者與模擬器交互的例程集合。l 設(shè)計(jì)能夠在多個(gè)層次上加以描述,從開(kāi)關(guān)級(jí)、門(mén)級(jí)、寄存器傳送級(jí)(rtl)到算法級(jí),包括進(jìn)程和隊(duì)列級(jí)。l 能夠使用內(nèi)置開(kāi)關(guān)級(jí)原語(yǔ)在開(kāi)關(guān)級(jí)對(duì)設(shè)計(jì)完整建模。l 同一語(yǔ)言可用于生成模擬激勵(lì)和指定測(cè)試的驗(yàn)證約束條件,例如輸入值的指定。l verilog hdl能夠監(jiān)控模擬驗(yàn)證的執(zhí)行,即模擬驗(yàn)證執(zhí)行過(guò)程中設(shè)計(jì)的值能夠被監(jiān)控和顯示。這些值也能夠用于與期望值比較,在不匹配的情況下,打印報(bào)告消息。l 在行為級(jí)描述中,verilog hdl不僅能夠在rtl級(jí)上進(jìn)行設(shè)計(jì)
23、描述,而且能夠在體系結(jié)構(gòu)級(jí)描述及其算法級(jí)行為上進(jìn)行設(shè)計(jì)描述。l 能夠使用門(mén)和模塊實(shí)例化語(yǔ)句在結(jié)構(gòu)級(jí)進(jìn)行結(jié)構(gòu)描述。l 如圖顯示了verilog hdl的混合方式建模能力,即在一個(gè)設(shè)計(jì)中每個(gè)模塊均可以在不同設(shè)計(jì)層次上建模。l verilog hdl還具有內(nèi)置邏輯函數(shù),例如&(按位與)和|(按位或)。l 對(duì)高級(jí)編程語(yǔ)言結(jié)構(gòu),例如條件語(yǔ)句、情況語(yǔ)句和循環(huán)語(yǔ)句,語(yǔ)言中都可以使用。l 可以顯式地對(duì)并發(fā)和定時(shí)進(jìn)行建模。l 提供強(qiáng)有力的文件讀寫(xiě)能力。l 語(yǔ)言在特定情況下是非確定性的,即在不同的模擬器上模型可以產(chǎn)生不同的結(jié)果;例如,事件隊(duì)列上的事件順序在標(biāo)準(zhǔn)中沒(méi)有定義。圖2.12混合設(shè)計(jì)層次圖第三章 數(shù)字化時(shí)鐘
24、系統(tǒng)硬件設(shè)計(jì)3.1 系統(tǒng)核心板電路分析本系統(tǒng)采用的開(kāi)發(fā)平臺(tái)標(biāo)配的核心板是quicksopc,可以實(shí)現(xiàn)eda、sop和dsp的實(shí)驗(yàn)及研發(fā)。本系統(tǒng)采用quicksopc標(biāo)準(zhǔn)配置為altera公司的ep1c6q240c8芯片。(1) 核心板的硬件資源核心板采用4層板精心設(shè)計(jì),采用120針接口。quicksopc核心板的硬件原理框圖如圖2-1所示:圖3.1 quicksopc硬件方塊圖(2) fpga電路核心板quicksopc上所用的fpga為altera公司cyclone系列的ep1c6q240。ep1c6q240包含有5980個(gè)邏輯單元和92kbit的片上ram。ep1c6q240有185個(gè)用戶(hù)
25、i/o口,封裝為240-pin pqfp。核心板e(cuò)p1c6q240器件特性如表2-1。表3-1 核心ep1c6q240器件特性:特性核心板e(cuò)p1c6q240器件邏輯單元(le)5980m4k ram 塊20ram總量(bit)92160pll(個(gè))2最大用戶(hù)i/o數(shù)(個(gè))185配置二進(jìn)制文件(.rbf)大?。╞it)1167216可選串行主動(dòng)配置器件epcs1/ epcs4/ epcs16(3) 配置電路cyclone fpga的配置方式包括:主動(dòng)配置模式、被動(dòng)配置模式以及jtag配置模式。本系統(tǒng)采用的是jtag配置模式下載配置數(shù)據(jù)到fpga。通過(guò)jtag結(jié)果,利用quartus ii軟件可以
26、直接對(duì)fpga進(jìn)行單獨(dú)的硬件重新配置。quartus ii軟件在編譯時(shí)會(huì)自動(dòng)生成用于jtag配置的.sof文件。cyclone fpga設(shè)計(jì)成的jtag指令比其他任何器件操作模式的優(yōu)先級(jí)都高,因此jtag配置可隨時(shí)進(jìn)行而不用等待其他配置模式完成。jtag模式使用4個(gè)專(zhuān)門(mén)的信號(hào)引腳:tdi、tdo、tms以及tck。jtag的3個(gè)輸入腳tdi、tms和tck具有內(nèi)部弱上拉,上拉電阻大約為25k。在jgta進(jìn)行配置的時(shí)候,所有用戶(hù)i/o扣都為高阻態(tài)。(4) 時(shí)鐘電路fpga內(nèi)部沒(méi)振蕩電路,使用有源晶振是比較理想的選擇。ep1c6q240c8的輸入的時(shí)鐘頻率范圍為15.625387mhz,經(jīng)過(guò)內(nèi)部的
27、pll電路后可輸出15.625275mhz的系統(tǒng)時(shí)鐘。當(dāng)輸入時(shí)鐘頻率較低時(shí),可以使用fpga的內(nèi)部pll調(diào)整fpga所需的系統(tǒng)時(shí)鐘,使系統(tǒng)運(yùn)行速度更快。核心板包含一個(gè)48mhz的有源晶振作為系統(tǒng)的時(shí)鐘源。如圖2-2所示。為了得到一個(gè)穩(wěn)定、精確的時(shí)鐘頻率,有源晶振的供電電源經(jīng)過(guò)了lc濾波。本系統(tǒng)硬件整體設(shè)計(jì)框圖如圖2-3所示:圖3.2數(shù)字時(shí)鐘系統(tǒng)硬件電路總體框圖3.2 系統(tǒng)主板電路分析3.2.1 時(shí)鐘模塊電路fpga內(nèi)部沒(méi)振蕩電路,使用有源晶振是比較理想的選擇。ep1c6q240c8的輸入的時(shí)鐘頻率范圍為15.625387mhz,經(jīng)過(guò)內(nèi)部的pll電路后可輸出15.625275mhz的系統(tǒng)時(shí)鐘。當(dāng)
28、輸入時(shí)鐘頻率較低時(shí),可以使用fpga的內(nèi)部pll調(diào)整fpga所需的系統(tǒng)時(shí)鐘,使系統(tǒng)運(yùn)行速度更快。核心板包含一個(gè)50mhz的有源晶振作為系統(tǒng)的時(shí)鐘源。為了得到一個(gè)穩(wěn)定、精確的時(shí)鐘頻率,有源晶振的供電電源經(jīng)過(guò)了lc濾波。圖3.3 系統(tǒng)時(shí)鐘電路圖3.2.2 顯示電路由于本設(shè)計(jì)需要顯示時(shí)間信息包括:時(shí)、分、秒,顯所以采用主板上七段數(shù)碼管顯示電路與系統(tǒng)連接實(shí)現(xiàn)顯示模塊的功能。主板上七段數(shù)碼管顯示電路如圖2-4 所示,rp4和 rp6 是段碼上的限流電阻,位碼由于電流較大,采用了三極管驅(qū)動(dòng)。圖3.4七段數(shù)碼管顯示電路圖數(shù)碼管 led顯示是工程項(xiàng)目中使用較廣的一種輸出顯示器件。常見(jiàn)的數(shù)管有共陰和 共陽(yáng) 2
29、種。共陰數(shù)碼管是將 8 個(gè)發(fā)光二極管的陰極連接在一起作為公共端,而共陽(yáng)數(shù)碼管是將 8 個(gè)發(fā)光二極管的陽(yáng)極連接在一起作為公共端。公共端常被稱(chēng)作位碼,而將其他的 8 位稱(chēng)作段碼。如圖 2-5所示為共陽(yáng)數(shù)碼管及其電路,數(shù)碼管有 8 個(gè)段分別為:h、g、f、e、d、c、b 和a(h 為小數(shù)點(diǎn)) ,只要公共端為高電平“1” ,某個(gè)段輸出低電平“0”則相應(yīng)的段就亮。 圖3.5七段數(shù)碼管顯示電路圖從電路可以看出,數(shù)碼管是共陽(yáng)的,當(dāng)位碼驅(qū)動(dòng)信號(hào)為 0時(shí),對(duì)應(yīng)的數(shù)碼管才能操作;當(dāng)段碼驅(qū)動(dòng)信號(hào)為 0 時(shí),對(duì)應(yīng)的段碼點(diǎn)亮。3.2.3 鍵盤(pán)控制電路鍵盤(pán)控制電路要實(shí)現(xiàn)時(shí)鐘系統(tǒng)調(diào)時(shí)的功能和鬧鈴開(kāi)關(guān)的功能。本設(shè)計(jì)采用主板上
30、的獨(dú)立鍵盤(pán)來(lái)實(shí)現(xiàn)這兩個(gè)功能。當(dāng)鍵盤(pán)被按下是為“0”,未被按下是為“1”。電路連接圖如圖2-6所示。電路中為了防止fpga的i/o設(shè)為輸出且為高電平在按鍵下直接對(duì)地短路,電阻rp9、rp10對(duì)此都能起到保護(hù)作用。圖3.6 鍵盤(pán)電路圖3.2.4 蜂鳴電路設(shè)計(jì)如圖2-7所示,蜂鳴器使用 pnp三極管進(jìn)行驅(qū)動(dòng)控制,蜂鳴器使用的是交流蜂鳴器。當(dāng)在 beep輸入一定頻率的脈沖時(shí),蜂鳴器蜂鳴,改變輸入頻率可以改變蜂鳴器的響聲。因此可以利用一個(gè) pwm 來(lái)控制 beep,通過(guò)改變 pwm 的頻率來(lái)得到不同的聲響,也可以用來(lái)播放音樂(lè)。若把 jp7斷開(kāi),q4 截止,蜂鳴器停止蜂鳴。圖3.7蜂鳴電路圖第四章 數(shù)字化
31、時(shí)鐘系統(tǒng)軟件設(shè)計(jì)4.1 整體方案介紹4.1.1 整體設(shè)計(jì)描述設(shè)計(jì)中的數(shù)字時(shí)鐘,帶有按鍵校準(zhǔn),定點(diǎn)報(bào)時(shí),數(shù)碼管顯示等功能。因此數(shù)字時(shí)鐘所包含的模塊可分為,分頻模塊,按鍵模塊,計(jì)時(shí)校準(zhǔn)模塊,鬧鐘模塊,led顯示模塊,模塊之間的關(guān)系下圖:圖4.1整體模塊框圖針對(duì)框圖流程,設(shè)定出各個(gè)模塊的需求:1、 分頻電路:針對(duì)計(jì)時(shí)器模塊與鬧鐘設(shè)定模塊的需求,可以知道分頻模塊需要生成一個(gè)1hz的頻率信號(hào),確保計(jì)時(shí)模塊可以正常計(jì)數(shù)。2、 計(jì)時(shí)器模塊:計(jì)數(shù)模塊的作用是收到分頻模塊1hz頻率的信號(hào)線(xiàn),能進(jìn)行正確計(jì)時(shí),并且可以通過(guò)按鍵進(jìn)行時(shí)間的修改,且當(dāng)整點(diǎn)時(shí),給蜂鳴器產(chǎn)生使能信號(hào),進(jìn)行整點(diǎn)報(bào)時(shí),播放音樂(lè)。3、 鬧鐘設(shè)定模
32、塊:可根據(jù)按鍵的設(shè)定鬧鐘的時(shí)間,當(dāng)計(jì)時(shí)模塊的時(shí)間與鬧鐘設(shè)定模塊的時(shí)間相等的時(shí)候,給蜂鳴器一個(gè)使能信號(hào),蜂鳴器鬧鈴。4、 蜂鳴器模塊:根據(jù)計(jì)時(shí)模塊,鬧鐘模塊給出的使能信號(hào),判定蜂鳴器是整點(diǎn)報(bào)時(shí),還是鬧鐘響鈴。整點(diǎn)報(bào)時(shí)會(huì)播放音樂(lè),鬧鐘時(shí)嘀嘀嘀報(bào)警。5、 led顯示模塊:根據(jù)實(shí)際的需求顯示計(jì)時(shí)模塊的時(shí)間,還是鬧鐘設(shè)定模塊的時(shí)間,8個(gè)七段碼led數(shù)碼管,進(jìn)行掃描方式顯示數(shù)據(jù)。4.1.2 整體信號(hào)定義對(duì)整個(gè)模塊進(jìn)行信號(hào)定義。接口及寄存器定義module clock(clk,key,dig,seg,beep);/ 模塊名 clock input clk; / 輸入時(shí)鐘 input 4:0 key; /輸入
33、按鍵 ,key3:0分別為秒,分鐘,小時(shí)的增加按鍵。key4為鬧鐘設(shè)置按鍵,key5為校準(zhǔn)設(shè)置按鍵。output 7:0 dig; / 數(shù)碼管選擇輸出引腳 aoutput 7:0 seg; / 數(shù)碼管段輸出引腳output beep;/蜂鳴器輸出端 reg 7:0 seg_r = 8h0; /定義數(shù)碼管輸出寄存器 reg 7:0 dig_r; /定義數(shù)碼管選擇輸出寄存器 reg 3:0 disp_dat;/ 定義顯示數(shù)據(jù)寄存器 reg 8:0 count1; /定義計(jì)數(shù)寄存器reg 14:0 count; /定義計(jì)數(shù)中間寄存器 reg 23:0 hour = 24h235956; / 定義現(xiàn)在
34、時(shí)刻寄存器 reg 23:0 clktime = 24h000000;/定義設(shè)定鬧鐘reg 1:0 keyen = 2b11; / 定義標(biāo)志位 reg 4:0 dout1 = 5b11111;reg 4:0 dout2 = 5b11111;reg 4:0 dout3 = 5b11111;/ 寄存器 wire 4:0 key_done; / 按鍵消抖輸出 reg 15:0 beep_count = 16h0;/蜂鳴器寄存器reg 15:0 beep_count_end = 16hffff; /蜂鳴器截止寄存器reg clktime_en = 1b1;/鬧鐘使能寄存器reg sec ;/1秒時(shí)鐘r
35、eg clk1;/1ms時(shí)鐘reg beep_r;/寄存器 wire beepen;/鬧鐘使能信號(hào)4.1.3 模塊框圖通過(guò)quartus ii的creat symble for current file功能生成框圖如下:圖4.2生成的符號(hào)圖分頻模塊實(shí)現(xiàn),計(jì)數(shù)電路所需時(shí)鐘信號(hào)為1hz,而系統(tǒng)時(shí)鐘為48mhz,所以要對(duì)系統(tǒng)時(shí)鐘進(jìn)行分頻以來(lái)滿(mǎn)足電路的需要。4.2 分頻模塊實(shí)現(xiàn)4.2.1 分頻模塊描述對(duì)于分頻模塊,關(guān)鍵是生成個(gè)1hz的時(shí)鐘信號(hào)??紤]到仿真的需要,模塊中間生成1個(gè)1khz的時(shí)鐘信號(hào)。1hz的信號(hào)的產(chǎn)生用來(lái)產(chǎn)生時(shí)鐘的秒脈沖,框圖如下圖4.2:圖4.3分頻模塊圖4.2.2 分頻模塊設(shè)計(jì)本系統(tǒng)
36、程序設(shè)計(jì)時(shí)鐘的準(zhǔn)確與否主要取決于秒脈沖的精確度。為了保證計(jì)時(shí)準(zhǔn)確,我們對(duì)系統(tǒng)時(shí)鐘48mhz進(jìn)行了48000分頻生成1khz信號(hào)clk1,在通過(guò)1khz信號(hào),生成1hz信號(hào)clk。/1ms信號(hào)產(chǎn)生部分 always (posedge clk) / 定義 clock 上升沿觸發(fā) begin count = count + 1b1; if(count = 15d24000) /0.5ms到了嗎? begin count = 15d0; /計(jì)數(shù)器清零 clk1 = clk1; /置位秒標(biāo)志 end end/秒信號(hào)產(chǎn)生部分 always (posedge clk1) / 定義 clock 上升沿觸發(fā) b
37、egin count1 = count1 + 1b1; if(count1 = 9d500) /0.5s到了嗎? begin count1 = 9d0; /計(jì)數(shù)器清零 sec = sec; /置位秒標(biāo)志 endend4.2.3 分頻模塊仿真通過(guò)設(shè)置功能仿真,檢查代碼的正確性1、 仿真結(jié)果圖4.4 分頻模塊波形仿真圖右上圖可以知道,計(jì)數(shù)寄存器count累加到23999時(shí),重新變?yōu)?,共計(jì)數(shù)了24000個(gè)值。觸發(fā)clk1跳變,使得count1加一,count1累加到499的時(shí)候,下一個(gè)數(shù)據(jù)為0,共技術(shù)500個(gè)值。所以,sec信號(hào)的頻率為1hz,滿(mǎn)足設(shè)計(jì)要求。4.3 計(jì)時(shí)模塊實(shí)現(xiàn)4.3.1 計(jì)時(shí)模塊
38、描述與實(shí)現(xiàn)計(jì)時(shí)模塊是采用16進(jìn)制來(lái)實(shí)現(xiàn)的,將hour23,0定義為其時(shí)分秒,其中hour3,0為其秒鐘上的個(gè)位數(shù)值,hour4,7為其秒鐘上的十位數(shù)值,以此類(lèi)推分鐘、時(shí)鐘的個(gè)位和十位。當(dāng)clk脈沖過(guò)來(lái)時(shí),秒個(gè)位hour3,0便開(kāi)始加1,當(dāng)加到9時(shí),秒十位加1,與此同時(shí)秒個(gè)位清零,繼續(xù)加1。當(dāng)秒十位hour7,4為5秒個(gè)位為9時(shí)(即59秒),分個(gè)位hour11,8加1,與此同時(shí)秒個(gè)位和秒十位都清零。以此類(lèi)推,當(dāng)分十位hour15,12為5和分個(gè)位為9時(shí)(即59分),時(shí)個(gè)位加1,與此同時(shí)分個(gè)位hour19,16和分十位都清零。當(dāng)時(shí)分十位23,20為2和分個(gè)位為4,全部清零,開(kāi)始重新計(jì)時(shí)。從功能上講
39、分別為模60計(jì)數(shù)器,模60計(jì)數(shù)器和模24計(jì)數(shù)器。/時(shí)間計(jì)算及校準(zhǔn)部分always (negedge sec)/計(jì)時(shí)處理 begin hour3:0 = hour3:0 + 1b1; /秒加 1 if(hour3:0 = 4ha) /加到10,復(fù)位begin hour3:0 = 4h0; hour7:4 = hour7:4 + 1b1; / 秒的十位加一 if(hour7:4 = 4h6) /加到6,復(fù)位begin hour7:4 = 4h0; hour11:8 = hour11:8 + 1b1;/分個(gè)位加一 if(hour11:8 = 4ha) /加到10,復(fù)位begin hour11:8 =
40、 4h0; hour15:12 = hour15:12 + 1b1;/分十位加一 if(hour15:12 = 4h6) /加到6,復(fù)位begin hour15:12 = 4h0; hour19:16 = hour19:16 + 1b1;/時(shí)個(gè)位加一 if(hour19:16 = 4ha) /加到10,復(fù)位begin hour19:16 = 4h0; hour23:20 = hour23:20 + 1b1;/時(shí)十位加一 end if(hour23:16 = 8h24) /加到24,復(fù)位 hour23:16 = 8h0; end end end end end end 4.3.2 計(jì)時(shí)模塊仿真對(duì)
41、計(jì)時(shí)模塊進(jìn)行仿真,記錄仿真波形圖4.5 計(jì)時(shí)模塊仿真圖由上圖可見(jiàn),當(dāng)sec信號(hào)下降沿跳變時(shí),hour寄出去會(huì)加1,也就相當(dāng)于跳了一秒鐘時(shí)間。當(dāng)hour的時(shí)間為235959是,下一個(gè)計(jì)數(shù)器的值為000000,hour寄存器歸零,相當(dāng)于半夜0點(diǎn)的時(shí)刻。仿真的結(jié)果達(dá)到預(yù)期,通過(guò)。4.4 按鍵處理模塊實(shí)現(xiàn)4.4.1 按鍵處理模塊描述框圖如下圖4.4:圖4.6按鍵控制功能圖模塊講計(jì)時(shí)部分和時(shí)間調(diào)整部分整合到一起,正常態(tài)的時(shí)候,時(shí)間正常運(yùn)行,當(dāng)key5被按下時(shí),進(jìn)入時(shí)間校準(zhǔn),可以通過(guò)key2:0三個(gè)鍵,分別對(duì)秒,分,時(shí)進(jìn)行加1操作,從而進(jìn)行時(shí)間校準(zhǔn)。當(dāng)key3被按下時(shí),進(jìn)入鬧鐘設(shè)定,可以通過(guò)key2:0三
42、個(gè)鍵,分別對(duì)秒,分,時(shí)進(jìn)行加1操作,從而進(jìn)行鬧鐘的設(shè)定。圖4.7 按鍵模塊仿真圖通過(guò)按鍵key進(jìn)行仿真控制,可以發(fā)現(xiàn)clktime會(huì)隨著按鍵的按下,分別有時(shí)鐘,分鐘秒鐘加1,仿真結(jié)果滿(mǎn)足設(shè)計(jì)要求。4.4.2 按鍵去抖處理模塊設(shè)計(jì)按鍵模塊實(shí)現(xiàn)去抖處理,及乒乓按鍵設(shè)計(jì),確保后面的計(jì)時(shí)模塊與鬧鐘模塊的功能實(shí)現(xiàn)。assign key_done = key|dout3; / 按鍵消抖輸出 always (posedge count15) /按鍵去噪聲begin dout1 = key; dout2 = dout1; dout3 =hour23:0)。正常情況下,鬧鈴時(shí)間到會(huì)進(jìn)行為時(shí)1分鐘的蜂鳴報(bào)時(shí),可以
43、通過(guò)按下鬧鐘按鍵key3使其停止。當(dāng)鬧鈴設(shè)置為整點(diǎn)是,會(huì)先進(jìn)行整點(diǎn)報(bào)時(shí),然后進(jìn)入鬧鈴。圖4.9 鬧鐘控制鍵功能圖4.5.2 鬧鐘設(shè)定模塊仿真圖4.10 鬧鐘模塊仿真圖通過(guò)按鍵key進(jìn)行仿真控制,可以發(fā)現(xiàn)clktime會(huì)隨著按鍵的按下,分別有時(shí)鐘,分鐘秒鐘加1,仿真結(jié)果滿(mǎn)足設(shè)計(jì)要求。4.6 蜂鳴器模塊實(shí)現(xiàn)4.6.1 蜂鳴器模塊描述蜂鳴器模塊負(fù)責(zé)整點(diǎn)報(bào)時(shí),和鬧鈴的時(shí)候進(jìn)行出聲的作用。整點(diǎn)報(bào)時(shí)的時(shí)候,播放音樂(lè),10秒音樂(lè)播報(bào)完后停止整點(diǎn)報(bào)時(shí)。鬧鐘觸發(fā)時(shí),播放嘀嘀嘀報(bào)警聲。當(dāng)鬧鈴設(shè)置為整點(diǎn)是,會(huì)先進(jìn)行整點(diǎn)報(bào)時(shí),然后進(jìn)入鬧鈴。當(dāng)鬧鐘設(shè)定鍵被按下,響起的蜂鳴聲會(huì)被屏蔽。模塊框圖如下圖4.9:4.6.2 蜂
44、鳴器模塊實(shí)現(xiàn)/蜂鳴器的計(jì)數(shù)定時(shí)器always(posedge clk) begin beep_count = beep_count + 1b1; /計(jì)數(shù)器加 1 if(beep_count = beep_count_end)&(!(beep_count_end = 16hffff) begin beep_count = 16h0; /計(jì)數(shù)器清零 beep_r = beep_r; /取反輸出信號(hào) end end always (posedge clk) beginif (!beepen)case(hour3:0) /整點(diǎn)報(bào)時(shí)音樂(lè)內(nèi)容4h0:beep_count_end = 16h6a88; /中
45、音 6 的分頻系數(shù)值 4h1:beep_count_end = 16h8637; /中音 4 的分頻系數(shù)值4h2:beep_count_end = 16h7794; /中音 5 的分頻系數(shù)值 4h3:beep_count_end = 16hb327; /中音 1 的分頻系數(shù)值 4h5:beep_count_end = 16hb327; /中音 1 的分頻系數(shù)值 4h6:beep_count_end = 16h7794; /中音 5 的分頻系數(shù)值 4h7:beep_count_end = 16h6a88; /中音 6 的分頻系數(shù)值 4h8:beep_count_end = 16h8637; /中
46、音 4 的分頻系數(shù)值default:beep_count_end = 16hffff; /其他情況無(wú)聲endcaseelse if (!clktime_en)begincase(count18:5)/鬧鐘嘀嘀嘀聲內(nèi)容4h0,4h2,4h6,4h8:beep_count_end = 16h2f74; /高音 7 的分頻系數(shù)值 default:beep_count_end = 16hffff; /其他情況不出聲endcaseendelsebeep_count_end = 16hffff;end/鬧鈴使能控制always (posedge clk) beginif (!keyen0)/判斷鬧鈴是否有
47、取消clktime_en = 1b1;/鬧鈴響起后,需要手動(dòng)關(guān)閉鬧鈴else if (clktime23:0 =hour23:0)/鬧鈴過(guò)一點(diǎn)時(shí)間,自動(dòng)關(guān)閉。clktime_en = 1b0;end4.6.3 蜂鳴器模塊仿真功能仿真,記錄波形圖:圖4.11蜂鳴器模塊仿真圖通過(guò)上圖可以看出來(lái),當(dāng)hour與clktime相等時(shí),鬧鈴被觸發(fā),經(jīng)過(guò)一段時(shí)間后,鬧鈴?fù)V构ぷ?,設(shè)計(jì)滿(mǎn)足要求。4.7 顯示模塊實(shí)現(xiàn)4.7.1 顯示模塊描述此設(shè)計(jì)中的led七段數(shù)碼管顯示模塊主要顯示時(shí)間的時(shí)、分、秒信息,數(shù)碼管為共陽(yáng)的。在此設(shè)計(jì)中占非常重要的地位,它是確保時(shí)間能直觀(guān)呈現(xiàn)的橋梁。在設(shè)計(jì)過(guò)程中,首先進(jìn)行程序編寫(xiě)和調(diào)試
48、的應(yīng)該是顯示模塊。下面輸入的端口為鬧鐘設(shè)定鍵被按下,七段數(shù)碼管會(huì)顯示鬧鐘設(shè)定情況下數(shù)碼管所對(duì)應(yīng)的數(shù)字。正常時(shí)間情況、鬧鐘設(shè)定以及查看鬧鐘所設(shè)定好的時(shí)間都是同樣的原理,當(dāng)他們被按下數(shù)碼管會(huì)顯示對(duì)應(yīng)的模式相應(yīng)的數(shù)字。圖4.12顯示模塊圖4.7.2 顯示模塊實(shí)現(xiàn)/數(shù)碼管顯示內(nèi)容always (posedge clk)begincase(keyen0,count13:1) /選擇掃描顯示數(shù)據(jù) 4d0:disp_dat = clktime3:0;/秒個(gè)位 4d1:disp_dat = clktime7:4;/秒十位 4d2:disp_dat = 4ha;/顯示- 4d3:disp_dat = clkti
49、me11:8;/分個(gè)位 4d4:disp_dat = clktime15:12;/分十位 4d5:disp_dat = 4ha;/顯示- 4d6:disp_dat = clktime19:16;/時(shí)個(gè)位 4d7:disp_dat = clktime23:20;/時(shí)十位 4d8:disp_dat = hour3:0;/秒個(gè)位 4d9:disp_dat = hour7:4;/秒十位 4d10:disp_dat = 4ha;/顯示- 4d11:disp_dat = hour11:8; /分個(gè)位 4d12:disp_dat = hour15:12; /分十位 4d13:disp_dat = 4ha;/
50、顯示- 4d14:disp_dat = hour19:16; /時(shí)個(gè)位 4d15:disp_dat = hour23:20; /時(shí)十位 default:disp_dat = 4ha;/顯示- endcase/數(shù)碼管選擇case(count13:1) /選擇數(shù)碼管顯示位 3d0:dig_r = 8b11111110; /選擇第一個(gè)數(shù)碼管顯示 3d1:dig_r = 8b11111101; /選擇第二個(gè)數(shù)碼管顯示 3d2:dig_r = 8b11111011; /選擇第三個(gè)數(shù)碼管顯示 3d3:dig_r = 8b11110111; /選擇第四個(gè)數(shù)碼管顯示 3d4:dig_r = 8b11101111; /選擇第五個(gè)數(shù)碼管顯示 3d5:dig_r =
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025版新能源汽車(chē)租賃與充電設(shè)施運(yùn)營(yíng)管理合同范本3篇
- 2025年度鋼管架施工項(xiàng)目質(zhì)量保證與驗(yàn)收合同
- 2025版?zhèn)€人住房裝修安全監(jiān)理服務(wù)合同2篇
- 2025年度個(gè)人住房抵押貸款房產(chǎn)抵押評(píng)估合同3篇
- 二零二五年度水資源保護(hù)與利用項(xiàng)目合同2篇
- 科技教育在醫(yī)療領(lǐng)域的應(yīng)用與探索
- 二零二五年度離婚后住房公積金提取及分割合同3篇
- 遠(yuǎn)程工作中的嵌入式學(xué)習(xí)支持服務(wù)
- 科技環(huán)境下的安全教育培訓(xùn)新模式
- 網(wǎng)絡(luò)安全意識(shí)教育的現(xiàn)狀與挑戰(zhàn)
- 2024年江蘇護(hù)理職業(yè)學(xué)院高職單招(英語(yǔ)/數(shù)學(xué)/語(yǔ)文)筆試歷年參考題庫(kù)含答案解析
- 電能質(zhì)量與安全課件
- 醫(yī)藥營(yíng)銷(xiāo)團(tuán)隊(duì)建設(shè)與管理
- 工程項(xiàng)目設(shè)計(jì)工作管理方案及設(shè)計(jì)優(yōu)化措施
- 圍場(chǎng)滿(mǎn)族蒙古族自治縣金匯螢石開(kāi)采有限公司三義號(hào)螢石礦礦山地質(zhì)環(huán)境保護(hù)與土地復(fù)墾方案
- 小升初幼升小擇校畢業(yè)升學(xué)兒童簡(jiǎn)歷
- 資金支付審批單
- 第一單元(金融知識(shí)進(jìn)課堂)課件
- 新概念二冊(cè)課文電子版
- 介入導(dǎo)管室護(hù)士述職報(bào)告(5篇)
- 零件的工藝分析及毛坯選擇
評(píng)論
0/150
提交評(píng)論