




全文預(yù)覽已結(jié)束
下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
VHDL 語言基本特點(diǎn)與傳統(tǒng)的電路設(shè)計(jì)方法相比較, 采用VHDL 語言進(jìn)行數(shù)字邏輯電路的設(shè)計(jì)具有如下的特點(diǎn):( 1) 功能強(qiáng)大,描述力強(qiáng)??捎糜陂T級、 電路級、甚至系統(tǒng)級的描述、 仿真和設(shè)計(jì),隨時判斷設(shè)計(jì)系統(tǒng)功能的可行性。( 2) 可移植性好。對于設(shè)計(jì)和仿真工具采用相同的描述,對于不同的平臺也采用相同的描述。( 3) 研制周期短, 成本低。由于 VHDL 支持大規(guī)模設(shè)計(jì)的分解和對已有設(shè)計(jì)的利用, 加快了設(shè)計(jì)流程, 減輕了設(shè)計(jì)者的工作強(qiáng)度,提高了設(shè)計(jì)效率和質(zhì)量。( 4) 大量應(yīng)用可編程邏輯器件芯片。眾多芯片制造廠家生產(chǎn)的芯片支持 VHDL 語言的編程, 目標(biāo)器件有很大的選擇范圍, 不必要受到所用元器件的限制。VHDL 硬件描述語言在數(shù)字電路設(shè)計(jì)中的應(yīng)用VHDL 采用類似高級語言的語句格式完成對硬件行為的描述, 這也是為什么我們把 VHDL 稱為編程語言的原因.最后, VHDL 所給出的邏輯的模擬與調(diào)試為設(shè)計(jì)工作提供了最大的空間, 用戶甚至不必編寫任何測試向量便可以進(jìn)行源代碼級的調(diào)試. 而且, 設(shè)計(jì)者可以非常方便地比較各種方案之間的可行性及其優(yōu)劣, 而不需做任何實(shí)際的電路實(shí)驗(yàn).鑒于 VHDL 具有以上諸多優(yōu)點(diǎn), 只要開發(fā)者擁有Pascal、 C 等計(jì)算機(jī)高級語言的基礎(chǔ), 便可以輕松地掌握VHDL, 使硬件工作軟件化。與其它硬件設(shè)計(jì)方法相比,用VHDL 進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn)是多方面的: 具有很強(qiáng)的行為描述能力, 支持大規(guī)模設(shè)計(jì)的分解和已有設(shè)計(jì)的再利用,可讀性好, 易于修改和發(fā)現(xiàn)錯誤, 可以使用仿真器對VHDL 源代碼進(jìn)行仿真而允許設(shè)計(jì)者不依賴于器件,實(shí)現(xiàn)了設(shè)計(jì)與工藝無關(guān),可移植性好, 上市時間快, 成本低, ASIC 移植等優(yōu)點(diǎn)。EDA是電子設(shè)計(jì)自動化( Electronic Design Automation)的縮寫。它是一門正在高速發(fā)展的新技術(shù) ,是以大規(guī)??删幊踢壿嬈骷樵O(shè)計(jì)載體 ,以硬件描述語言為系統(tǒng)邏輯描述的主要表達(dá)方式 ,以計(jì)算機(jī)、 大規(guī)模可編程邏輯器件的開發(fā)軟件及實(shí)驗(yàn)開發(fā)系統(tǒng)為設(shè)計(jì)工具 ,通過有關(guān)的開發(fā)軟件 ,自動完成用軟件的方式設(shè)計(jì)電子系統(tǒng)到硬件系統(tǒng)的一門新技術(shù)??梢詫?shí)現(xiàn)邏輯編譯、 邏輯化簡、 邏輯分割、 邏輯綜合及優(yōu)化 ,邏輯布局布線、 邏輯仿真。完成對于特定目標(biāo)芯片的適配編譯、 邏輯映射、 編程下載等工作 ,最終形成集成電子系統(tǒng)或?qū)S眉尚酒DA技術(shù)是伴隨著計(jì)算機(jī)、 集成電路、 電子系統(tǒng)的設(shè)計(jì)發(fā)展起來的 ,至今已有 30 多年的歷程 ,大致可以分為三個發(fā)展階段 ,20 世紀(jì) 70 年代的 CAD (計(jì)算機(jī)輔助設(shè)計(jì))階段:這一階段的主要特征是利用計(jì)算機(jī)輔助進(jìn)行電路原理圖編輯、PCB布線 ,使得設(shè)計(jì)師從傳統(tǒng)高度重復(fù)繁雜的繪圖勞動中解脫出來。20 世紀(jì) 80 年代的 CAED(計(jì)算機(jī)輔助工程設(shè)計(jì))階段:這一階段的主要特征是以邏輯摸擬、 定時分析、 故障仿真、 自動布局布線為核心 ,重點(diǎn)解決電路設(shè)計(jì)的功能檢測等問題 ,使設(shè)計(jì)能在產(chǎn)品制作之前預(yù)知產(chǎn)品的功能與性能。20世紀(jì) 90 年代是 EDA(電子設(shè)計(jì)自動化)階段:這一階段的主要特征是以高級描述語言、 系統(tǒng)仿真和綜合技術(shù)為特點(diǎn) ,采用 “自頂向下” 的設(shè)計(jì)理念 ,將設(shè)計(jì)前期的許多高層次設(shè)計(jì)由EDA工具來完成。EDA 是電子技術(shù)設(shè)計(jì)自動化 ,也就是能夠幫助人們設(shè)計(jì)電子電路或系統(tǒng)的軟件工具。該工具可以在電子產(chǎn)品的各個設(shè)計(jì)階段發(fā)揮作用 ,使設(shè)計(jì)更復(fù)雜的電路和系統(tǒng)成為可能。在原理圖設(shè)計(jì)階段 ,可以使用 EDA 中的仿真工具論證設(shè)計(jì)的正確性。在芯片設(shè)計(jì)階段 ,可以使用EDA中的芯片設(shè)計(jì)工具設(shè)計(jì)制作芯片的版圖。在電路板設(shè)計(jì)階段 ,可以使用 EDA中電路板設(shè)計(jì)工具設(shè)計(jì)多層電路板。特別是支持硬件描述語言的 EDA 工具的出現(xiàn) ,使復(fù)雜數(shù)字系統(tǒng)設(shè)計(jì)自動化成為可能 ,只要用硬件描述語言將數(shù)字系統(tǒng)的行為描述正確 ,就可以進(jìn)行該數(shù)字系統(tǒng)的芯片設(shè)計(jì)與制造。世紀(jì) 90 年代是 EDA(電子設(shè)計(jì)自動化)階段:這一階段的主要特征是以高級描述語言、 系統(tǒng)仿真和綜合技術(shù)為特點(diǎn) ,采用 “自頂向下” 的設(shè)計(jì)理念 ,將設(shè)計(jì)前期的許多高層次設(shè)計(jì)由EDA工具來完成。EDA 是電子技術(shù)設(shè)計(jì)自動化 ,也就是能夠幫助人們設(shè)計(jì)電子電路或系統(tǒng)的軟件工具。該工具可以在電子產(chǎn)品的各個設(shè)計(jì)階段發(fā)揮作用 ,使設(shè)計(jì)更復(fù)雜的電路和系統(tǒng)成為可能。在原理圖設(shè)計(jì)階段 ,可以使用 EDA 中的仿真工具論證設(shè)計(jì)的正確性。在芯片設(shè)計(jì)階段 ,可以使用EDA中的芯片設(shè)計(jì)工具設(shè)計(jì)制作芯片的版圖。在電路板設(shè)計(jì)階段 ,可以使用 EDA中電路板設(shè)計(jì)工具設(shè)計(jì)多層電路板。特別是支持硬件描述語言的 EDA 工具的出現(xiàn) ,使復(fù)雜數(shù)字系統(tǒng)設(shè)計(jì)自動化成為可能 ,只要用硬件描述語言將數(shù)字系統(tǒng)的行為描述正確 ,就可以進(jìn)行該數(shù)字系統(tǒng)的芯片設(shè)計(jì)與制造。EDA技術(shù)發(fā)展迅猛 ,逐漸在教學(xué)、 科研、 產(chǎn)品設(shè)計(jì)與制造等各方面都發(fā)揮著巨大的作用。在教學(xué)方面:幾乎所有理工科(特別是電子信息)類的高校都開設(shè)了 EDA 課程。主要是讓學(xué)生了解 EDA 的基本原理和基本概念、 掌握用 VHDL 描述系統(tǒng)邏輯的方法、 使用EDA工具進(jìn)行電子電路課程的模擬仿真實(shí)驗(yàn)。如實(shí)驗(yàn)教學(xué)、課程設(shè)計(jì)、 畢業(yè)設(shè)計(jì)、 設(shè)計(jì)競賽等均可借助 CPLD/ FPGA 器件 ,使實(shí)驗(yàn)設(shè)備或設(shè)計(jì)出的電子系統(tǒng)具有高可靠性 ,又經(jīng)濟(jì)、快速、 容易實(shí)現(xiàn)、 修改便利 ,同時可大大提高學(xué)生的實(shí)踐動手能力、 創(chuàng)新能力和計(jì)算機(jī)應(yīng)用能力。在科研方面:主要利用電路仿真工具進(jìn)行電路設(shè)計(jì)與仿真;利用虛擬儀器進(jìn)行產(chǎn)品調(diào)試;將 CPLD/ FPGA 器件的開發(fā)應(yīng)用到儀器設(shè)備中 ,CPLD/ FPGA 可直接應(yīng)用于小批量產(chǎn)品的芯片或作為大批量產(chǎn)品的芯片前期開發(fā)。傳統(tǒng)機(jī)電產(chǎn)品的升級換代和技術(shù)改造 ,CPLD/ FPGA 的應(yīng)用可提高傳統(tǒng)產(chǎn)品的性能 ,縮小體積 ,提高技術(shù)含量和產(chǎn)品的附加值。作為高等院校有關(guān)專業(yè)的學(xué)生和廣大的電子工程師了解和掌握這一先進(jìn)技術(shù)是勢在必行 ,這不僅是提高設(shè)計(jì)效率的需要 ,更是時代發(fā)展的需求 ,只有掌握了 EDA 技術(shù)才有能力參與世界電子工業(yè)市場的競爭 ,才能生存與發(fā)展。隨著科技的進(jìn)步 ,電子產(chǎn)品的更新日新月異 ,EDA 技術(shù)作為電子產(chǎn)品開發(fā)研制的源動力 ,已成為現(xiàn)代電子設(shè)計(jì)的核心。所以發(fā)展EDA 技術(shù)將是電子設(shè)計(jì)領(lǐng)域和電子產(chǎn)業(yè)界的一場重大的技術(shù)革命 ,同時也對電類課程的教學(xué)和科研提出了更深更高的要求。在產(chǎn)品設(shè)計(jì)與制造方面:從高性能的微處理器、 數(shù)字信號處理器一直到彩電、 音響和電子玩具電路等 ,EDA 技術(shù)不單是應(yīng)用于前期的計(jì)算機(jī)模擬仿真、 產(chǎn)品調(diào)試 ,而且也在PCB 的制作、 電子設(shè)備的研制與生產(chǎn)、 電路板的焊接、 制作過程等有重要作用。可以說 EDA技術(shù)已經(jīng)成為電子工業(yè)領(lǐng)域不可缺少的技術(shù)支持。進(jìn)入 21 世紀(jì)后 ,電子技術(shù)全方位納入 EDA 領(lǐng)域 , EDA使得電子領(lǐng)域各學(xué)科的界限更加模糊 ,更加互為包容 ,突出表現(xiàn)在以下幾個方面:使電子設(shè)計(jì)成果以自主知識產(chǎn)權(quán)的方式得以明確表達(dá)和確認(rèn)成為可能;基于 EDA工具的 ASIC設(shè)計(jì)標(biāo)準(zhǔn)單元已涵蓋大規(guī)模電子系統(tǒng)及 IP核模塊;軟硬件 IP核在電子行業(yè)的產(chǎn)業(yè)領(lǐng)域、 技術(shù)領(lǐng)域和設(shè)計(jì)應(yīng)用領(lǐng)域得到進(jìn)一步確認(rèn);SOC( System - on - Chip)高效低成本設(shè)計(jì)技術(shù)的成熟。隨著半導(dǎo)體技術(shù)、 集成技術(shù)和計(jì)算機(jī)技術(shù)的迅猛發(fā)展 ,電子系統(tǒng)的設(shè)計(jì)方法和設(shè)計(jì)手段都發(fā)生了很大的變化。傳統(tǒng)的 “固定功能集成塊十連線” 的設(shè)計(jì)方法正逐步地退出歷史舞臺 ,而基于芯片的設(shè)計(jì)方法正成為現(xiàn)代電子系統(tǒng)設(shè)計(jì)的主流。目前, EDA產(chǎn)業(yè)正面臨一個關(guān)鍵的轉(zhuǎn)折點(diǎn), 必須隨著客戶、 電子及IC設(shè)計(jì)產(chǎn)業(yè)的需求而進(jìn)行調(diào)整、 改變與創(chuàng)新。SoC芯片上各種數(shù)字和模擬 IP 模塊的整合以及低功耗的要求成為新的技術(shù)難題; 同時, 驗(yàn)證產(chǎn)品架構(gòu)及系統(tǒng)時, 必須應(yīng)對各種不同垂直應(yīng)用領(lǐng)域的特殊功能。電子行業(yè)發(fā)展的每一階段都因?yàn)?EDA技術(shù)有革命性的進(jìn)步和突破而相應(yīng)提高了設(shè)計(jì)能力, 同時帶動了 EDA產(chǎn)業(yè)的快速發(fā)展。誠然, EDA生存必須適應(yīng)市場趨勢, 未來主要有兩大戰(zhàn)略方向:專注技術(shù)創(chuàng)新,保持領(lǐng)先地位;加強(qiáng)客戶合作,互利共贏;今后EDA產(chǎn)品技術(shù)創(chuàng)新的重點(diǎn)將會在系統(tǒng)級驗(yàn)證及DFM(可制造性設(shè)計(jì))兩大領(lǐng)域。電子產(chǎn)品市場的激烈競爭, 迫切要求電子產(chǎn)品設(shè)計(jì)工程師縮短開發(fā)周期,加快產(chǎn)品的更新?lián)Q代,設(shè)計(jì)出高可靠性、 低造價、 小體積、 強(qiáng)功能的高性能電子產(chǎn)品來迎接市場挑戰(zhàn)。 近年來,微處理器和存儲器芯片的性能和集成度提高非??? 它們與標(biāo)準(zhǔn)邏輯電路( 74/ 54系列, 4000/4500系列)的技術(shù)間隙被拉得非常大。 為解決這一矛盾,產(chǎn)生了專用集成電路 ASIC ( Applica-tio n Specific Integ rated Ci r cui t ) , 目前ASIC 發(fā)展非常快, 使用ASIC 的產(chǎn)品在電氣性能、 體積、 功耗以及技術(shù)保密等方面的優(yōu)點(diǎn)是過去標(biāo)準(zhǔn) IC 產(chǎn)品所無法比擬的。 ASIC 技術(shù)幾滲透到一切電子技術(shù)領(lǐng)域, 大至航天、 軍事產(chǎn)品, 小到兒童玩具。 九十年代無疑是 ASIC 技術(shù)廣泛普及、 發(fā)展的年代,它在當(dāng)今激烈的技術(shù)競爭起越來越重要的作用。作為ASIC 家庭中的特殊一員的FPGA ( Field Prog rammable Gate Arr ay 現(xiàn)場可編程門陣列) , 自1985年由美國XILINX 公司發(fā)明以來,得到非常迅速的發(fā)展,由于它的諸多優(yōu)點(diǎn), 日益受到系統(tǒng)設(shè)計(jì)工程師的青
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 汽車外觀設(shè)計(jì)行業(yè)深度調(diào)研及發(fā)展戰(zhàn)略咨詢報(bào)告
- 生物藥品注冊申報(bào)服務(wù)行業(yè)深度調(diào)研及發(fā)展戰(zhàn)略咨詢報(bào)告
- 高效衣物柔順劑與護(hù)理劑企業(yè)制定與實(shí)施新質(zhì)生產(chǎn)力戰(zhàn)略研究報(bào)告
- 基于全維統(tǒng)計(jì)解析的磷酸鐵鋰動力電池組軟短路故障診斷方法研究
- 第一二單元階段素養(yǎng)檢測隨堂練B(試題)三年級數(shù)學(xué)下冊人教版
- 河北金萬泰化肥有限責(zé)任公司年產(chǎn)1萬噸車用尿素溶液生產(chǎn)線項(xiàng)目環(huán)境影響報(bào)告表的批復(fù)
- 中國種子種業(yè)市場供需態(tài)勢、競爭格局及投資前景分析報(bào)告(智研咨詢)
- 中國環(huán)境影響評價行業(yè)發(fā)展環(huán)境、市場運(yùn)行格局及前景研究報(bào)告-智研咨詢
- 2025年農(nóng)業(yè)航空作業(yè)裝置項(xiàng)目合作計(jì)劃書
- 涂料批發(fā)企業(yè)ESG實(shí)踐與創(chuàng)新戰(zhàn)略研究報(bào)告
- 2024年四川省宜賓市“兩海”示范區(qū)招聘雇員制聘用人員12人歷年高頻500題難、易錯點(diǎn)模擬試題附帶答案詳解
- 高三化學(xué)二輪復(fù)習(xí)《化學(xué)與STSE》課件
- 2024脈沖式布袋除塵器設(shè)備運(yùn)行情況記錄表(模板)
- 管理批次管理辦法
- 勞務(wù)派遣充場合同模板
- 土地復(fù)墾技術(shù)要求與驗(yàn)收規(guī)范地方標(biāo)準(zhǔn)內(nèi)容
- 中藥貼敷療法
- DZ∕T 0054-2014 定向鉆探技術(shù)規(guī)程(正式版)
- 2024年貴州省貴陽市花溪區(qū)中考物理二模試卷
- 少先隊(duì)員六知六會一做課件
- MOOC 電子技術(shù)應(yīng)用實(shí)驗(yàn)2(數(shù)字電路綜合實(shí)驗(yàn))-電子科技大學(xué) 中國大學(xué)慕課答案
評論
0/150
提交評論