




已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
BatchDoc Word文檔批量處理工具PCB電路板布局、布線基本原則一、元件布局基本規(guī)則1. 按電路模塊進(jìn)行布局,實(shí)現(xiàn)同一功能的相關(guān)電路稱為一個(gè)模塊,電路模塊中的元件應(yīng)采用就近集中原則,同時(shí)數(shù)字電路和模擬電路分開(kāi);2.定位孔、標(biāo)準(zhǔn)孔等非安裝孔周?chē)?.27mm 內(nèi)不得貼裝元、器件,螺釘?shù)劝惭b孔周?chē)?.5mm(對(duì)于M2.5)、4mm(對(duì)于M3)內(nèi)不得貼裝元器件;3. 臥裝電阻、電感(插件)、電解電容等元件的下方避免布過(guò)孔,以免波峰焊后過(guò)孔與元件殼體短路;4. 元器件的外側(cè)距板邊的距離為5mm;5. 貼裝元件焊盤(pán)的外側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;6. 金屬殼體元器件和金屬件(屏蔽盒等)不能與其它元器件相碰,不能緊貼印制線、焊盤(pán),其間距應(yīng)大于2mm。定位孔、緊固件安裝孔、橢圓孔及板中其它方孔外側(cè)距板邊的尺寸大于3mm;7. 發(fā)熱元件不能緊鄰導(dǎo)線和熱敏元件;高熱器件要均衡分布;8. 電源插座要盡量布置在印制板的四周,電源插座與其相連的匯流條接線端應(yīng)布置在同側(cè)。特別應(yīng)注意不要把電源插座及其它焊接連接器布置在連接器之間,以利于這些插座、連接器的焊接及電源線纜設(shè)計(jì)和扎線。電源插座及焊接連接器的布置間距應(yīng)考慮方便電源插頭的插拔;9. 其它元器件的布置:所有IC元件單邊對(duì)齊,有極性元件極性標(biāo)示明確,同一印制板上極性標(biāo)示不得多于兩個(gè)方向,出現(xiàn)兩個(gè)方向時(shí),兩個(gè)方向互相垂直;10、板面布線應(yīng)疏密得當(dāng),當(dāng)疏密差別太大時(shí)應(yīng)以網(wǎng)狀銅箔填充,網(wǎng)格大于8mil(或0.2mm);11、貼片焊盤(pán)上不能有通孔,以免焊膏流失造成元件虛焊。重要信號(hào)線不準(zhǔn)從插座腳間穿過(guò);12、貼片單邊對(duì)齊,字符方向一致,封裝方向一致;13、有極性的器件在以同一板上的極性標(biāo)示方向盡量保持一致。二、元件布線規(guī)則1、畫(huà)定布線區(qū)域距PCB板邊1mm的區(qū)域內(nèi),以及安裝孔周?chē)?mm內(nèi),禁止布線;2、電源線盡可能的寬,不應(yīng)低于18mil;信號(hào)線寬不應(yīng)低于12mil;cpu入出線不應(yīng)低于10mil(或8mil);線間距不低于10mil;3、正常過(guò)孔不低于30mil;4、 雙列直插:焊盤(pán)60mil,孔徑40mil;1/4W電阻: 51*55mil(0805表貼);直插時(shí)焊盤(pán)62mil,孔徑42mil;無(wú)極電容: 51*55mil(0805表貼);直插時(shí)焊盤(pán)50mil,孔徑28mil;5、 注意電源線與地線應(yīng)盡可能呈放射狀,以及信號(hào)線不能出現(xiàn)回環(huán)走線PCB板布線技巧在PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說(shuō)前面的準(zhǔn)備工作都是為它而做的, 在整個(gè)PCB中,以布線的設(shè)計(jì)過(guò)程限定最高,技巧最細(xì)、工作量最大。PCB布線有單面布線、 雙面布線及多層布線。布線的方式也有兩種:自動(dòng)布線及交互式布線,在自動(dòng)布線之前, 可以用交互式預(yù)先對(duì)要求比較嚴(yán)格的線進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行, 以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。自動(dòng)布線的布通率,依賴于良好的布局,布線規(guī)則可以預(yù)先設(shè)定, 包括走線的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等。一般先進(jìn)行探索式布經(jīng)線,快速地把短線連通, 然后進(jìn)行迷宮式布線,先把要布的連線進(jìn)行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開(kāi)已布的線。 并試著重新再布線,以改進(jìn)總體效果。對(duì)目前高密度的PCB設(shè)計(jì)已感覺(jué)到貫通孔不太適應(yīng)了, 它浪費(fèi)了許多寶貴的布線通道,為解決這一矛盾,出現(xiàn)了盲孔和埋孔技術(shù),它不僅完成了導(dǎo)通孔的作用, 還省出許多布線通道使布線過(guò)程完成得更加方便,更加流暢,更為完善,PCB 板的設(shè)計(jì)過(guò)程是一個(gè)復(fù)雜而又簡(jiǎn)單的過(guò)程,要想很好地掌握它,還需廣大電子工程設(shè)計(jì)人員去自已體會(huì), 才能得到其中的真諦。1 電源、地線的處理既使在整個(gè)PCB板中的布線完成得都很好,但由于電源、 地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,有時(shí)甚至影響到產(chǎn)品的成功率。所以對(duì)電、 地線的布線要認(rèn)真對(duì)待,把電、地線所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。對(duì)每個(gè)從事電子產(chǎn)品設(shè)計(jì)的工程人員來(lái)說(shuō)都明白地線與電源線之間噪音所產(chǎn)生的原因, 現(xiàn)只對(duì)降低式抑制噪音作以表述:眾所周知的是在電源、地線之間加上去耦電容。盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線電源線信號(hào)線,通常信號(hào)線寬為:0.20.3mm,最經(jīng)細(xì)寬度可達(dá)0.050.07mm,電源線為1.22.5 mm對(duì)數(shù)字電路的PCB可用寬的地導(dǎo)線組成一個(gè)回路, 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地不能這樣使用)用大面積銅層作地線用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線用。或是做成多層板,電源,地線各占用一層。2 數(shù)字電路與模擬電路的共地處理現(xiàn)在有許多PCB不再是單一功能電路(數(shù)字或模擬電路),而是由數(shù)字電路和模擬電路混合構(gòu)成的。因此在布線時(shí)就需要考慮它們之間互相干擾問(wèn)題,特別是地線上的噪音干擾。數(shù)字電路的頻率高,模擬電路的敏感度強(qiáng),對(duì)信號(hào)線來(lái)說(shuō),高頻的信號(hào)線盡可能遠(yuǎn)離敏感的模擬電路器件,對(duì)地線來(lái)說(shuō),整人PCB對(duì)外界只有一個(gè)結(jié)點(diǎn),所以 必須在PCB內(nèi)部進(jìn)行處理數(shù)、模共地的問(wèn)題,而在板內(nèi)部數(shù)字地和模擬地實(shí)際上是分開(kāi)的它們之間互不相連,只是在PCB與外界連接的接口處(如插頭等)。數(shù) 字地與模擬地有一點(diǎn)短接,請(qǐng)注意,只有一個(gè)連接點(diǎn)。也有在PCB上不共地的,這由系統(tǒng)設(shè)計(jì)來(lái)決定。3 信號(hào)線布在電(地)層上在多層印制板布線時(shí),由于在信號(hào)線層沒(méi)有布完的線剩下已經(jīng)不多,再多加層數(shù)就會(huì)造成浪費(fèi)也會(huì)給生產(chǎn)增加一定的工作量,成本也相應(yīng)增加了,為解決這個(gè)矛盾,可以考慮在電(地)層上進(jìn)行布線。首先應(yīng)考慮用電源層,其次才是地層。因?yàn)樽詈檬潜A舻貙拥耐暾浴?4 大面積導(dǎo)體中連接腿的處理在大面積的接地(電)中,常用元器件的腿與其連接,對(duì)連接腿的處理需要進(jìn)行綜合的考慮,就電氣性能而言,元件腿的焊盤(pán)與銅面滿接為好,但對(duì)元件的焊接 裝配就存在一些不良隱患如:焊接需要大功率加熱器。容易造成虛焊點(diǎn)。所以兼顧電氣性能與工藝需要,做成十字花焊盤(pán),稱之為熱隔離(heat shield)俗稱熱焊盤(pán)(Thermal),這樣,可使在焊接時(shí)因截面過(guò)分散熱而產(chǎn)生虛焊點(diǎn)的可能性大大減少。多層板的接電(地)層腿的處理相同。 5 布線中網(wǎng)絡(luò)系統(tǒng)的作用在許多CAD系統(tǒng)中,布線是依據(jù)網(wǎng)絡(luò)系統(tǒng)決定的。網(wǎng)格過(guò)密,通路雖然有所增加,但步進(jìn)太小,圖場(chǎng)的數(shù)據(jù)量過(guò)大,這必然對(duì)設(shè)備的存貯空間有更高的要求, 同時(shí)也對(duì)象計(jì)算機(jī)類(lèi)電子產(chǎn)品的運(yùn)算速度有極大的影響。而有些通路是無(wú)效的,如被元件腿的焊盤(pán)占用的或被安裝孔、定們孔所占用的等。網(wǎng)格過(guò)疏,通路太少對(duì)布 通率的影響極大。所以要有一個(gè)疏密合理的網(wǎng)格系統(tǒng)來(lái)支持布線的進(jìn)行。標(biāo)準(zhǔn)元器件兩腿之間的距離為0.1英寸(2.54mm),所以網(wǎng)格系統(tǒng)的基礎(chǔ)一般就定為0.1英寸(2.54 mm)或小于0.1英寸的整倍數(shù),如:0.05英寸、0.025英寸、0.02英寸等。6 設(shè)計(jì)規(guī)則檢查(DRC)布線設(shè)計(jì)完成后,需認(rèn)真檢查布線設(shè)計(jì)是否符合設(shè)計(jì)者所制定的規(guī)則,同時(shí)也需確認(rèn)所制定的規(guī)則是否符合印制板生產(chǎn)工藝的需求,一般檢查有如下幾個(gè)方面:線與線,線與元件焊盤(pán),線與貫通孔,元件焊盤(pán)與貫通孔,貫通孔與貫通孔之間的距離是否合理,是否滿足生產(chǎn)要求。電源線和地線的寬度是否合適,電源與地線之間是否緊耦合(低的波阻抗)?在PCB中是否還有能讓地線加寬的地方。對(duì)于關(guān)鍵的信號(hào)線是否采取了最佳措施,如長(zhǎng)度最短,加保護(hù)線,輸入線及輸出線被明顯地分開(kāi)。模擬電路和數(shù)字電路部分,是否有各自獨(dú)立的地線。后加在PCB中的圖形(如圖標(biāo)、注標(biāo))是否會(huì)造成信號(hào)短路。 對(duì)一些不理想的線形進(jìn)行修改。在PCB上是否加有工藝線?阻焊是否符合生產(chǎn)工藝的要求,阻焊尺寸是否合適,字符標(biāo)志是否壓在器件焊盤(pán)上,以免影響電裝質(zhì)量。多層板中的電源地層的外框邊緣是否縮小,如電源地層的銅箔露出板外容易造成短路。PCB板布線布局一PCB布局原則首先,要考慮PCB尺寸大小。PCB尺寸過(guò)大時(shí),印制線條長(zhǎng),阻抗增加,抗噪聲能力下降,成本也增加;過(guò)小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后再按結(jié)構(gòu)要素布置安裝孔、接插件等需要定位的器件,并給這些器件賦予不可移動(dòng)屬性,按工藝設(shè)計(jì)規(guī)范的要求進(jìn)行尺寸標(biāo)注。最后,根據(jù)電路的功能單元,對(duì)電路的全部元器件進(jìn)行布局。1.布局操作的基本原則A. 位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長(zhǎng)寬比為3:2成4:3。B. 遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應(yīng)當(dāng)優(yōu)先布局 C. 布局中應(yīng)參考原理框圖,根據(jù)單板的主信號(hào)流向規(guī)律安排主要元器件 D. 布局應(yīng)盡量滿足以下要求:總的連線盡可能短,關(guān)鍵信號(hào)線最短;高電壓、大電流信號(hào)與小電流,低電壓的弱信號(hào)完全分開(kāi);模擬信號(hào)與數(shù)字信號(hào)分開(kāi);高頻信號(hào)與低頻信號(hào)分開(kāi);高頻元器件的間隔要充分 E. 以每個(gè)功能電路的核心元件為中心,圍繞它來(lái)進(jìn)行布局。元器件應(yīng)均勻、 整齊、緊湊地排列在PCB上盡量減少和縮短各元器件之間的引線和連接。F. 相同結(jié)構(gòu)電路部分,盡可能采用“對(duì)稱式”標(biāo)準(zhǔn)布局;同類(lèi)型插裝元器件在X或Y方向上應(yīng)朝一個(gè)方向放置;同一種類(lèi)型的有極性分立元件也要力爭(zhēng)在X或Y方向上保持一致,便于生產(chǎn)和檢驗(yàn)。2.布局操作技巧1. 元器件的排列要便于調(diào)試和維修,亦即小元件周?chē)荒芊胖么笤?、需調(diào)試的元、器件周?chē)凶銐虻目臻g。2. 元件布局時(shí),應(yīng)適當(dāng)考慮使用同一種電源的器件盡量放在一起, 以便于將來(lái)的電源分隔。3. IC去耦電容的布局要盡量靠近IC的電源管腳,并使之與電源和地之間形成的回路最短。4. 盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。5. 某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。6. 重量超過(guò)15g的元器件、應(yīng)當(dāng)用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應(yīng)裝在整機(jī)的機(jī)箱底板上,且應(yīng)考慮散熱問(wèn)題。熱敏元件應(yīng)遠(yuǎn)離發(fā)熱元件。7. 對(duì)于電位器、可調(diào)電感線圈、可變電容器、微動(dòng)開(kāi)關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求。若是機(jī)內(nèi)調(diào)節(jié),應(yīng)放在印制板上方便于調(diào)節(jié)的地方;若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng)8. 發(fā)熱元件要一般應(yīng)均勻分布,以利于單板和整機(jī)的散熱,除溫度檢測(cè)元件以外的溫度敏感器件應(yīng)遠(yuǎn)離發(fā)熱量大的元器件。9. 輸入輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行。最好加線間地線,以免發(fā)生反饋藕合。10. BGA與相鄰元件的距離5mm。其它貼片元件相互間的距離0.7mm;貼裝元件焊盤(pán)的外側(cè)與相鄰插裝元件的外側(cè)距離大于2mm;有壓接件的PCB,壓接的接插件周?chē)?mm內(nèi)不能有插裝元、器件,在焊接面其周?chē)?mm內(nèi)也不能有貼裝元、器件。11. 需用波峰焊工藝生產(chǎn)的單板,其緊固件安裝孔和定位孔都應(yīng)為非金屬化孔。當(dāng)安裝孔需要接地時(shí), 應(yīng)采用分布接地小孔的方式與地平面連接。12. 焊接面的貼裝元件采用波峰焊接生產(chǎn)工藝時(shí),阻、容件軸向要與波峰焊?jìng)魉头较虼怪保?阻排及SOP(PIN間距大于等于1.27mm)元器件軸向與傳送方向平行;PIN間距小于1.27mm(50mil)的IC、SOJ、PLCC、QFP等有源元件避免用波峰焊焊接。13. 用于阻抗匹配目的阻容器件的布局,要根據(jù)其屬性合理布置。串聯(lián)匹配電阻的布局要靠近該信號(hào)的驅(qū)動(dòng)端,距離一般不超過(guò)500mil。匹配電阻、電容的布局一定要分清信號(hào)的源端與終端,對(duì)于多負(fù)載的終端匹配一定要在信號(hào)的最遠(yuǎn)端匹配。3.焊盤(pán)焊盤(pán)中心孔要比器件引線直徑稍大一些。焊盤(pán)太大易形成虛焊。焊盤(pán)外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對(duì)高密度的數(shù)字電路,焊盤(pán)最小直徑可取(d+1.0)mm。4.印刷電路板中的過(guò)孔設(shè)計(jì)為了減小過(guò)孔的寄生效應(yīng)帶來(lái)的不利影響,在設(shè)計(jì)中可以盡量做到: 1從成本和信號(hào)質(zhì)量?jī)煞矫婵紤],選擇合理尺寸的過(guò)孔大小。比如對(duì)6-10層的內(nèi)存模塊PCB設(shè)計(jì)來(lái)說(shuō),選用10/20mil(鉆孔/焊盤(pán))的過(guò)孔較好,對(duì)于一些高密度的小尺寸的板子,也可以嘗試使用8/18mil的過(guò)孔。目前技術(shù)條件下,很難使用更小尺寸的過(guò)孔了。對(duì)于電源或地線的過(guò)孔則可以考慮使用較大尺寸,以減小阻抗。2上面討論的兩個(gè)公式可以得出,使用較薄的PCB板有利于減小過(guò)孔的兩種寄生參數(shù)。3PCB板上的信號(hào)走線盡量不換層,也就是說(shuō)盡量不要使用不必要的過(guò)孔。4電源和地的管腳要就近打過(guò)孔,過(guò)孔和管腳之間的引線越短越好,因?yàn)樗鼈儠?huì)導(dǎo)致電感的增加。同時(shí)電源和地的引線要盡可能粗,以減少阻抗5在信號(hào)換層的過(guò)孔附近放置一些接地的過(guò)孔,以便為信號(hào)提供最近的回路。甚至可以在PCB板上大量放置一些多余的接地過(guò)孔。當(dāng)然,在設(shè)計(jì)時(shí)還需要靈活多變。前面討論的過(guò)孔模型是每層均有焊盤(pán)的情況,也有的時(shí)候,我們可以將某些層的焊盤(pán)減小甚至去掉。特別是在過(guò)孔密度非常大的情況下,可能會(huì)導(dǎo)致在鋪銅層形成一個(gè)隔斷回路的斷槽,解決這樣的問(wèn)題除了移動(dòng)過(guò)孔的位置,我們還可以考慮將過(guò)孔在該鋪銅層的焊盤(pán)尺寸減小。附錄 焊盤(pán)、線、過(guò)孔的間距要求 PAD and VIA: 0.3mm(12mil)PAD and PAD: 0.3mm(12mil)PAD and TRACK: 0.3mm(12mil)TRACK and TRACK: 0.3mm(12mil)密度較高時(shí):PAD and VIA: 0.254mm(10mil)PAD and PAD: 0.254mm(10mil)PAD and TRACK: 0.254mm(10mil)TRACK and TRACK: 0.254mm(10mil)二PCB布線技巧布線是整個(gè)PCB設(shè)計(jì)中最重要的工序。這將直接影響著PCB板的性能好壞。在PCB的設(shè)計(jì)過(guò)程中,布線一般有這么三種境界的劃分:首先是布通,這時(shí)PCB設(shè)計(jì)時(shí)的最基本的要求。如果線路都沒(méi)布通,搞得到處是飛線,那將是一塊不合格的板子,可以說(shuō)還沒(méi)入門(mén)。其次是電器性能的滿足。這是衡量一塊印刷電路板是否合格的標(biāo)準(zhǔn)。這是在布通之后,認(rèn)真調(diào)整布線,使其能達(dá)到最佳的電器性能。接著是美觀。假如你的布線布通了,也沒(méi)有什么影響電器性能的地方,但是一眼看過(guò)去雜亂無(wú)章的,加上五彩繽紛、花花綠綠的,那就算你的電器性能怎么好,在別人眼里還是垃圾一塊。這樣給測(cè)試和維修帶來(lái)極大的不便。布線要整齊劃一,不能縱橫交錯(cuò)毫無(wú)章法。這些都要在保證電器性能和滿足其他個(gè)別要求的情況下實(shí)現(xiàn),否則就是舍本逐末了。布線時(shí)主要按以下原則進(jìn)行:一般情況下,首先應(yīng)對(duì)電源線和地線進(jìn)行布線,以保證電路板的電氣性能。在條件允許的范圍內(nèi),盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線電源線信號(hào)線,通常信號(hào)線寬為:0.20.3mm,最細(xì)寬度可達(dá)0.050.07mm,電源線一般為1.22.5mm。對(duì)數(shù)字電路的 PCB可用寬的地導(dǎo)線組成一個(gè)回路, 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地則不能這樣使用)。引腳的鉆孔直徑=引腳直徑+(1030mil)引腳的焊盤(pán)直徑=鉆孔直徑+18mil 預(yù)先對(duì)要求比較嚴(yán)格的線(如高頻線)進(jìn)行布線,輸入端與輸出端的邊線應(yīng)避免相鄰平行,以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線隔離,兩相鄰層的布線要互相垂直,平行容易產(chǎn)生寄生耦合。 振蕩器外殼接地,時(shí)鐘線要盡量短,且不能引得到處都是。時(shí)鐘振蕩電路下面、特殊高速邏輯電路部分要加大地的面積,而不應(yīng)該走其它信號(hào)線,以使周?chē)妶?chǎng)趨近于零; 盡可能采用45的折線布線,不可使用90折線,以減小高頻信號(hào)的輻射;(要求高的線還要用雙弧線) 任何信號(hào)線都不要形成環(huán)路,如不可避免,環(huán)路應(yīng)盡量?。恍盘?hào)線的過(guò)孔要盡量少; 關(guān)鍵的線盡量短而粗,并在兩邊加上保護(hù)地。 通過(guò)扁平電纜傳送敏感信號(hào)和噪聲場(chǎng)帶信號(hào)時(shí),要用“地線-信號(hào)-地線”的方式引出。 關(guān)鍵信號(hào)應(yīng)預(yù)留測(cè)試點(diǎn),以方便生產(chǎn)和維修檢測(cè)用原理圖布線完成后,應(yīng)對(duì)布線進(jìn)行優(yōu)化;同時(shí),經(jīng)初步網(wǎng)絡(luò)檢查和DRC檢查無(wú)誤后,對(duì)未布線區(qū)域進(jìn)行地線填充,用大面積銅層作地線用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線用?;蚴亲龀啥鄬影?,電源,地線各占用一層。有些問(wèn)題雖然發(fā)生在后期制作中,但卻是PCB設(shè)計(jì)中帶來(lái)的,它們是:過(guò)線孔太多,沉銅工藝稍有不慎就會(huì)埋下隱患。所以,設(shè)計(jì)中應(yīng)盡量減少過(guò)線孔。同向并行的線條密度太大,焊接時(shí)很容易連成一片。所以,線密度應(yīng)視焊接工藝的水平來(lái)確定。焊點(diǎn)的距離太小,不利于人工焊接,只能以降低工效來(lái)解決焊接質(zhì)量。否則將留下隱患。所以,焊點(diǎn)的最小距離的確定應(yīng)綜合考慮焊接人員的素質(zhì)和工效。焊盤(pán)或過(guò)線孔尺寸太小,或焊盤(pán)尺寸與鉆孔尺寸配合不當(dāng)。前者對(duì)人工鉆孔不利,后者對(duì)數(shù)控鉆孔不利。容易將焊盤(pán)鉆成“c”形,重則鉆掉焊盤(pán)。導(dǎo)線太細(xì),而大面積的未布線區(qū)又沒(méi)有設(shè)置敷銅,容易造成腐蝕不均勻。即當(dāng)未布線區(qū)腐蝕完后,細(xì)導(dǎo)線很有可能腐蝕過(guò)頭,或似斷非斷,或完全斷。所以,設(shè)置敷銅的作用不僅僅是增大地線面積和抗干擾。 以上諸多因素都會(huì)對(duì)電路板的質(zhì)量和將來(lái)產(chǎn)品的可靠性大打折扣。附:專(zhuān)家關(guān)于高速線路的布線問(wèn)題解答1。問(wèn):在實(shí)際布線中,很多理論是相互沖突的; 1。處理多個(gè)模/數(shù)地的接法:理論上是應(yīng)該相互隔離的,但在實(shí)際的小型化、高密度布線中,由于空間的局限或者絕對(duì)的隔離會(huì)導(dǎo)致小信號(hào)模擬地走線過(guò)長(zhǎng),很難實(shí)現(xiàn)理論的接法。我的做法是:將模/數(shù)功能模塊的地分割成一個(gè)完整的孤島,該功能模塊的模/數(shù)地都連接在這一個(gè)孤島上。再通過(guò)溝道讓孤島和“大”地連接。不知這種做法是否正確? 2。理論上晶振與CPU的連線應(yīng)該盡量短,由于結(jié)構(gòu)布局的原因,晶振與CPU的連線比較長(zhǎng)、比較細(xì),因此受到了干擾,工作不穩(wěn)定,這時(shí)如何從布線解決這個(gè)問(wèn)題?諸如此類(lèi)的問(wèn)題還有很多,尤其是高速PCB布線中考慮EMC、EMI問(wèn)題,有很多沖突,很是頭痛,請(qǐng)問(wèn)如何解決這些沖突? 答:1. 基本上, 將模/數(shù)地分割隔離是對(duì)的。 要注意的是信號(hào)走線盡量不要跨過(guò)有分割的 地方(moat), 還有不要讓電源和信號(hào)的回流電流路徑(returning current path)變太大。 2. 晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號(hào), 必須滿足loop gain與phase的規(guī)范, 而這模擬信號(hào)的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無(wú)法完全隔離干擾。 而且離的太遠(yuǎn), 地平面上的噪聲也會(huì)影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進(jìn)可能靠近。 3. 確實(shí)高速布線與EMI的要求有很多沖突。 但基本原則是因EMI所加的電阻電容或ferrite bead, 不能造成信號(hào)的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和PCB疊層的技巧來(lái)解決或減少EMI的問(wèn)題, 如高速信號(hào)走內(nèi)層。 最后才用電阻電容或ferrite bead的方式, 以降低對(duì)信號(hào)的傷害。 2。在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問(wèn)題?差分布線方式是如何實(shí)現(xiàn)的?對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)差分布線? 答:信號(hào)完整性基本上是阻抗匹配的問(wèn)題。而影響阻抗匹配的因素有信號(hào)源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。 差分對(duì)的布線有兩點(diǎn)要注意,一是兩條線的長(zhǎng)度要盡量一樣長(zhǎng),另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實(shí)現(xiàn)的方式較多。 要用差分布線一定是信號(hào)源和接收端也都是差分信號(hào)才有意義。所以對(duì)只有一個(gè)輸出端的時(shí)鐘信號(hào)是無(wú)法使用差分布線的。3。 關(guān)于高速差分信號(hào)布線 問(wèn):在pcb上靠近平行走高速差分信號(hào)線對(duì)的時(shí)候,在阻抗匹配的情況下,由于兩線的相互耦合,會(huì)帶來(lái)很多好處。但是有觀點(diǎn)認(rèn)為這樣會(huì)增大信號(hào)的衰減,影響傳輸距離。是不是這樣,為什么?我在一些大公司的評(píng)估板上看到高速布線有的盡量靠近且平行,而有的卻有意的使兩線距離忽遠(yuǎn)忽近,我不懂那一種效果更好。我的信號(hào)1GHz以上,阻抗為50歐姆。在用軟件計(jì)算時(shí),差分線對(duì)也是以50歐姆來(lái)計(jì)算嗎?還是以100歐姆來(lái)算?接收端差分線對(duì)之間可否加一匹配電阻? 答:會(huì)使高頻信號(hào)能量衰減的原因一是導(dǎo)體本身的電阻特性(conductor loss), 包括集膚效應(yīng)(skin effect), 另一是介電物質(zhì)的dielectric loss。 這兩種因子在電磁理論分析傳輸線效應(yīng)(transmission line effect)時(shí), 可看出他們對(duì)信號(hào)衰減的影響程度。 差分線的耦合是會(huì)影響各自的特性阻抗, 變的較小, 根據(jù)分壓原理(voltage divider)這會(huì)使信號(hào)源送到線上的電壓小一點(diǎn)。 至于, 因耦合而使信號(hào)衰減的理論分析我并沒(méi)有看過(guò), 所以我無(wú)法評(píng)論。 對(duì)差分對(duì)的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫小?所謂適當(dāng)?shù)目拷且驗(yàn)檫@間距會(huì)影響到差分阻抗(differential impedance)的值, 此值是設(shè)計(jì)差分對(duì)的重要參數(shù)。 需要平行也是因?yàn)橐3植罘肿杩沟囊恢滦浴?若兩線忽遠(yuǎn)忽近, 差分阻抗就會(huì)不一致, 就會(huì)影響信號(hào)完整性(signal integrity)及時(shí)間延遲(timing delay)。 差分阻抗的計(jì)算是 2(Z11 - Z12), 其中, Z11是走線本身的特性阻抗, Z12是兩條差分線間因?yàn)轳詈隙a(chǎn)生的阻抗, 與線距有關(guān)。 所以, 要設(shè)計(jì)差分阻抗為100歐姆時(shí), 走線本身的特性阻抗一定要稍大于50歐姆。 至于要大多少, 可用仿真軟件算出來(lái)。 4。問(wèn):要提高抗干擾性,除了模擬地和數(shù)字地分開(kāi)只在電源一點(diǎn)連接,加粗地線和電源線外,希望專(zhuān)家給一些好的意見(jiàn)和建議! 答:除了地要分開(kāi)隔離外, 也要注意模擬電路部分的電源, 如果跟數(shù)字電路共享電源, 最好要加濾波線路。 另外, 數(shù)字信號(hào)和模擬信號(hào)不要有交錯(cuò), 不要跨過(guò)分割地的地方(moat)。5。 關(guān)于高速PCB設(shè)計(jì)中信號(hào)層空白區(qū)域敷銅接地問(wèn)題 問(wèn):在高速PCB設(shè)計(jì)中,信號(hào)層的空白區(qū)域可以敷銅,那么多個(gè)信號(hào)層的敷銅是都接地好呢, 還是一半接地,一半接電源好呢? 答:般在空白區(qū)域的敷銅絕大部分情況是接地。 只是在高速信號(hào)線旁敷銅時(shí)要注意敷銅與信號(hào)線的距離, 因?yàn)樗蟮你~會(huì)降低一點(diǎn)走線的特性阻抗。 也要注意不要影響到它層的特 性阻抗, 例如在dual stripline的結(jié)構(gòu)時(shí)。 6。 高速信號(hào)線的匹配問(wèn)題 問(wèn):在高速板(如p4的主板)layout,為什么要求高速信號(hào)線(如cpu數(shù)據(jù),地址信號(hào)線)要匹配? 如果不匹配會(huì)帶來(lái)什么隱患?其匹配的長(zhǎng)度范圍(既信號(hào)線的時(shí)滯差)是由什么因素決定的,怎樣計(jì)算? 答: 要求走線特性阻抗匹配的主要原因是要避免高速傳輸線效應(yīng)(transmission line effect)所引起的反射(reflection)影響到信號(hào)完整性(signal integrity)和延遲時(shí)間(flight time)。也就是說(shuō)如果不匹配,則信號(hào)會(huì)被反射影響其質(zhì)量。 所有走線的長(zhǎng)度范圍都是根據(jù)時(shí)序(timing)的要求所訂出來(lái)的。影響信號(hào)延遲時(shí)間的因素很多,走線長(zhǎng)度只是其一。P4要求某些信號(hào)線長(zhǎng)度要在某個(gè)范圍就是根據(jù)該信號(hào)所用的傳輸模式(common clock或source synchronous)下算得的timing margin,分配一部分給走線長(zhǎng)度的允許誤差。7。問(wèn): 在高密度印制板上通過(guò)軟件自動(dòng)產(chǎn)生測(cè)試點(diǎn)一般情況下能滿足大批量生產(chǎn)的測(cè)試要求嗎?添加測(cè)試點(diǎn)會(huì)不會(huì)影響高速信號(hào)的質(zhì)量? 答:一般軟件自動(dòng)產(chǎn)生測(cè)試點(diǎn)是否滿足測(cè)試需求必須看對(duì)加測(cè)試點(diǎn)的規(guī)范是否符合測(cè)試機(jī)具的要求。另外,如果走線太密且加測(cè)試點(diǎn)的規(guī)范比較嚴(yán),則有可能沒(méi)辦法自動(dòng)對(duì)每段線都加上測(cè)試點(diǎn),當(dāng)然,需要手動(dòng)補(bǔ)齊所要測(cè)試的地方。 至于會(huì)不會(huì)影響信號(hào)質(zhì)量就要看加測(cè)試點(diǎn)的方式和信號(hào)到底多快而定?;旧贤饧拥臏y(cè)試點(diǎn)(不用線上既有的穿孔(via or DIP pin)當(dāng)測(cè)試點(diǎn))可能加在線上或是從線上拉一小段線出來(lái)。前者相當(dāng)于是加上一個(gè)很小的電容在線上,后者則是多了一段分支。這兩個(gè)情況都會(huì)對(duì)高速信號(hào)多多少少會(huì)有點(diǎn)影響,影響的程度就跟信號(hào)的頻率速度和信號(hào)緣變化率(edge rate)有關(guān)。影響大小可透過(guò)仿真得知。原則上測(cè)試點(diǎn)越小越好(當(dāng)然還要滿足測(cè)試機(jī)具的要求)分支越短越好。8。如何選擇PCB板材?如何避免高速數(shù)據(jù)傳輸對(duì)周?chē)M小信號(hào)的高頻干擾,有沒(méi)有一些設(shè)計(jì)的基本思路? 答:選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB板子(大于GHz的頻率)時(shí)這材質(zhì)問(wèn)題會(huì)比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個(gè)GHz的頻率時(shí)的介質(zhì)損耗dielectric loss會(huì)對(duì)信號(hào)衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。 避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)??捎美蟾咚傩盘?hào)和模擬信號(hào)之間的距離,或加ground guard/shunt traces在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。 9。一個(gè)系統(tǒng)往往分成若干個(gè)PCB,有電源、接口、主板等,各板之間的地線往往各有互連,導(dǎo)致形成許許多多的環(huán)路,產(chǎn)生諸如低頻環(huán)路噪聲,不知這個(gè)問(wèn)題如何解決? 答:各個(gè)PCB板子相互連接之間的信號(hào)或電源在動(dòng)作時(shí),例如A板子有電源或信號(hào)送到B板子,一定會(huì)有等量的電流從地層流回到A板子 (此為Kirchoff current law)。這地層上的電流會(huì)找阻抗最小的地方流回去。所以,在各個(gè)不管是電源或信號(hào)相互連接的接口處,分配給地層的管腳數(shù)不能太少,以降低阻抗,這樣可以降低地層上的噪聲。另外,也可以分析整個(gè)電流環(huán)路,尤其是電流較大的部分,調(diào)整地層或地線的接法,來(lái)控制電流的走法(例如,在某處制造低阻抗,讓大部分的電流從這個(gè)地方走),降低對(duì)其它較敏感信號(hào)的影響。10。(1)能否提供一些經(jīng)驗(yàn)數(shù)據(jù)、公式和方法來(lái)估算布線的阻抗。(2)當(dāng)無(wú)法滿足阻抗匹配的要求時(shí),是在信號(hào)線的末端加并聯(lián)的匹配電阻好,還是在信號(hào)線上加串聯(lián)的匹配電阻好。(3)差分信號(hào)線中間可否加地線 答:1.以下提供兩個(gè)常被參考的特性阻抗公式: a.微帶線(microstrip) Z=87/sqrt(Er+1.41)ln5.98H/(0.8W+T) 其中,W為線寬,T為走線的銅皮厚度,H為走線到參考平面的距離,Er是PCB板材質(zhì)的介電常數(shù)(dielectric constant)。此公式必須在0.1(W/H)2.0及1(Er)15的情況才能應(yīng)用。 b.帶狀線(stripline) Z=60/sqrt(Er)ln4H/0.67(T+0.8W) 其中,H為兩參考平面的距離,并且走線位于兩參考平面的中間。此公式必須在W/H0.35及T/H100MHz)高密度PCB設(shè)計(jì)中的技巧? 答:在設(shè)計(jì)高速高密度PCB時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方: 1.控制走線特性阻抗的連續(xù)與匹配。 2.走線間距的大小。一般??吹降拈g距為兩倍線寬。可以透過(guò)仿真來(lái)知道走線間距對(duì)時(shí)序及信號(hào)完整性的影響,找出可容忍的最小間距。不同芯片信號(hào)的結(jié)果可能不同。 3.選擇適當(dāng)?shù)亩私臃绞健?4.避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因?yàn)檫@種串?dāng)_比同層相鄰走線的情形還大。 5.利用盲埋孔(blind/buried via)來(lái)增加走線面積。但是PCB板的制作成本會(huì)增加。 在實(shí)際執(zhí)行時(shí)確實(shí)很難達(dá)到完全平行與等長(zhǎng),不過(guò)還是要盡量做到。除此以外,可以預(yù)留差分端接和共模端接,以緩和對(duì)時(shí)序與信號(hào)完整性的影響。16問(wèn):模擬電源處的濾波經(jīng)常是用LC電路。但是,我發(fā)現(xiàn)有時(shí)LC比RC濾波效果差,為什么,濾波時(shí)選用電感,電容值的方法是什么? 答; LC與RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當(dāng)。 因?yàn)殡姼械母锌?reactance)大小與電感值和頻率有關(guān)。如果電源的噪聲頻率較低,而電感值又不夠大,這時(shí)濾波效果可能不如RC。但是,使用RC濾波要付出的代價(jià)是電阻本身會(huì)耗能,效率較差,且要注意所選電阻能承受的功率。 電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時(shí)電流的反應(yīng)能力。如果LC的輸出端有可能需要瞬間輸出大電流,則電感值太大會(huì)阻礙此大電流流經(jīng)此電感的速度,增加紋波噪聲(ripple noise)。 電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關(guān)。紋波噪聲值要求越小,電容值會(huì)較大。而電容的ESR/ESL也會(huì)有影響。 另外,如果這LC是放在開(kāi)關(guān)式電源(switching regulation power)的輸出端時(shí),還要注意此LC所產(chǎn)生的極點(diǎn)零點(diǎn)(pole/zero)對(duì)負(fù)反饋控制(negative feedback control)回路穩(wěn)定度的影響。 17.問(wèn):當(dāng)一塊PCB板中有多個(gè)數(shù)/模功能塊時(shí),常規(guī)做法是要將數(shù)/模地分開(kāi),并分別在一點(diǎn)相連。這樣,一塊PCB板上的地將被分割成多塊,而且如何相互連接也大成問(wèn)題。但有人采用另外一種辦法,即在確保數(shù)/模分開(kāi)布局,且數(shù)/模信號(hào)走線相互不交叉的情況下,整個(gè)PCB板地不做分割,數(shù)/模地都連到這個(gè)地平面上,這樣做有何道理答 將數(shù)/模地分開(kāi)的原因是因?yàn)閿?shù)字電路在高低電位切換時(shí)會(huì)在電源和地產(chǎn)生噪聲,噪聲的大小跟信號(hào)的速度及電流大小有關(guān)。如果地平面上不分割且由數(shù)字區(qū)域電路所產(chǎn)生的噪聲較大而模擬區(qū)域的電路又非常接近,則即使數(shù)模信號(hào)不交叉, 模擬的信號(hào)依然會(huì)被地噪聲干擾。也就是說(shuō)數(shù)模地不分割的方式只能在模擬電路區(qū)域距產(chǎn)生大噪聲的數(shù)字電路區(qū)域較遠(yuǎn)時(shí)使用。另外,數(shù)模信號(hào)走線不能交叉的要求是因?yàn)樗俣壬钥斓臄?shù)字信號(hào)其返回電流路徑(return current path)會(huì)盡量沿著走線的下方附近的地流回?cái)?shù)字信號(hào)的源頭,若數(shù)模信號(hào)走線交叉,則返回電流所產(chǎn)生的噪聲便會(huì)出現(xiàn)在模擬電路區(qū)域內(nèi) 18問(wèn):線路板設(shè)計(jì)如果考慮EMC,必定提高不少成本。請(qǐng)問(wèn)如何盡可能的答道EMC要求,又不致帶太大的成本壓力?謝謝。 答:PCB板上會(huì)因EMC而增加的成本通常是因增加地層數(shù)目以增強(qiáng)屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機(jī)構(gòu)上的屏蔽結(jié)構(gòu)才能使整個(gè)系統(tǒng)通過(guò)EMC的要求。以下僅就PCB板的設(shè)計(jì)技巧提供幾個(gè)降低電路產(chǎn)生的電磁輻射效應(yīng)。 1、盡可能選用信號(hào)斜率(slew rate)較慢的器件,以降低信號(hào)所產(chǎn)生的高頻成分。 2、注意高頻器件擺放的位置,不要太靠近對(duì)外的連接器。 3、注意高速信號(hào)的阻抗匹配,走線層及其回流電流路徑(return current path), 以減少高頻的反射與輻射。 4、在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼?。特別注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計(jì)所需。 5、對(duì)外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。 6、可適當(dāng)運(yùn)用ground guard/shunt traces在一些特別高速的信號(hào)旁。但要注意guard/shunt traces對(duì)走線特性阻抗的影響。 7、電源層比地層內(nèi)縮20H,H為電源層與地層之間的距離。 19。問(wèn) : 請(qǐng)問(wèn)專(zhuān)家GSM手機(jī)PCB設(shè)計(jì)有什么要求和技巧? 答: 手機(jī)PCB設(shè)計(jì)上的挑戰(zhàn)在于兩個(gè)地方:一是板面積小,二是有RF的電路。因?yàn)榭捎玫陌迕娣e有限,而又有數(shù)個(gè)不同特性的電路區(qū)域,如RF電路、電源電路、 話音模擬電路、一般的數(shù)字電路等,它們都各有不同的設(shè)計(jì)需求。 1、首先必須將RF與非RF的電路在板子上做適當(dāng)?shù)膮^(qū)隔。因?yàn)镽F的電源、地、及阻抗設(shè)計(jì)規(guī)范較嚴(yán)格。 2、因?yàn)榘迕娣e小,可能需要用盲埋孔(blind/buried via)以增加走線面積。 3、注意話音模擬電路的走線,不要被其它數(shù)字電路,RF電路等產(chǎn)生串?dāng)_現(xiàn)象。 除了拉大走線間距外,也可使用ground guard trace抑制串?dāng)_。 4、適當(dāng)做地層的分割, 尤其模擬電路的地要特別注意,不要被其它電路的地噪聲干擾。 5、注意各電路區(qū)域信號(hào)的回流電流路徑(return current path), 避免增加串?dāng)_的可能性。 20:答PCB設(shè)計(jì)時(shí)所要注意的問(wèn)題隨著應(yīng)用產(chǎn)品的不同而不同。就象數(shù)字電路與仿真電路要注意的地方不盡相同那樣。以下僅概略的幾個(gè)要注意的原則。 1、PCB層疊的決定;包括電源層、地層、走線層的安排,各走線層的走線方向等。這些都會(huì)影響信號(hào)品質(zhì),甚至電磁輻射問(wèn)題。 2、電源和地相關(guān)的走線與過(guò)孔(via)要盡量寬,盡量大。 3、不同特性電路的區(qū)域配置。良好的區(qū)域配置對(duì)走線的難易,信號(hào)質(zhì)量都有相當(dāng)大的關(guān)系。 4、要配合生產(chǎn)工廠的制造工藝來(lái)設(shè)定DRC (Design Rule Check)及與測(cè)試相關(guān)的設(shè)計(jì)(如測(cè)試點(diǎn))。其它與電氣相關(guān)所要注意的問(wèn)題就與電路特性有絕對(duì)的關(guān)系,例如,即便都是數(shù)字電路,是否注意走線的特性阻抗就要視該電路的速度與走線長(zhǎng)短而定。 21有關(guān)高速PCB設(shè)計(jì)中的EMC、EMI問(wèn)題 問(wèn):在高速PCB設(shè)計(jì)時(shí)我們使用的軟件都只不過(guò)是對(duì)設(shè)置好的EMC、EMI規(guī)則進(jìn)行檢查,而設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI的規(guī)則呢怎樣設(shè)置規(guī)則呢我使用的是CADENCE公司的軟件。 答:一般EMI/EMC設(shè)計(jì)時(shí)需要同時(shí)考慮輻射(radiated)與傳導(dǎo)(conducted)兩個(gè)方面. 前者歸屬于頻率較高的部分(30MHz)后者則是較低頻的部分(30MHz). 所以不能只注意高頻而忽略低頻的部分. 一個(gè)好的EMI/EMC設(shè)計(jì)必須一開(kāi)始布局時(shí)就要考慮到器件的位置, PCB迭層的安排, 重要聯(lián)機(jī)的走法, 器件的選擇等, 如果這些沒(méi)有事前有較佳的安排, 事后解決則會(huì)事倍功半, 增加成本. 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器, 高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射, 器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分, 選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲. 另外, 注意高頻信號(hào)電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance盡量小)以減少輻射. 還可以用分割地層的方式以控制高頻噪聲的范圍. 最后, 適當(dāng)?shù)倪x擇PCB與外殼的接地點(diǎn)(chassis ground)。 22關(guān)于PCB設(shè)計(jì)中的阻抗匹配問(wèn)題 問(wèn):在高速PCB設(shè)計(jì)時(shí)為了防止反射就要考慮阻抗匹配,但由于PCB的加工工藝限制了阻抗的連續(xù)性而仿真又仿不到,在原理圖的設(shè)計(jì)時(shí)怎樣來(lái)考慮這個(gè)問(wèn)題?另外關(guān)于IBIS模型,不知在那里能提供比較準(zhǔn)確的IBIS模型庫(kù)。我們從網(wǎng)上下載的庫(kù)大多數(shù)都不太準(zhǔn)確,很
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 工業(yè)廢水處理與環(huán)境監(jiān)測(cè)研究
- 工業(yè)大數(shù)據(jù)與智能決策
- 工業(yè)安全技術(shù)與職業(yè)健康管理
- 工業(yè)用水處理與回用技術(shù)
- 工業(yè)物聯(lián)網(wǎng)現(xiàn)狀與未來(lái)發(fā)展趨勢(shì)
- 工業(yè)機(jī)器人技術(shù)發(fā)展與應(yīng)用研究
- 工業(yè)生產(chǎn)中的能源消耗與環(huán)保措施
- 工業(yè)自動(dòng)化與智能制造探討
- 工業(yè)設(shè)計(jì)中的用戶體驗(yàn)與交互設(shè)計(jì)
- 工業(yè)自動(dòng)化控制系統(tǒng)的設(shè)計(jì)與仿真
- 電腦教室搬遷方案
- 2023高教版中職中國(guó)特色社會(huì)主義基礎(chǔ)模塊課程標(biāo)準(zhǔn)
- 林區(qū)施工防火安全施工方案
- 充電樁維保合同書(shū)樣本
- 16J934-3中小學(xué)校建筑設(shè)計(jì)常用構(gòu)造做法
- 我的家鄉(xiāng)濰坊昌邑宣傳介紹課件
- 國(guó)開(kāi)學(xué)習(xí)網(wǎng)《中國(guó)古代文化常識(shí)》形考任務(wù)1-3答案
- 食材配送服務(wù)方投標(biāo)方案(技術(shù)標(biāo))
- 內(nèi)河船舶船員健康檢查記錄
- 大學(xué)生應(yīng)急救護(hù)智慧樹(shù)知到課后章節(jié)答案2023年下西安歐亞學(xué)院
- 《高中生物必修3課件:細(xì)胞分裂和遺傳》
評(píng)論
0/150
提交評(píng)論